实验十 EDA开发软件的使用.doc_第1页
实验十 EDA开发软件的使用.doc_第2页
实验十 EDA开发软件的使用.doc_第3页
实验十 EDA开发软件的使用.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验十 EDA开发软件的使用一、实验目的1、 熟悉GW48系列EDA/ESDA实验开发系统;2、 学习可编程逻辑器件开发软件MAX+plus的使用;二、实验原理加法器是一种组合逻辑电路,主要功能是实现二进制数的算术加法运算。半加器完成两个一位二进制数相加,而不考虑来自低位的进位,半加器的逻辑表达式为:逻辑符号如下图1.1 所示,An,Bn为输入端,S是一位和输出端,C分别为向高位的进位。CSBnAn半加器CnSnBnAnCn-1全加器图10.1 半加器逻辑符号图 图10.2 全加器逻辑符号图全加器是带有进位的二进制加法器,全加器的逻辑表达式是:图10.3 用半加器构成一位全加器原理图全加器逻辑符号如图1.2 所示,它有3个输入端:An,Bn和Cn-1,Cn-1为来自低位的进位输入端,两个输出端Sn和Cn。实现全加器逻辑功能的方案有多种,下图1.3是用两个半加器和一个或门构成的一位全加器:三、实验内容1、 在MAX+plus 环境下,用图形输入法设计一位半加器,文件名为“half_adder.gdf”,并对其进行编译和仿真,生成元件符号供全加器调用;2、 根据图10.3,调用两个半加器和一个或门构成一个一位全加器,文件名为“full_adder.gdf”,对其进行编译和仿真,并对仿真结果进行分析;3、 对一位全加器设计文件“full_adder.gdf”完成锁定引脚、编程下载和硬件验证。选择实验电路结构图NO.6,将输入信号An、Bn和Cn-1分别锁定到PIO13PIO11(对应目标芯片的23、22、21引脚),由键8、键7 和键6控制;将输出信号Cn和Sn分别锁定到PIO22、PIO23(对应目标芯片的37、38脚),结果显示在发光二极管D8、D7上。引脚锁定完成后,需要对设计文件进行重新编译,然后打开GW48实验系统的电源,选择模式“6”,执行“MAX+plus”菜单下的“Programmer”命令,将一位全加器的编程文件下载到目标芯片EPF10K10LC84-4中。利用实验开发系统上的键8、键7 和键6产生不同的输入信号组合,观察输出信号的发光二极管D8、D7,验证设计的一位全加器的逻辑功能是否正确。四、实验仪器及设备PC机一台、GW48-CK实验系统一套、下载电缆一根、UT51数字万用表及DF4320双踪示波器各1只五、实验报告1、 绘出一位半加器和一位全加器的原理图,绘出各自仿真波形; 半加器原理图 半加器仿真波形 全加器原理图 全加器 仿真波形2、 给出一位全加器的引脚锁定信息;3、 总结实验步骤和实验结果;完成实验思考题;4、 归纳本次实验心得体会(从本次实验中获得了那些收益、本次实验中你的成功之处与有待改进的地方,下次怎样改进等)。六、实验思考题减 数Yn低位借位Bn-1差Dn借位输出Bn被减数Xn全减器图10.4 一位全减器逻辑符号图在MAX+plus下用图形输入设计法设计一位全减器,如下图10.4所示;一位全减器的真值表如下表10.1所示:表10.1 一位全减器的真值表被减数Xn减 数Yn低位借位输入Bn-1差Dn向高位借位输出Bn00

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论