实验六 同步计数器的设计.doc_第1页
实验六 同步计数器的设计.doc_第2页
实验六 同步计数器的设计.doc_第3页
实验六 同步计数器的设计.doc_第4页
实验六 同步计数器的设计.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验六 同步计数器的设计一、实验目的和要求1熟悉JK触发器的逻辑功能。2掌握用JK触发器设计同步计数器。二、实验仪器及器件仪器及器件名称型号数量数字电路实验箱DS99-1A1数字万用表DY21061双踪示波器CS-41351器件74LS73X2274LS32X2174LS08X22四、实验原理1计数器的工作原理递增计数器-每来一个CP,触发器的组成状态按二进制代码规律增加。递减计数器-按二进制代码规律减少。双向计数器-可增可减,由控制端来决定。五、实验内容1用J-K触发器和门电路设计一个特殊的12进制计数器,其十进制的状态转换图为:图4 12进制计数器状态转换图2. 考虑增加一个控制变量D,当D=0时,计数器按内容一方式(顺时针)运行,当D=1时,无论计数器当前处于什么状态,计数器按内容一的反方向(逆时针)运行。本题为附加内容,因接线复杂可用模拟软件测试结果。6、 实验报告1. 写出详细的设计过程。 (1)根据实验要求可以的该特殊十二进制计数器状态转换图。 (2)确定电路所需触发器数目:有效状态为m=12,求所需触发器数目n。 由2nm=12,可得n=4。 (3)画出次态卡诺图 (4)求出每个触发器的状态方程 (5)求各触发器的驱动方程 根据,得到以下J、K的逻辑表达式: (6)仿真图如下:显示管显示的顺序符合十二进制的要求2. 画出CP及各输出端的波形图,要画好他们之间的相位关系。 (1)通过状态图画得CLK、Q0、Q1、Q2、Q3的波形图如下: (2)仿真得到波形图如下: (3)实际测得波形图如下:Q3、Q2波形实测Q1、Q0波形实测Q0、CLK波形实测3. 附加内容 先推出逆时针的状态方程。 逆时针次态卡诺图如下: 求出每个触发器的方程: 根据求出的状态方程仿真:显示灯的亮灭为逆时针顺序 仿真逆时针运行Q0、Q1、Q2、Q3波形图如下:再将D加入到状态方程,综合两种方式有:4. 写出实验过程中遇到的问题,解决方法和心得体会。 这个实验中JK触发器不用的引脚,该接高电平需要接高电平,否则会发生错误的空翻。 实验过程中触发器的初始输出都是0000,好在求出的状态方程中可以自然的进入0001再进入顺时针的循环。逆时针则首先进入0111再进入逆时针循环。故在00

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论