ELC06011-2009-数字电子技术基础B(A卷)——已提供_第1页
ELC06011-2009-数字电子技术基础B(A卷)——已提供_第2页
ELC06011-2009-数字电子技术基础B(A卷)——已提供_第3页
ELC06011-2009-数字电子技术基础B(A卷)——已提供_第4页
ELC06011-2009-数字电子技术基础B(A卷)——已提供_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1 课程编号 ELC06011 北京理工大学 2010 2011 学年第二学期 20092009 级数字电子技术基础级数字电子技术基础 B B 期末试题期末试题 A A 卷卷 注 试题答案必须书写在答题纸上 在试题和草稿纸上答题无效 注 试题答案必须书写在答题纸上 在试题和草稿纸上答题无效 班级 学号 姓名 成绩 一 一 20 分 填空分 填空 1 在如下门电路中 哪些输出端能够直接互连 若输出端不能互 连 为什么 a 普通 TTL 门电路 b 普通 CMOS 门电路 c OC 门 d 三态输出门 e OD 门 2 一个 4 位 D A 转换器的分辨率为 若参考电压 VREF 6V 当输入码 为 0110 时 输出电压为 V 3 存储容量为 2K 8 位的随机存储器 地址线为 根 数据线为 根 若用 1K 4 位的 RAM 来实现上述存储容量 需要 片 4 A D 转换器一般需要经过采样 保持 4 个过程 5 单稳态触发器输出脉冲的频率取决于 输出脉冲的宽度取决于 6 施密特触发器有 个稳定状态 单稳态触发器有 个稳定状态 多 谐振荡器 个稳定状态 7 ROM 设计的组合逻辑电路如图 T1 所示 写出逻辑函数和的表达式 0 Y 1 Y 0 Y 1 Y A B 0 Y 1 Y 0 W 1 W 2 W 3 W C 4 W 5 W 6 W 7 W 图 T1 2 二 二 10 分 分 将下列各式化简为最简与或式 方法不限 1 CDDACABCCAF1 2 约束条件 CDBBCDACBADCABF2 B C ACD 0 三 三 10 分 分 已知图 T3 中 a b c 为 TTL 门电路 d e 为 CMOS 门电路 分 别写出各电路的输出状态 0 或 1 或高阻 或输出表达式 IL V 100 1 Y A B C D R VCC Y2 IL V 3 Y IH V 0 0 a b c TG 4 Y A B 0 0 1 1 5 Y IH V k10 d e 图 T3 四 四 10 分 分 试用一片 4 位并行加法器 74LS283 图 T4 和异或门设计一个加 减法运算 电路 当控制信号 M 0 时 实现输入的两个四位二进制数相加 Y3Y2Y1Y0 A3A2A1A0 B3B2B1B0 当 M 1 时 实现输入的两个四位二进制 数相减 Y3Y2Y1Y0 A3A2A1A0 B3B2B1B0 3 A3A2A1A0B3B2B1B0CI COS3 S2 S1S0 74LS283 图 T4 4 五 五 10 分 分 编码器 74LS148 和数据选择器 74LS151 构成的逻辑电路如图 T5 所示 当 输入 试分别 76543210 00001010D D D D D D D D 76543210 11111111D D D D D D D D 写出所示电路输出 F 的表达式 要求有分析过程 74LS148 和 74LS151 功能 表分别如表 T5 1 和 T5 2 所示 0 A 1 A 74151LS EN 2 A 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 D Y 0 Y 1 Y S 74148LS S Y EX Y 2 Y 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 I A B C D E F G H 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 D F 0 0 图 T5 表 T5 2 74LS148 功能表 输入输出 S 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 I 2 Y 1 Y 0 Y S Y EX Y 1 11111 01111111111101 0 000010 0 0100110 0 01101010 0 011101110 0 0111110010 0 01111110110 0 011111111010 00111111111110 六 六 15 分 分 电路如图 T6 所示 其中 k10RR 21 F C 10 1 说明 555 定时器构成电路的名称 计算输出的频率 并计算输出的 o u o f o u 占空比 q 2 分析由触发器 FF0 FF1 FF2 构成的时序电路的功能 要求写出驱动方程 表 T5 1 74LS151 功能表 输入输出 EN 2 A 1 A 0 AY 1 0 0000D0 0001D1 0010D2 0011D3 0100D4 0101D5 0110D6 0111D7 5 状态方程 输出方程 画出状态转换图 检查电路能否自启动 并说明电路功 能 84 5 3 12 6 7 VCC R1 R2 VD1 VD2 C uo C1 Q Q 1D C1 Q Q1D C1 Q Q 1D Y 555 FF0 FF1FF2 Q0Q1Q2 10k 10k 0 1 F 图 T6 七 七 15 分 分 图 T7 所示是用两片四位同步二进制加法计数器 74LS161 接成的计数器 74LS161 的功能表见表 T7 所示 1 试分析电路接成的是几进制计数器 两片之间是几进制 2 是同步计数器还是异步计数器 3 输出与脉冲的频率比 YCP 4 画出第二片 74LS161 II 的状态转换图 P CT T CT CP CO LD CR I161LS74 0 Q 1 Q 2 Q 3 Q 0 D 1 D 2 D 3 D P CT T CT CP CO LD CR II161LS74 0 Q 1 Q 2 Q 3 Q 0 D 1 D 2 D 3 D CC V CP Y 图 T7 表 T7 74LS161 的功能表 CP CRLD P CT T CT工作状态 0 1 1 1 1 0 1 1 1 01 0 11 置零 预置数 保持 保持 但CO 0 计数 6 其中 0123T QQQQCT CO 7 八 八 10 分 分 试用 JK 触发器设计一个三位计数器 其状态转换表如表 T8 所示 要求写 明设计过程 电路状态 计数顺序 3 Q 2 Q 1 Q 进位输出 C 00000 10010 20110 30100 41100 51110 61010 71001 80000 表 T8 8 9 课程编号 ELC06011 北京理工大学 2010 2011 学年第二学期 20092

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论