Freescale公司的QorIQ系列处理器P1010学习.doc_第1页
Freescale公司的QorIQ系列处理器P1010学习.doc_第2页
Freescale公司的QorIQ系列处理器P1010学习.doc_第3页
Freescale公司的QorIQ系列处理器P1010学习.doc_第4页
Freescale公司的QorIQ系列处理器P1010学习.doc_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

P1010学习笔记P1010是Freescale公司QorIQ系列通信处理器的一款入门级两核处理器芯片,具有高性能、低功耗、性价比高的特点。P1010内部为e500v2内核,最高主频可达800MHz,45nm制程工艺,支持800Mbps数据率的DDR3 SDRAM或者DDR3L SDRAM接口,核心电源电压为1.0V,工作温度为0105,芯片外形尺寸为19mm*19mm,425-pin,0.8mm的引脚间距。1. e500v2内核:l 32KB L1指令和数据缓存,256KB L2 缓存,双精度浮点运算单元(FPU);l 双SATA I/II控制器,1.5/3Gbps,集成PHY,支持热插拔;l 双PCIe 1.0,x1,2.5G/T(理论上单向峰值带宽为2.0Gbps/lane,因为接收和发送是相互独立的,故双向带宽为4Gbps/lane),集成SerDes PHY; 既可以作为RC又可以作为EP; 可配置成2个x1的port,支持单独的INT中断传输。l 三个10/100/1000Mbps三态以太网控制器,集成MAC,只能配置成RGMII、SGMII接口;l 一个DDR3/DDR3L控制器,支持16bit、32bit数据接口,16bit为带ECC接口,32bit不带ECC,支持600800Mbps,即300400MHz时钟频率; DDR3 SDRAM为1.5V电压供电,DDR3L为1.35V电源供电;两个bank,共支持8GB容量DDR3颗粒,从64Mbits8Gbits的x8或者x16位宽。l 专用的保密引擎和boot;l TDM接口: 接收数据、时钟和帧同步信号,发送数据、时钟和帧同步信号,收、发相互独立,发送同步、时钟和接收时钟可以配置成输入或者输出。与E1/T1帧无缝对接,最高128时隙,8/16bits位宽,帧同步、数据可以设置在时钟的上升沿或者下降沿采样,同步信号可以正向也可设置成负向有效。l 双CAN Bus控制器;l 集成SD/MMC/SDIO支持从外部Flash卡中启动;l 一个USB2.0控制器,集成USB PHY;l 可编程中断控制器PIC; 可提供多处理器中断管理,负责接收内部和外部中断源,将它们分级并上报给cpu。l 集成Flash控制器IFC; 支持NOR FLASH和NAND FLASH,8/16bit,l 电源管理控制器PMC;l 四通道通用DMA控制器;l 两条I2C控制器;l SPI接口控制器,只支持P1010作为SPI主设备;l 16个GPI或者GPO管脚或者open-drain,可以独立配置;l 系统定时器,包含周期性中断定时器、RTC、软件watchdog定时器和4个通用定时器;l 双UART;l 标准JTAG;2. 高速接口的配置X6 SerDes可以配置成PCIe、SATA、SGMII接口,在上电复位时就确定。eTSEC1支持RGMII和SGMII,由cfg_io_port0:1来决定,同时决定的还有PCIe和SATA;eTSEC2/3只支持SGMII。3. 芯片信号定义配置信号要在HRESET_B的上升沿采样,但是普通配置信号与PLL配置信号的建立、保持时间要求不一样。大部分复位配置信号都有内部上拉电阻,有些没有内部上拉,需要外部上拉电阻。芯片复位过程中,会忽视绝大部分输入信号的状态,但是会将绝大部分output信号驱动到inactive状态。PLL配置:DDR部分PLL的配置:Core PLL配置:默认配置core工作频率450MHz,若要450MHz,那么信号IFC_ADDR6要在HRESET时配置成低电平。Boot ROM启动模式选择:Secure boot配置:Cfg_rom_loc选择NAND Flash时,IFC_AD9:11在POR过程中用于选择每个block的page大小:Cfg_rom_loc选择NAND Flash时,UART_RTS0、UART_SOUT1在POR过程中用于选择ECC使能功能:Cfg_rom_loc选择NOR Flash时,IFC_AD 15在POR过程中用于选择哪些地址信号与数据信号复用,在此过程中IFC_AD是不能为低电平的:IFC Flash模式配置:IFC_WE在POR过程中用于选择Flash模式功能:PCIe主/从模式配置:IFC_CLE和IFC_OE分别在POR过程中用于配置芯片的PCIe0和PCIe1接口的主从模式:6-Lane SerDes接口配置:IFC_AD13:14在POR过程中用于6组SerDes差分信号为PCIe、SATA、SGMII接口,当SDn_REF_CLK不提供时,该Lane将关闭。三个TSEC接口配置:IFC_AD13:14在POR过程中同时用于3个TSEC的配置选择。CPU boot是否等待外部配置:EC_MDC在POR过程中决定CPU是否需要外部用于3个TSEC的配置选择。Boot顺序配置:IFC_BCTL、CAN1_TX在POR过程中决定CPU是从I2C1上的ROM芯片启动还是不从I2C中启动。DDR3 SDRAM类型选择配置:IFC_AVD在POR过程中决定DDR3 SDRAM的类型。SerDes参考时钟配置:IFC_AD12在POR过程中决定SerDes参考时钟是100MHz还是125MHz。4-lane和2-lane是分开的差分时钟输入,独立的锁相环。若SerDes PLL终止,P1010会启动。SerDes配置成的高速接口会disable直到HRESET完成。Secure引擎是否使用的配置:HRESET_REQ_B在POR过程中决定是否用到内部Secure引擎。P1010版本号配置:TSEC1_TX_EN在POR过程中为高,可以读取P1010的版本号。CCB(platform clock,内部总线时钟)clock频率配置:IFC_PAR1在POR过程中为高,使CCB时钟频率高于300MHz。I/O电平选择:BVDD_VSEL0:1在POR过程中的值决定BVDD的电平,选择不合理的电压值会对芯片造成不可挽回的损伤,该信号只能接GND或者OVDD(3.3V)。时钟分配表: 4. 芯片信号定义芯片的电源统计:信号描述电压必要性VDD、AVDD_CORE、AVDD_DDR、AVDD_PLAT、SD1_AVDD、SD2_AVDD、platform、corePLL、DDR PLL、platform PLL、SerDes1 PLL、SerDes2 PLL、1.0VYesRC滤波S1VDD、S2VDDcore power for SerDes1、21.0VYesX1VDD、X2VDDPad power for SerDes1、21.0VYesUSBVDD1_0USB PHY电源1.0VYesPOVDD2Fuse prog

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论