第五章-数字电子技术基础第五版-阎石、王红、清华大学_第1页
第五章-数字电子技术基础第五版-阎石、王红、清华大学_第2页
第五章-数字电子技术基础第五版-阎石、王红、清华大学_第3页
第五章-数字电子技术基础第五版-阎石、王红、清华大学_第4页
第五章-数字电子技术基础第五版-阎石、王红、清华大学_第5页
已阅读5页,还剩26页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术基础 第五版 教学课件清华大学阎石王红 联系地址 清华大学自动化系邮政编码 100084电子信箱 wang hong 联系电话 010 62792973 第五章触发器 5 1概述 一 用于记忆1位二进制信号1 有两个能自行保持的状态2 根据输入信号可以置成0或1二 分类1 按触发方式 电平 脉冲 边沿 2 按逻辑功能 RS JK D T 5 2SR锁存器一 电路结构与工作原理 二 动作特点在任何时刻 输入都能直接改变输出的状态 例 5 3电平触发的触发器 一 电路结构与工作原理 二 动作特点在CLK 1的全部时间里 S和R的变化都将引起输出状态的变化 D触发器 5 4脉冲触发的触发器 一 电路结构与工作原理 提高可靠性 要求每个CLK周期输出状态只能改变1次 5 列出真值表 二 脉冲触发方式的动作特点 5 5边沿触发的触发器 为了提高可靠性 增强抗干扰能力 希望触发器的次态仅取决于CLK的下降沿 或上升沿 到来时的输入信号状态 与在此前 后输入的状态没有关系 用CMOS传输门的边沿触发器维持阻塞触发器用门电路tpd的边沿触发器 一 电路结构和工作原理 1 用两个电平触发D触发器组成的边沿触发器 利用CMOS传输门的边沿触发器 5 6触发器的逻辑功能及其描述方法 5 6 1触发器按逻辑功能的分类时钟控制的触发器中由于输入方式不同 单端 双端输入 次态 随输入变化的规则不同 一 SR触发器1 定义 凡在时钟信号作用下 具有如下功能的触发器称为SR触发器 二 JK触发器1 定义 三 T触发器 1 定义 凡在时钟信号作用下 具有如下功能的触发器 四 D触发器 1 定义 凡在时钟信号作用下 具有如下功能的触发器 逻辑功能 是与输入及在CLK作用后稳态之间的关系 RS JK D T 电路结构形式 具有不同的动作特点 转换状态的动态过程 同步 主从 边沿 5 7触发器的动态特性 一 输入信号宽度二 传输延迟时间 一 建立时间二 保持时间三

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论