


全文预览已结束
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1. 若二进制数为 010111.101,则该数的十进制表示为( B:23.625 )。2. 11000110为二进制补码,该数的真值为( C +58 )。3. 01000110为二进制补码, 该数的真值为( A +70 )。4. 8位二进制数的原码表示范围为( C -127 +127 )。5. n位二进制数的原码表示范围为( C )。6. 8位二进制数的反码表值范围为( C -127 +127 )。7. n位二进制数的反码表示范围为( C )。8. 8位二进制数的补码表值范围为( B -128 +127 )。9. n位二进制数的补码表示范围为( B )。10. 8位二进制数的无符号数表值范围为( A 0 255 )。11. 决定计算机主要性能的是( A 中央处理器 )。12. MIPS用来描述计算机的运算速度,含义是( C 每秒执行百万条指令 )。13. 完整的计算机系统应包括( D 硬件设备和软件系统)。14. 计算机硬件主要由CPU、内存、I/O设备和( B三总线 )组成。15. 包含在8086CPU芯片内部的是( A 算术逻辑单元)。16. 在机器数( B 补码)中,零的表示形式是惟一的。17. 程序计数器PC的作用是( A 保存将要执行的下一条指令的地址)。18. 8086当前被执行的指令存放在( D CS:IP )。19. 运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为( D相加结果的符号位与两同号加数的符号位相反则产生溢出)。20. 8086中,存储器物理地址形成算法是( B段地址左移4位/16/10H+偏移地址 )。21. 下列逻辑地址中对应不同的物理地址的是( 03E0H:0740H )。A:0400H:0340H B:0420H:0140H D:03C0H:0740H22. 存储字长是指( B 存储单元中二进制代码个数)。23. 8086系统中,每个逻辑段的最多存储单元数为( C 64KB )。24. 若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为( 36 )。25. 下列数中最小的数是( A (1011011)2 )。26. 指令队列具有( D 暂存预取指令 )的作用。27. 指令队列工作方式为( A 先进先出 )。28. 堆栈存储器存取数据的方式是( C 先进后出)。29. 8086系统中,一个栈可用的最大存储空间是( B 64KB )。30. 8086CPU有( C 8 )个8位的通用寄存器。31. 8086CPU共有( D 14)个16位寄存器。32. 某补码表示的8位二进制整数由5个1和3个0组成,则其可表示的最小值是 ( A -113 )。33. 16个字数据存储区的首址为70A0H:DDF6H,末字单元的物理地址为( C:7E814H )。34. 8个字节数据存储区的首址为70A0H:DDF6H,末字节单元的物理地址为( D:7E7FDH )。35. 用MB表示存储器容量时,1MB等于( C 220个字节)。 1. 8086与外设进行数据交换时,常会在( T3 )后进入等待周期Tw。 2. 下列说法中属于最小工作模式特点的是( A CPU提供全部的控制信号)。 3. 下列说法中属于最大工作模式特点的是( C 需要总线控制器8288 )。 4. 8086 CPU中,需要( B 2 )片数据总线收发器芯片8286。 5. 8086CPU中,需要( C 3 )片地址锁存器芯片8282。 6. 从8086存储器中读取非规则字需要( B 2 )个总线周期。 7. 从8086存储器中读取奇地址存储的字节需要( A:1 )个总线周期。 8. 下列说法中,不正确的是( C 栈底是堆栈地址较小的一端)。 9. 在8086系统中,用控制线( D M/IO )实现对存储器和I/O接口的选择。 10. CPU对存储器访问时,地址线和数据线的有效时间关系为( B 地址线先有效)。11. 8086 CPU共有( D 21 )根分时复用总线。 12. 关于8086 CPU存储器管理的叙述中,错误的是( D:每个段的起始地址必须被32整除 )。13. 现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为( A:B000H,1000H )14. 目标程序中将逻辑地址转换成物理地址称为( B:地址重定位 )。15. 8086CPU中,时钟周期、指令周期和总线周期的费时长短的排列是(指令周期总线周期时钟周期)。16. 8086CPU从功能结构上看,是由( D执行单元和总线接口单元 )组成17. 计算机中保护断点和现场应使用( 堆栈 )。18. 下列寻址方式中,需要执行总线周期的为( D 存储器寻址)。19. 如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为( B:直接寻址 )。20. 若寄存器中的数左移2位且无溢出,则新数值是原数值的( C:4倍 )。 21. 若寄存器中的数右移1位且无1数移出,则新数值是原数值的( B:1/2倍 )。 22. 若要使寄存器AL中的高 4 位不变,低 4 位清0,使用指令( B:AND AL,0F0H )。23. 若要使寄存器AL中的高 4 位不变,低 4 位置1,使用指令( C:OR AL,0FH )。24. 下列指令中,能实现AL寄存器清零的指令有( C:3 )条。CMP AL,AL;SUB AL,AL;XOR AL,AL;MOV AL,0;25. 在堆栈内,有效地址为2500H到2505H单元内依次存放10H、20H、30H、40H、50H、60H六个数,已知SP=2502H,执行POP BX指令后,有( B:SP=2504H、BX=4030H )。26. 设(AX)=1000H,(BX)=2000H,则在执行指令“SUB AX,BX”后,标志位CF和ZF的值分别为(1,0)27. 8086 CPU的输入/输出指令的最大直接寻址能力为( D:256 )个端口地址。28. 在8086的I/O指令中,间接端口寄存器是( B:DX )。对于指令MOV AX,1000H,( A:执行结果为:将1000H和1001H单元内容送入AX )描述是正确的。29. 下列指令中,正确的指令是( A:MOV AX,20H )。 30. 下列指令中,正确的指令是( C:MOV AX,DATA )。 31. 下列指令中,不正确的指令是( D:MOV AX,CX )。 32. 下列指令中, 不正确的指令是( B MOV AL,BL )。 33. 下列指令中,不正确的指令是( D:MOV AX,BX + CX )。 34. 下列指令中,不正确的指令是( A:MOV SI+BX,1020H )。 35. 指令MOV AX,BX 中,源操作数的缺省段是( A:DS )。 36. 指令PUSH BX 中,目的操作数的段寄存器是( C:SS )。 37. 汇编源程序文件的扩展名是( C:*ASM )。 38. 通常所说的32位机是指( A CPU字长为32位)。39. 8086 CPU复位后, 下列寄存器的值为( CS = FFFFH、IP = 0000H )。 40. 下列说法中,正确的是( D:EPROM可以改写,但不能取代读写存储器 )。41. 下面叙述中,正确的是( B:RAM在系统工作时即能读也能写 )。42. 下面说法中,正确的是( D:接口电路可传递数据信息,状态信息和控制信息 )。43. 下列说法中,错误的是( C:用10248的SRAM芯片组成2KB存储器,应扩展位线 )。44. 8086 CPU中,关于存储器的叙述,错误的是( D:一次读写操作仅能访问一个存储器单元 )。45. 断电后,存储的资料会丢失的存储器是( A:RAM )。46. 需要进行刷新的存储器是( D:DRAM )。47. 当扩充存储容量时,采用( 地址串联 )的方法48. 若256KB的SRAM有8条数据线,则它有( B:18条 )地址线。49. 某SRAM芯片容量为8K8,组成32KB存储系统所用芯片数为( B:4片 )。50. 用容量64K1的RAM芯片构成1MB的存储器系统需要芯片数为( D:128 )。51. 容量为8KB的SRAM的起始地址为2000H,则终止地址为( D:3FFFH )。52. 存储器系统中10KB RAM的寻址范围为( B:0000H27FF H )。53. RAM 芯片容量为2K8,其片内地址选择线和数据线分别是( A:A0A10和D0D7 )。54. CPU的I/O传送控制方式中,效率高、实时性强的方式是( D:中断传送 )。55. CPU的I/O传送控制方式中,传送速度最快的方式为( DMA传送 )。56. CPU被动,外设主动的接口方式为( 中断控制方式 )。57. CPU主动,外设被动的接口方式为( B:查询控制方式 )。58. 占用CPU时间最多的数据传送方式是( 查询 )。59. DMA控制器能够实现高速数据传送,主要原因是( B:直接由硬件完成 )。60. 采用条件传送方式时,必须要有( C:状态端口 )。 61. 状态信息是通过( 数据 )总线进行传送的。62. 通常一个外设的状态信息在状态端口内占有( 1 )位。63. 中断号 18H 的中断向量表地址的首址为( B:60H )。64. 从8086RAM地址002CH开始存放四个字节中断向量,对应的中断号是( B:0BH )。65. 8086 CPU中断优先级顺序为( D:软中断、NMI中断、INTR中断 )。66. 8086 CPU响应可屏蔽中断的条件是( IF = 1、与TF无关 )。67. 响应NMI请求的必要条件是( 一条指令结束 )。68. 8086 CPU提供的中断类型号有( D:256个 )。69. 8086的中断向量表( A:是中断服务程序的入口 )。70. 8086 若要访问1024个字节端口,需使用( C:10 )根地址线。71. 8086有一个独立的I/O空间,该空间的范围是( 64K )。72. 可编程定时/计数器8253内含( 3个 )个独立的计数器。73. 某I/O接口芯片中的I/O端口地址为0330H033FH,它的片内地址线有( 4条 )。74. 输入接口需要( 缓冲器 )。75. 输出接口需要( 锁存器 )。二、名词解释和简答题1 有关中断的所有内容2 有关堆栈的所有内容3 存储器地址相关内容(物理地址,逻辑地址,段地址,偏移地址)4 标志寄存器有关内容5 总线周期,时钟周期,分时复用总线6 8086 CPU 寻址方式CPU 寻址方式就是根据指令功能缩规定的操作码如何自动寻找相应的操作数的方式,主要有以下几种方式:固定寻址、立即数寻址、寄存器寻址、存储器寻址及其他寻址方式。7 微处理器主要性能指标8 半导体存储器分类及特点按照使用功能可分为随机存储器(RAM)和只读存储器(ROM),RAM所存储的信息在断开电源时会立即消失,在程序执行过程中可以随时读出和写入;ROM断电后不会信息不会丢失,在程序执行过程中只能读出不能写入。9 CPU 与外设之间数据传送方式与特点CPU 与外设之间数据传送方式主要有:程序传送、中断传送、直接存储器存取传送(DMA)10
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 鱼跃制氧机基础知识培训课件
- 济南市2024-2025学年九年级下学期语文期中模拟试卷
- 2025年度财务人员工作自查报告
- 湖南省岳阳市汨罗市第一中学2025-2026学年高二上学期开学考试地理试卷
- 保健按摩技能考试题库及答案
- 高校课件网教学课件
- 高校教学基本知识培训课件
- 包头辅警考试面试真题及答案
- 高山兔滑雪课件
- 2025年色浆基体树脂项目提案报告
- 孟良崮战役课件
- 幼儿园物资采购应急预案(3篇)
- 党群服务面试题目及答案
- 卫生院医疗质量管理方案
- 2025-2026秋季学年第一学期【英语】教研组工作计划:一路求索不停歇研思共进踏新程
- 2025年山东省济南中考数学试卷及标准答案
- 叉车考试模拟试题及答案完整版
- 2025-2026学年人教版(2024)初中数学七年级上册教学计划及进度表
- 2025年安徽省中考历史试卷真题(含答案)
- 部编人教版五年级上册语文阅读理解专项试卷及答案
- 小学三年级综合实践课ppt课件
评论
0/150
提交评论