常用时序逻辑功能器件PPT课件_第1页
常用时序逻辑功能器件PPT课件_第2页
常用时序逻辑功能器件PPT课件_第3页
常用时序逻辑功能器件PPT课件_第4页
常用时序逻辑功能器件PPT课件_第5页
已阅读5页,还剩44页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.,1,7常用时序逻辑功能器件,7.2寄存器和移位寄存器,7.1计数器,引言,.,2,引言,.,3,7.1计数器,7.1.1二进制计数器,1.二进制异步计数器,(1)二进制异步加计数器,.,4,.,5,.,6,.,7,(2)二进制异步减计数器,.,8,.,9,.,10,2.二进制同步计数器,(1)二进制同步加计数器,.,11,.,12,.,13,(2)二进制同步可逆计数器,.,14,7.1计数器,7.1.2非二进制计数器,1.8421码十进制同步计数器,例7.1.1用D触发器设计一个8421码十进制同步加计数器,(1)列出状态表和驱动表,.,15,(2)用卡诺图法化简,求各触发器的驱动信号的表达式,.,16,(3)画出逻辑图,.,17,(4)画出完整的状态图,检查能否自启动,.,18,7.1.3集成计数器,.,19,1.集成计数器74161、74LS193、74LS290,(1)74161的功能,.,20,74161的逻辑电路和引脚,.,21,74161的时序图,.,22,(2)74LS193的功能,.,23,74LS193的逻辑电路和引脚图,.,24,(3)74LS290的功能,电路结构,.,25,引脚图,.,26,功能表,.,27,2.用集成计数器构成任意进制计数器,用现有的成品集成计数器外加适当的电路连接而成,用现有的M进制集成计数器构成N进制计数器时,如果MN,则只需一片M进制计数器;如果MN,则要用多片M进制计数器。,下面通过例题介绍这两种情况的实现方法。,.,28,例7.1.2用74161构成九进制计数器,(1)反馈清零法,.,29,.,30,(2)反馈置数法,.,31,.,32,.,33,串行进位方式,.,34,例7.1.4用74LS290构成二十四进制计数器,.,35,数字电子钟的时计数、译码、显示电路,.,36,例7.1.3用74HCT161组成256进制计数器,并行进位方式,.,37,7.2寄存器和移位寄存器,7.2.1寄存器,寄存器是计算机和其他数字系统中用来存储代码或数据的逻辑部件。它的主要组成部分是触发器。一个触发器能存储1位二进制代码,所以要存储n位二进制代码的寄存器就需要用n个触发器组成。,.,38,集成寄存器74LS175(4位),.,39,逻辑电路图、引脚图,.,40,7.2.2移位寄存器,有时为了处理数据,需要将寄存器中的各位数据在移位控制信号作用下,依次向高位或低位移动1位。具有移位功能的寄存器称为移位寄存器,.,41,1.移位寄存器的工作原理,.,42,电路的时序图,.,43,用主从JK触发器组成移位寄存器,.,44,双向移位寄存器,既能右移(由低位向高位),又能左移(由高位向低位)的移位寄存器,.,45,.,46,7.2.3集成移位寄存器74194,.,47,.,48,集成移位寄存器74194电路、引脚图,.,49,环形计数器,有时要求在移位过程中数据不要丢失,仍然保持在寄存器中。此时,只要将移位寄存器的最高位的输出接至最低位的输入端,或将移位寄

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论