数字电路-实验四-计数器的设计与应用ppt课件_第1页
数字电路-实验四-计数器的设计与应用ppt课件_第2页
数字电路-实验四-计数器的设计与应用ppt课件_第3页
数字电路-实验四-计数器的设计与应用ppt课件_第4页
数字电路-实验四-计数器的设计与应用ppt课件_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.,计数器的设计与应用,一、实验目的1学习用集成触发器构成计数器的方法2掌握中规模集成计数器的使用方法及功能测试方法二、实验仪器和设备数字实验箱芯片CC4013CC4O192(CC40193),.,译码显示器,.,译码电路电源,用时连接,信号输入最低位是A,,.,脉冲源,连续脉冲,先1-0后0-1,先0-1后1-0,.,CC40192芯片功能,D0、D1、D2、D3计数器输入端Q0、Q1、Q2、Q3数据输出端CR清除端LD:置数端CPU:加法计数CP输入CPL:减法计数CP输入CO:进位输出端BO:借位输出端,.,40192逻辑功能表,74ls192功能表:,.,CC4013芯片引脚,.,三、实验原理,所谓计数,就是统计脉冲的个数,计数器就是实现“计数”操作的时序逻辑电路。计数器种类繁多。根据计数体制的不同,计数器可分成二进制(即2n进制)计数器和非二进制计数器两大类根据计数器的增减趋势不同,计数器可分为加法计数器随着计数脉冲的输入而递增计数的;减法计数器随着计数脉冲的输入而递减的,可逆计数器既可递增、也可递减的。根据计数脉冲引人方式不同,计数器又可分为同步计数器计数脉冲直接加到所有触发器的时钟脉冲(CP)输入端;异步计数器计数脉冲不是直接加到所有触发器的时钟脉冲(CP)输入端。,.,用D触发器构成异步二进制加/减计数器,注意ABCD位置,四、实验内容,.,用D触发器构成异步二进制加/减计数器,S端接输入:引脚6-8-6-8R端接输入:引脚4-10-4-10(先1后0)减法计数器构成:低位触发器的Q端与高一位的CP端相连接,.,、用D触发器构成异步二进制加计数器,(1)按图接线,接至逻辑电平输出插口,将低位CP0端接单次脉冲源,输出端Q3、Q2、Q1、Q0接逻辑电平显示插口,各接高电平“1”。(2)清零后,逐个送入单次脉冲,观察并列表记录Q3Q0状态。(3)将单次脉冲改为1Hz的连续脉冲,观察Q3Q0的状态。(4)将1Hz的连续脉冲改为1KHz,用双踪示波器观察CP、Q3、Q2、Q1、Q0端波形,描绘之。(5)将图电路中的低位触发器的Q端与高一位的CP端相连接,构成减法计数器,按实验内容(2),(3),(4)进行实验,观察并列表记录Q3Q0的状态。,.,2测试40192的逻辑功能,.,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论