同步二、十进制计数器演示幻灯片_第1页
同步二、十进制计数器演示幻灯片_第2页
同步二、十进制计数器演示幻灯片_第3页
同步二、十进制计数器演示幻灯片_第4页
同步二、十进制计数器演示幻灯片_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1,-同步二进制计数器-同步十进制计数器,同步计数器的分析,-异步二进制计数器-异步十进制计数器,异步计数器的时序图,同步计数器的分析,异步计数器的时序图,计数器,退出,2,分类,计数器,计数器,异步计数器,同步计数器,3,除了二进制、十进制计数器之外的其它进制的计数器,计数器的分类,一、按计数进制分为:二进制、十进制、N进制。,二进制计数器:,按十进制数规律进行计数的电路,当输入计数脉冲到来时,按二进制数规律进行计数的电路,十进制计数器:,N进制计数器:,4,减法计数器:也称递减计数器,每来一个计数脉冲,计数器按计数规律减少1。,2、按计数器中触发器翻转时序的异同分为:,同步和异步计数器,同步计数器:构成计数器的所有触发器由统一的时钟脉冲CP控制各触发器之间状态变化是同时进行的。,异步计数器:构成计数器的各触发器不采用统一的时钟脉冲CP控制,3、按计数增减分为:加法计数器、减法计数器,加法计数器:也称递增计数器,每来一个计数脉冲,计数器按计数规律增加1。,5,RIS,Human,BenefitGap,(Governance),数值比较器,(RIS),21C,同步计数器,异步计数器,计数器,同步和异步计数器,二进制计数器,二进制计数器,十进制计数器,十进制计数器,加法计数器,减法计数器,加法计数器,6,同步二进制加法计数器,同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。因此不能使用T触发器。由JK触发器组成的4位同步二进制加法计数器,用下降沿触发。,例1分析下图即加法3位同步加法计数器的工作原理,同步二进制计数器,7,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,8,0,0,0,0,1,0,1,0,0,0,0,1,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,1,1,1,0,1,1,1,1,0,1,1,0,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,1,2.列状态转换真值表,将现态看成是输入变量,次态看成是输出函数,与或式(状态方程)真值表(状态转换真值表),9,3.逻辑功能八进制计数器,同步二进制减法计数器,同步计数器中,所有触发器的CP端是相连的,CP的每一个触发沿都会使所有的触发器状态更新。因此不能使用T触发器。在同步二进制减法计数器中存在一个向高位借位的问题。,例2分析下列3位减法计数器的逻辑电路。,10,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,11,2.列计数器状态转换真值表,0,1,1,1,0,1,0,1,0,1,1,1,0,1,1,1,1,1,1,1,0,0,0,1,0,0,0,0,1,0,0,1,1,0,0,0,0,0,0,0,0,1,1,0,1,1,0,1,0,0,0,1,0,0,0,0,1,1,1,0,0,1,0,12,同步十进制加法计数器,同步十进制计数器,例3分析下列同步十进制加法计数器逻辑电路:,13,写方程:,(2)驱动方程,(4)状态方程,(1)时钟方程,(3)输出方程,14,2、列真值表:,0,0,0,0,1,0,1,0,0,0,0,0,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,1,1,1,0,1,1,1,0,0,0,0,1,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,0,0,0,1,0,0,0,1,0,1,0,0,0,1,0,0,0,0,0,0,0,0,1,1,0,0,0,1,1,1,1,0,0,0,15,3.十进制加法计数器时序图:,16,异步二进制计数器,异步二进制加法计数器,控制触发器的CP端,只有当低位触发器Q由10(下降沿)时,应向高位CP端输出一个进位信号(有效触发沿),高位触发器翻转,计数加1。,由JK触发器组成3位异步二进制加法计数器,JK触发器都接成T触发器,下降沿触发。,1.逻辑电路图:,17,(2)驱动方程,(1)时钟方程,(3)输出方程,(4)状态方程,18,异步置0端,2.工作原理,上加负脉冲,各触发器都为0状态,即Q3Q2Q1Q00000状态。在计数过程中,为高电平。只要低位触发器由1状态翻到0状态,相邻高位触发器接收到有效CP触发沿,T的状态便翻转。,19,0,0,0,0,1,0,1,0,0,1,1,0,0,1,0,1,0,0,1,1,0,0,0,0,1,1,1,0,0,1,0,0,0,1,1,0,0,1,0,1,0,0,0,1,0,1,0,0,1,1,1,1,0,1,1,1,0,0,0,1,0,0,0,1,1,1,1,1,1,0,3.状态转换顺序表,20,输入的计数脉冲每经一级触发器,其周期增加一倍,即频率降低一半。一位二进制计数器就是一个2分频器,4.工作波形(时序图或时序波形),21,异步二进制减法计数器,二进制数的减法运算规则:,110,01不够,向相邻高位借位,101;,每当CP有效触发沿到来时,触发器翻转一次,即用T触发器。控制触发器的CP端,只有当低位触发器Q由01(上升沿)时,应向高位CP端输出一个借位信号(有效触发沿),高位触发器翻转,计数减1。,各触发器应满足的条件:,22,由JK触发器组成的3位二进制减法计数器,1.逻辑电路图:,FF2FF0都为T触发器,下降沿触发。,23,3位二进制减法计数器计数状态顺序表如下,2.工作原理:,0,1,1,1,0,1,0,0,0,1,0,1,0,0,0,1,0,1,1,0,1,1,1,0,0,0,0,0,3,1,4,5,7,6,2,8,24,异步十进制加法计数器,异步十进制计数器,十进制计数器的逻辑功能,即计数状态顺序表、工作波形。异步十进制加法计数器是在4位异步二进制加法计数器的基础上经过适当修改获得的。它跳过了10101111六个状态,利用自然二进制数的前十个状态00001001实现十进制计数。,学习要点:,25,4个JK触发器组成的8421BCD码异步十进制计数器电路,1.逻辑电路图:,26,(2)驱动方程,(1)时钟方程,(3)输出方程,(4)状态方程,27,3.计数状态顺序表,0,0,0,0,1,0,0,0,0,1,0,1,0,0,0,1,0,0,1,0,0,0,1,0,1,0,1,0,3,1,4,5,7,6,2,8,1,0,0,9,10,0,0,0,0,1,1,1,1,0,0,0,0,1,1,28,设计数器从Q3Q2Q1Q00000状态开始计数。这时,FF1也为T触发器。,4.工作原理,FF0和FF2为T触发器。,因此,输入前8个计数脉冲时,计数器按异步二进制加法计数规律计数。在输入第7个计数脉冲时,计数器的状态为Q3Q2Q1Q00111。这时,J3Q2Q11、K31。,输入第8个计数脉冲时,FF0由1状态翻到0状态,Q0输出的负跃变。一方面使FF3由0状态翻到1状态;与此同时,Q0输出的负跃变也使FF1由1状态翻到0状态,FF2也随之翻到0状态。这时计数器的状态为Q3Q2Q1Q01000,,=0即使J1=0。因此,在Q31时,FF1只能保持在0状态,不可能再次翻转。,29,输入第9个计数脉冲时,计数器的状态为Q3Q2Q1Q01001。这时,J30、K31。输入第10个计数脉冲时,计数器从1001状

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论