南京信息工程大学2019考研大纲F17数字电路_第1页
南京信息工程大学2019考研大纲F17数字电路_第2页
南京信息工程大学2019考研大纲F17数字电路_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

南京信息工程大学2019考研大纲F17数字电路 考研大纲频道为大家提供南京信息工程大学2019考研大纲:F17数字电路,一起来学习吧!更多考研资讯请关注的更新! 科目代码:F17 科目名称:数字电路 一、试卷满分及考试时间 试卷满分为150分,考试时间为180分钟.济 二、答题方式 答题方式为闭卷、笔试.正门对面 三、试卷的内容结构3362 3039 数制与代码 6% kaoyantj 逻辑门电路 10%15% 112室 逻辑代数 14%18% 业 组合逻辑电路 15%20% 正门 触发器 10%15% 021- 时序逻辑电路 15%20% 200092 脉冲波形的产生与变换 8%12% 共 数字系统设计基础 6%10%kaoyantj 数模与模数转换 6% 正门对面 RAM与ROM的结构与原理 6% 四、试卷的题型结构 单项选择题: 填空题 分析计算题 设计题路 1、逻辑代数 逻辑代数的基本定律、逻辑代数的基本规则、逻辑代数的常用公式、最小项和标准与或式、最大项和标准或与式、逻辑函数的最简形式、逻辑函数的公式化简法、卡诺图、用卡诺图表示逻辑函数、用卡诺图化简逻辑函数、具有随意项的逻辑函数化简、引入变量真值表和卡诺图 2、逻辑门电路 半导体二极管的开关特性、半导体三极管的开关特性、三极管非门、二极管与门、二极管或门、TTL与非门、TTL与非门的电气特性、其他类型TTL门电路、TTL电路的改进、NMOS门电路、CMOS门电路、CMOS门电路的特点、CMOS三态门和传输门 3、组合逻辑电路 组合逻辑电路分析、普通编码器、优先编码器、二进制译码器、码制变换译码器、显示译码器、数据分配器和数据选择器、数值比较器、半加器、全加器、超前进位加法器、竞争与冒险的产生、竞争冒险的分类与判别、消除冒险现象的方法 4、触发器 与非门基本RS触发器、时钟(同步)RS触发器、时钟(同步)D触发器、时钟(同步)JK触发器、时钟(同步)触发器的空翻、主从JK触发器、维持阻塞结构正边沿触发器、利用传输延迟时间的负边沿触发器、触发器的状态图和激励表、各种触发器间的转换 5、时序逻辑电路 时序逻辑电路的分析方法、同步计数器、异步二进制计数器、BCD码异步递增计数器、多功能集成寄存器 6、半导体存储器的结构与原理 RAM的存储单元、RAM的结构、RAM的扩展、ROM的构成和工作原理、ROM的种类 数字系统设计基础 7、脉冲波形的产生与整形 555电路结构和功能、施密特触发器及特点和应用、单稳态电路工作原理及应用、多谐振荡器工作原理及应用 8、数模与模数转换 转换关系及数字编码、D/A转换基本原理、权电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论