Nexys3移植uCOS-II实验报告_第1页
Nexys3移植uCOS-II实验报告_第2页
Nexys3移植uCOS-II实验报告_第3页
Nexys3移植uCOS-II实验报告_第4页
Nexys3移植uCOS-II实验报告_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Nexys3移植uCOS-II实验报告实验成员及时间姚灿荣、贺文强、方圆 2013年2月28日实验准备(1) 书籍嵌入式操作系统原理及应用(严海蓉著)(2) 计算机(电脑)、Nexys3 Spartan-6 FPGA Board、开发板随带的USB连接线;(3) Micrium公司的COS-II和Xilinx MicroBlaze Processor Application Note;(4) Micrium公司的Micrium-uCOS-II-V290.zip,包括代码与文档;(5) Xilinx公司EDK开发套件,版本号为EDK 12.4;(6) Digilent公司生产的Nexys3开发板对EDK12.4的plugin文件。(1)、(2)、(4)的文件都可以在随书光盘上的实验指导部分找到。实验过程(1) 安装EDK 12.4;(2) 使用USB线连接开发板与计算机,打开开发板电源;(3) 按照嵌入式操作系统原理及应用书后实验一进行软硬件配置;一 在开发环境加入NEXY3 的板级支持包,以便开发套件对开发板的识别1 把AN-1013edk_user_repositoryMicriumbsp、uCOS-II_v2_90_a整个文件夹复制到EDK安装目录,如D:Xilinx12.4EDKswlibbsp下,这样我们就可以在OS & Library Settings选项中选择COS-II了。2 plugin文件中的Digilent文件夹复制到ISE的安装目录下,如D:Xilinx12_4ISE_DSISElibntplugins,以保证最后文件从SDK中下载到开发板时可以正确识别并连接。二 操作系统硬件环境构建:分步创建过程执行结果如下:处理器构建:1 Bus Interfaces配置结果2 Address配置结果3 Port配置结果警告提醒:NGCBUILD done.-make: warning: Clock skew detected. Your build may be incomplete.Done!三 操作系统软件部分构建导出并启动SDK注意事项为使EDK能对Nexys3开发板给出相当的硬件配置方案,需要将随书光盘中Digilent_boardsboards文件夹按照说明复制到相应目录下。遇到的问题(1) 在最后向开发板下载程序的过程中遇到连接错误:对话框中的具体错误如下:FPGA configuration encountered errors.Program FPGA failedERROR: Connection to Board FailedFailed to Open JTAG Cable Check the following: 1. Cable is Connected to the Board and the Board is Powered-ON2. On Cable Lock Error, Close the other application using the cable or Remove Cable Locks using xclean_cablelock command3. You have specified the correct JTAG settings for cable type and port.我们作了以下尝试:1. 重启开发板或计算机;2. 连接开发板的USB UART接口;由于USB线只有一根,这样就无法为开发板供电;3. 更改开发板右上角的模式为JTAG;4. 使用EDK 13.2重做实验。这样做的结果是uCOS-II的版本不兼容。这些尝试都以失败告终。(2) 年前使用Xilinx的开发工具EDK时启动一切正常,但过年后启动时却一再会显示错误:可能的一个重要原因就是EDK试用期限到期了,需要及时获取或下载授权文件。问题的解决:第一个连接问题经过我一周的查找,终于找到了解决方案:JTAG的配置问题,If using SDK pre-13.2, follow these steps first:1.Download Adept and the driver plugin from Digilent.2.InstallAdept and the Driver(see the PDF in the extracted directory).3.Open the SDK.4.Click on Xilinx Tools.5.Click on Configure JTAG Settings.6.Change the JTAG Cable Type to 3rd Party Cab

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论