笔记本主板信号定义_第1页
笔记本主板信号定义_第2页
笔记本主板信号定义_第3页
笔记本主板信号定义_第4页
笔记本主板信号定义_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

主板常见信号定义,目录,CPU*HOSTBUS(NorthBridge/SouthBridge)SO-DIMM&VGA*SO-DIMMVGA(CRTTV)SOUTHBRIDGE*DMIBUSPCIBUS(LANEOROM)SATAIDEAUDIOLPCBUSUSBBUSECSUPERIO,PCIBUS,SO-DIMM,LPCBUS,USBBUS,DMIBUS,HOSTBUS,PCIBUS,SATA,IDEBUS,AC97,PCI-E,HOSTBUS,FSBFrontSideBus前端总线也就是以前所说的CPU总线,由于在目前的各种主板上前端总线频率与内存总线频率相同所以也是CPU与内存以及L2Cache(仅指Socket7主板)之间交换数据的工作时钟由于数据传输最大带宽取决所同时传输的数据位宽度和传输频率即数据带宽=(总线频率*数据宽度)/8由此可见前端总线速率将影响计算机运行时CPU与内存、(L2Cache)之间的数据交换速度,实际也就影响了计算机的整体运行速度,HOSTBUS,Cpu工作三大条件CLK_CPU_BCLK1:0I(总线时钟)*这两个Clock主要用于供应在HostBus上进行交易所需的Clock。H_PWRGOODI(电源OK)*这个信号通常由ICH(南桥)发给CPU,来告诉CPU电源已OK,若这个信号没有供到CPU,CPU将不能动作。H_CPURESET#Reset(重置信号)*当Reset为High时CPU内部被重置到一个已知的状态并且开始从地址0FFFFFFF0H读取重置后的第一个指令。CPU内部的TLB(地址转换参考缓存器)、BTB(分歧地址缓存器)以及SDC(区段地址转换高速缓存)当重置发生时内部数据全部都变成无效。,Cpureset,H_pwrgood,Clk_cpu_bclk,HOSTBUS,H_VID6:0O(电压识别)*这些讯号主要用于设定CPU的工作电压,在主机板中这些信号必须被提升到最高3V。H_GTLREFI(GTL参考电压)*这个信号用于设定GTLnBus的参考电压,这个信号一般被设为Vcc电压的三分之二。CPU_BSEL2:0I/O(总线选择)*这两组信号主要用于选择CPU所需的频率H_TEST1:2I(CPU侦测信号)*此信号是用来侦测主板是否正常工作的信号,如有不良不能开机。,CPU_BSEL2:0,H_GTLREF,H_VID6:0,HOST-THERM,H_PROCHOT#I/O(CPU过温指示)*当CPU的温度传感器侦测到CPU的温度超过它设定的最高度温度时,这个信号将会变Low,相应的CPU的温度控制电路就会动作。H_THRM#I(热报警信号)*激活THRM#为低电平信号使外部硬件去产生一个SMI#或者SCI信号PM_THRMTRIPO(热报警信号)*当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH马上转换为S5状态。ICH将不等待来自处理器的准予停止的信号返回便进入S5状态。,H_thrn,H_prochot#,H_thrmtrip,HOSTSouthBridge,H_IGNNE#I(忽略数值错误)*这个信号为一ICH输出至CPU的信号。当CPU出现浮点运算错误时需要此信号响应CPU。IGNNE#为Low时,CPU会忽略任何已发生但尚未处理的不可遮蔽的浮点运算错误。但若IGNNE#为High时,又有错误存在时,若下一个浮点指令是FINIT、FCLEX、FSAVE等浮点指令中之一时,CPU会继续执行这个浮点指令但若指令不是上述指令时CPU会停止执行而等待外部中断来处理这个错误。H_INIT#I(初始化)*这个信号为一由ICH输出至CPU的信号,与Reset功能上非常类似,但与Reset不同的是CPU内部L1Cache和浮点运算操作状态并没被无效化。但TLB(地址转换参考缓存器)与BTB(分歧地址缓存器)内数据则被无效化了。INIT另一点与Reset不同的是CPU必须等到在指令与指令之间的空档才会被确认,而使CPU进入启始状态。H_INTRI(可遮蔽式中断)*这个信号为一由ICH输出对CPU提出中断要求的信号,外围设备需要处理数据时,对中断控制器提出中断要求,当CPU侦测到INTR为High时,CPU先完成正在执行的总线周期,然后才开始处理INTR中断要求。,HOSTSouthBridge,H_A20M#I(地址位20屏蔽)*此信号由ICH(南桥)输出至CPU的信号。它是让CPU在RealMode(真实模式)时仿真8086只有1MByte(1兆字节)地址空间,当超过1Mbyte位空间时A20M为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。H_FERR#O(浮点错误)*这个信号为一CPU输出至ICH(南桥)的信号。当CPU内部浮点运算器发生一个不可遮蔽的浮点运算错误时,FERR#被CPU驱动为Low。H_SMII(系统管理中断)*此信号为一由ICH输出至CPU的信号,当CPU侦测到SMI#为Low时,即进入SMM模式(系统管理模式)并到SMRAM(SystemManagementRAM)中读取SMI处理程序,当CPU在SMM模式时NMI、INTR及SMI#中断信号都被遮蔽掉,必需等到CPU执行RSM(Resume)指令后SMI#、NMI及INTR中断信号才会被CPU认可。H_STPCLK#I(停止时钟)*当CPU进入省电模式时,ICH(南桥)将发出这个信号给CPU,让它把它的Clock停止。,HOSTSouthBridge,DPRSLPVRI(深层睡眠-稳压信号)*这个信号用于VRM在C4状态下将电压降到更低。当这个信号为高电平,稳压器输出更低的深睡眠电压。该信号为低电平时(默认值为低电平),稳压器输出正常的电压。(稳压器指VRM)DPRSTP#I(深度停机信号)*这是DPRSLPVR信号的一个复制,低电平有效。H_CPUSLP#I(CPU睡眠信号)*这个信号是由南桥发送到北桥和,用来通知进入睡眠状态。低电平有效。,DPRSLPVR,DPRSTP#,H_CPUSLP,HOSTNorthBridge,H_A31:3#I/O(地址总线)*这组地址信号定义了CPU的最大内存寻址空间为4GB。在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。H_D63:0#I/O(数据总线)*这些信号线是数据总线主要负责传输数据。它们提供了CPU与NB(北桥)之间64Bit的通道。只有当DRDY#为Low时,总在线的数据才为有效,否则视为无效数据。H_REQ4:0#I/O(命令请求)*这些信号由CPU接到NB(北桥),当总线拥有者开始一个新的交易时,由它来定义交易的命令。H_TRDY#I/O(目标准备)*当TRDY#为Low时,表示目标已经准备好,可以接收数据。当为High时,Target没有准备好,HOSTNorthBridge,H_ADS#I/O(地址选通)*当这个信号被宣称时说明在地址信号上的数据是有效的。在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。H_ADSTB1:0#I/O(地址选通)*这两个信号主要用于锁定A31:3#和REQ4:0#在它们的上升沿和下降沿。相应的ADSTB0#负责REQ4:0#和A16:3#,ADSTB1#负责A31:17#。H_AP1:0#I/O(地址奇偶校验)*这两个信号主要用对地址总线的数据进行奇偶校验。H_DBSY#I/O(数据总线忙)*当总线拥有者在使用总线时,会驱动DBSY#为Low表示总线在忙。当DBSY#为High时,数据总线被释放。H_DP3:0#I/O(数据奇偶校验)*这四个信号主要用于对数据总在线的数据进行奇偶校验。,SO-DIMM,MA_A13:0O(内存地址)*这些信号主要用于提供多元的行列地址给内存。M_DQ63:0I/O(数据线)*这些信号线用于传输数据。M_DM7:0O(数据屏蔽)*当在写周期有效时,在内存中传输的数据被屏蔽。在这八个信号中每个信号负责八根数据线。M_DQS7:0I/O(数据选通)*这些信号主要用于捕获数据。这八个信号每个信号负责八根数据线。M_CKE3:0O(时钟允许)*这个信号在上电时对内存进行初始化,它们也可以用于关闭不使用的内存数据行。,SO-DIMM,M_CK4:0/MA_CK#4:0O(时钟输出)*MA_CK与MA_CK#是差分时钟输出对,地址和控制信号都在这个两个Clock正负边沿的交叉点采样。每个DIMM共有2对。M_CS3:0#O(芯片选择)*当这些信号有效时,表示一个Chip已被选择了,每个信号对应于SDRAM的一行。M_BA1:0O(Bank选择)*这个些信号定义了在每个内存行中哪个Bank被选择。Bank选择信号和内存地址信号联合使用可寻址到内存的任何单元。M_RAS#O(行地址)*行地址,它和SCAS#、SWE#一起使用,用来定义内存的命令。M_CAS#O(列地址)*列地址,它和SRAS#、SWE#一起使用,用来定义内存的命令。M_WE#O(写允许)*写允许信号,它与SRAS#、SCAS#一起使用,用来定义内存的命令。,VGA&TV,NB_CRT_HSYNCO(水平同步信号)*这个信号主要提供CRT水平扫描的信号。NB_CRT_VSYNCO(垂直同步信号)*这个信号主要提供CRT垂直扫描的信号。nNB_CRT_REDO(红色模拟信号输出)*这个信号主要为CRT提供红基色模拟视频信号。NB_CRT_GREENO(绿色模拟信号输出)*这个信号主要为CRT提供绿基色模拟视频信号。NB_CRT_BLUEO(蓝色模拟信号输出)*这个信号主要为CRT提供蓝基色模拟视频信号。NB_CRT_REFSETI(电阻设置)*这个信号将会连接一颗电阻到地,主要用于内部颜色调色板DAC。TV_DACB/DACCO(电视信号传输)*这一组信号用于TV信号输出。,DMIBUS,DMA通道(DirectMemoryAccess直接存取通道)主机与外設之間的數据傳輸共有兩條途徑一是利用CPU來管理數据的傳送二是用專門的芯片完成數据的傳輸所謂DMA就是不經過CPU外設同內存之間相互傳送數据的通道在這种方式下外設利用DMA通道直接將數据寫入存儲器或將數据從存儲器中讀出而不用CPU的參与系統的速度會大大增加,PCIBUS,PCI_AD31:0I/O(地址数据总线)*是用来传送起始地址。在内存或组态的交易期间,此地址的分辨率是一个双字组(DoubleWord)(即地址可被四整除),在读取或写入的交易期间,它是一个字节特定地址。PCI_PARI/O(同位信号)*在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在IDRY#被驱动到僭态后一个频率,由Initiator驱动。所有读取交易的数据阶段期间,在TRDY#被驱动到僭态后一个频率,它也会被目前所寻址的Target驱动。在地址阶段完成后的一个频率,Initiator将PAR驱动到高或低态,以保证地址总线AD0:31与四条指令/位组致能线C/BE#0:3是偶同位(EvenParity)。PCI_C/BE3:0#I/O(指令或字节致能)*由Initiator驱动,在ADBus上传输地址时,用来表示当前要动作的指令。在ADnBus上传输数据时,用来表示在目前被寻址之Dword内将要被传输的字节,以及用来传输数据的数据路径。,PCIBUS,PCIPeripheralComponentInterconnection总线-外设部件互连总线该标准是由Intel,IBM,DEC公司所制的PCIBus与CPU中间经过一个桥接器电路,不直接与CPU相连的总线,故其稳定性与匹配性较差,提升了CPU的工作效率,其扩展槽可达到三个以上为32Bit/64Bit的总线是目前主板及外围设备使用的的标准接口.PCI_REQ#I(请求)*表示管理者要求使用总线,此为一对一之信号,每一管理者都有与其相对应之REQ#信号。PCI_GNT#O(保证)*表示管理者对总线使用之要求已被同意,此为一对一之信号,每一管理者都有与其相对应之GNT#信号。,PCIBUS,PCI_RSTt#O(复位信号)*当重置信号被驱动成低态时,它会强迫所有PCI组态缓存器nMaster及Target状态机器与输出驱动器回到初始化状态。RST#可在不同步于PCICLK边缘的状况下,被驱动或反驱动。RST#的设定也将其它的装置特定功能初始化,但是这主题超出PCI规格的笵围。所有PCI输出信号必须被驱动成最初的状态。通常,这表示它们必须是三态的。PCI_FRAME#I/O(周期框架)*是由目前的Initiator驱动,它表示交易的开始(当它开始被驱动到低态时)与期间(在它被驱动支低态期间)。为了碓定是否已经取得总线拥有权,Master必须在同一个PCICLK信号的上边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态。交易可以是由在目前的Initiator与目前所寻址的Target间一到多次数据传输组成。当Initiator准备完成最后一次数据阶段时,FRAME#就会被反驱动到高态。PCI_IRDY#I/O(备妥)*Initiatorn备妥被目前的BusMaster(交易的Initiator)驱动。在,PCIBUS,写入期间,IRDY#被驱动表示Initiator准备接收从目前所寻址的Target传来的资料。为了确定Master已经取得总线拥有权,它必须在同一个PCICLK信号的上升边缘,取样到FRAME#与IRDY#都被反驱动到高态,且GNT#被驱动到低态。PCI_TRDY#I/O(目标备妥)*Target备妥被目前所寻址的Target驱动。当Target准备完成目前的数据阶段(数据传输)时,它就会被驱动到低态。如果在同一个PCICLK信号的上升边缘,Target驱动TRDY#到低态且Initiator驱动IDRY#到低态的话,则此数据阶段便告完成。在读取期间,TRDY#被驱动表示Target正在驱动有效的数据到数据总线上。在写入期间,TRDY#被驱动表示Target准备接收来自Master的资料。等待状态会被插入到目前的资料阶段里,直到取样到TRDY#与IRDY#都被驱动到低态为止。PCI_STOP#I/O(停止)*Target驱动STOP#到低态,表示希望Initiator停止目前正在进行的交易。,PCIBUS,PCI_DEVSEL#I/O(设备选择信号)*该信号有效时,表示驱动它的设备已成为当前防问的目标设备。换言之,该信号的有效说明总在线某处的某一设备已被选中。如果一个主设备启动一个交易并且在6个CLK周期内设有检测到DEVSEL#有效,它必须假定目标设备没能反应或者地址不存在,从而实施主设备缺省。PCI_IDSELI(初始化设备选择)*IDSEL是PCI装置的一个输入端,并且在存取某个装置的组态缓存器期间,它用来选择芯片。nPCI_LOCK#I/O(锁定)*这是在一个单元(Atomic)交易序列期间(列如:在读取/修改/写入操作期间),Initiator用来锁定(Lock)目前所寻址的Target的。,PCI(LAN&EPROM),PCI_CLK_LANI(网络时钟)*这个信号由LannChipset驱动输出,它的频率范围在550Mhz。TP_RX2:0I(接收数据)*这些信号是由LanChipset驱动输出到南桥。TP_TX2:0O(传输数据)*这些信号是南桥驱动输出到LanChipset。LAN_RSTSYNCO(LanChip复位信号)EE_SHCLKO(EEPROM时钟)*这个信号由南桥驱动输出到EEPROM。EE_DINI(EEPROM数据输入)*这个信号是由EEPROM传数据到南桥。EE_DOUTO(EEPROM数据输出)*这个信号是由南桥传数据到EEPROM。EE_CSO(片选信号)*当这个信号有效时EEPROM被选择,USBBUS,USBUniversalSerialBus通用串行總線.USB總線是由Compaq、DEC、IBM、Intel、Microsoft、NEC和NT(北方电讯).等七大領導世界電腦硬件和軟件的大公司所主導,解決各种外圍設備接頭不統一的問題,可接127個外圍設備的標准接口.目前最新版本为USB2.0:USBP+I/O(USB信号)USBP-I/O(USB信号)*这个信号与USBP+组成差分信号对,组成一个USBPort,用来传输地址、数据和命令。OC#I(过电流保护)*当有USBnDevice过电流时,这个信号会拉Low,告知南桥有过电流发生。,IDEBUS,IDE即集成驱动电路的缩写用于连接硬盘驱动到现代的主要接口指的是将接口电路或者控制器制作在驱动器自身其实是早期所用分离的驱动器和控制器接口的更新版本用连接的不仅有硬盘而且还有高容量的软盘驱动器磁带驱动器IDE_PDCS1#O(设备芯片选择)*这个信号为设备选择信号ForRang100。IDE_PDCS3#O(设备芯片选择)*这个信号为设备选择信号ForRang300。nIDE_PDA2:0O(设备地址)*这些信号用于传输地址信号。nIDE_PDD15:0I/O(设备数据)*这些信号用于传输数据信号。,IDEBUS,IDE_PDDREQI(设备请求)*当IDEDevice要做一个DMA读写动作时,就会驱动这个信号向南桥发DMA请求。IDE_PDDACK#O(设备DMA确认)*当IDEnDevice已做了一个DMA请求后,若当前总线空闲,南桥就会驱动个信号,把控制权受权给IDEDevice。IDE_PDIOR#O(磁盘I/O读)*这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个读操作。IDE_PDIOW#O(磁盘I/O写)*这个信号由南桥来驱动,当它有效时,表示要对磁盘进行一个写操作。IDE_PDIORDYI(I/O通道备妥)*这个信号由IDEnDevice来驱动,当它有效时,表示IDEDevice已经准备OK。,SATA,*SATA的全称是SerialAdvancedTechnologyAttachmentSATA0TXPO(串行ATA0传送)SATA0TXNO(串行ATA0传送)*这个信号与SATA0TXP组成差分信号对,用于传输数据。SATA0RXPI(串行ATA0接收)SATA0RXNI(串行ATA0接收)*这个信号与SATA0RXP组成差分信号对,用于接收数据。SATARBIASI(串行ATA电阻偏置)SATARBIAS#I(串行ATA电阻偏置)*这个信号与SATARBIAS一样外接一颗与GND相接的电阻,为SATA提供一个电压偏置。nSATALED#OD(SATA读写指示)*当这个信号为Low时,表示当前的SATA硬盘正在读写数据,SMBUS,SMB(SystemManagementBus)全系统管理总线*全系统管理总线,以南桥为控制中心,对主机板的一些Device进行读写操作,如倍频IC、SPD等等。这两个信号在外部必须通过电阻进行PullHigh。SMBDATAI/O(数据线)SMBCLKI/O(时钟线)系统时钟、CPUTHRMSMBDAT_ECI/O(数据线)SMBCLK_ECI/O(时钟线)充电管理BAT_SMBDATAI/O(数据线)BAT_SMBCLKI/O(时钟线),LPCBUS,LPCbus=LowPinCountBus*LPC由Intel所提出.是为了在PC上把ISA取消而制定的一个新规格.其目的是把非常慢速的ISA总线取消.而为了让一些原本在ISA上跑的硬件在没有ISA的机器上能够运作所以制定了此一规格.例如一般K/B,MOUSE,FDD,COMPORT,PRINTERPORT等慢速外围即可用支持LPC的SUPERIO芯片控制.而且在软件上是完全兼容的.LPC既然是Lowpincount表示其所用脚位很少.而且是在PCI33MHz上运作.不像ISA脚位又多.插槽又大.只在8MHz下运作.所以在桌上型计算机或笔记型计算机上都有很多的优点.LAD3:0I/O(LPCCommand、Address、Data)*这四信号线用来传输LPCnBus的命令、地址和数据。LFRAME#I/O(LPC框架)*当这个信号有效时,指示开始或结束一个LPC周期。LDRQ#I(DMA请求)*当SuperI/O上的Device需要用DMAChannel时,就会驱动这个信号向南桥发出请求。,AUDIOAC97,ACZ_RST#O(复位信号)*这个讯信号由南桥驱动,对AudionChip进行初始化。ACZ_SYNCO(同步信号)ACZ_BIT_CLKI(时钟输入)*这是一个由Codec产生一个12.288Mhz串行数据时钟给南桥。ACZ_SDATAOUTO(串行数据输出)*由南桥发出数据到Codec。nACZ_SDATAIN1:0I(串行数据输入)*由Codec发出数据到南桥。HP_JD_SENSE#(内外置喇叭切换)*由LINEOUT接口输入CODECCHIP。MIC_JD_SENSE#(内外置micphon切换)*由LINEIN接口输入CODECCHIP,ECSUPERIO,PWRBTN#O(电源按钮信号)*电源按钮将引起SMI#或者SCI来指出系统的一个睡眠状态。如果系统已经是睡眠状态,那么这个信号将触发一个唤醒事件。如果PWRBTN#有效时间超过4s,不管系统在S0、S1、S3、S4状态,这时都会无条件转换到S5状态。这个信号的内部有一个上拉电阻及输入端有一个内设的16ms防反跳的设计。RSMRST#O(恢复常态的复位信号)*这个信号用于重置供电恢复逻辑,所有电源都有效至少10ms这个信号才会起作用,当解除有效后,这个信号是挂起的汇流排稳定的一个标志PWROKI(电源正常信号)*所有电源分配总线稳定99ms以及PCICLK稳定1ms时,PWROK给南桥一个有效标志。.PWROK可以异

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论