




免费预览已结束,剩余24页可下载查看
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第八章可编程逻辑器件,8.1可编程逻辑器件的基本特点,数字集成电路从功能上可分为通用型、专用型两大类。利用通用芯片设计复杂数字电路时:线路连线多,使电路的可靠性下降;修改的工作量大;保密性差。专用芯片的优点:体积小、功耗低、可靠性高。缺点:设计制作周期长、成本高。,PLD的特点:是一种按通用器件来生产,但逻辑功能是由用户通过对器件编程来设定的集成电路。一个PLD芯片中集成了大量的基本逻辑单元和可编程的连接元件。通过对这些连接元件的编程,就可以方便地设计出具有各种不同逻辑功能的专用集成电路。优点:成本低、设计周期短、修改方便等。,可编程逻辑器件的分类,8.2可编程逻辑阵列(PLA),电路结构:,一个可编程的与逻辑阵列、一个可编程的或逻辑阵列、输入缓冲电路和输出缓冲电路。,PLD门电路的常用画法,注意:图中两条线交叉点上的表示两条线通过编程相连;交叉点上的表示两条线之间是硬件连接的。如果交叉点上没有加注任何连接符号,则表示两条线不相连。,1、组合逻辑型的PLA,一个具有3个输入端、可以产生4个乘积项和3个输出函数的PLA结构图。输出缓冲电路由一组三态输出的缓冲器组成。,没有存储单元,用于设计组合逻辑电路,2、时序逻辑型PLA电路,缓冲电路中增加了若干触发器将这些触发器的状态反馈到可编程的与逻辑阵列上,课堂练习:题8.2。解题思路:由于电路只给出6个与项,因此要将4个输出的与的项不能超过6个。分析观察:将Y2、Y3变换一下。,8.3可编程阵列逻辑(PAL)PAL由可编程的与阵列、固定的或阵列和输入、输出缓冲电路组成。8.3.1PAL的基本结构形式,专用输出结构:输出端只能作为逻辑函数的输出端使用,不能另作它用。,1.可编程输入输出结构,8.3.2PAL的各种输出电路结构,当与逻辑阵列输出的乘积项P编程为1时,三态缓冲器G1处于正常工作状态,I/O端被设置为输出端;而当P编程为0时,三态缓冲器G1处于高阻态,这时I/O端可作为输入端使用,从I/O端输入的信号经过缓冲器G2加到与逻辑阵列上。这样可使器件的引脚得到充分的利用。,如:PAL16L8,2.异或输出结构在与或阵列的输出和三态输出缓冲器之间增加一级异或门。,当编程结果使得X=0时,Y与S同相;当编程结果使得X=1时,Y与S反相。,3.寄存器输出结构增加了一些触发器,并将触发器的状态反馈到与逻辑阵列上,以便为时序逻辑电路提供存储电路。,PAL16R4,可以设计组合和时序逻辑电路,输出缓冲电路中含有4个触发器,且触发器的状态全都反馈到与阵列上。,4.可配置输出结构输出电路由一组可编程的输出逻辑宏单元(outputlogicmacrocell,OLMC)组成。通过对OLMC的编程,可以将输出电路的结构设置成不同的形式。,PAL22V10D的OLMC电路结构图,(a)、(c)为寄存器输出结构;(b)、(d)为输入输出结构。,8.4通用逻辑阵列(GAL),GAL的设计目标是能将其输出电路设置成PAL的所有输出电路结构形式,并且能替换同样规模的各种型号PAL器件。GAL可视为PAL的改进形式,它将或逻辑阵列合并到了OLMC(可编程输出逻辑宏单元)当中,并增强了OLMC的可编程功能,使之能够设置成PAL的所有输出结构形式。,GAL的编程单元采用E2CMOS工艺,可重复编程;而多数PAL器件是采用熔丝编程工艺的,不能重复编程。,GAL16V8的OLMC,数据选择器,8.5复杂可编程逻辑器件(CPLD),由若干可编程的通用逻辑模块(genericlogicblock,GLB)、可编程的输入输出模块(input/outputblock,IOB)和可编程的内部连线组成。,每个GLB中包含820个宏单元,规模较大的CPLD中可包含1000多个。,GLB中的宏单元,GLB类似于一个具有可配置输出结构的PAL电路。,CPLD中的IOB结构,由于CPLD中的GLB采用的是类似于PAL的与或逻辑阵列结构,所以在用这些GLB组成所需要的系统时灵活性比较差。而且随着CPLD规模的增加,内部资源的利用率也随之降低。为了提高芯片的有效利用率并增强编程的灵活性,FPGA采用了另外一种结构形式,即逻辑单元阵列形式。,8.6现场可编程门阵列(FPGA),包含若干个可编程逻辑模块(CLB)、可编程输入输出模块IOB和一整套的可编程内部资源。,CLB按阵列形式排列,每个CLB是一个独立的电路模块,可以产生简单的组合逻辑函数或时序逻辑函数。,以Xilinx公司的XC2064为例1.可编程逻辑模块CLB,芯片中有64个CLB,排列成88的矩阵。,2.可编程输入输出模块IOB,MUX2的作用:可使信号的输入分为同步和异步两种方式。,3.内部互连资源,SM:可编程的开关矩阵这些开关矩阵相当于转接开关,通过编程可以有选择地将它的两个引出端接通。在每个CLB的输入端和输出端与连线间、IOB的输入端与连线间、开关矩阵与连线间均设置有可编程的连接点,可以根据要求将这些连接点编程为连接状态或者断开状态。,FPGA的编程方法与CPLD不同:在对CPLD编程时,是采用PROM或E2PROM技术将每个编程点的编程数据(0或1)写入其中的。而在对FPGA编程时,编程数据是写入片内的RAM中的;每一个编程点的开关状态受RAM中对应的一位数据控制;由于RAM中的数据可以快速地反复写入和擦除,所以即使在工作状态下,也可以通过快速刷新RAM中的数据重构它的电路结构;而且重复编程的次数也几乎没有限制。大多数情况下,并不需要在线随时刷新RAM中的数据。通常的做法是将编程数据事先存放在一个附加的EPROM中,并将它的地址线、数据线、控制端与FPGA相连。当FPGA接通电源时,会首先启动内部的控制程序,自动地将EPROM中的数据读入FPGA的RAM中,然后再控制FPGA进入正常工作状态。,FPGA的缺点:(1)由于所设计的系统可能由不同数目的CLB经过不同的连接线路组成,所以不同信号到达同一点所经过的传输延迟时间可能不同,而且事先不能确知。其结果很可能导致竞争-冒险现象的发生。(2)由于RAM属于易失性存储器,断电后所存数据将自动丢失,所以每次开始工作时都需要重新装入编程数据。因此,在工作的便捷和可靠方面FPGA不如CPLD。早期的PLA、PAL、GAL采用的是熔丝型或E2PROM编程工艺,通常需要在专用的编程器上对PLD编程。而后来的CPLD采用了在系统可编程(ISP)技术,把编程控制电路也集成在芯片内部,只需使用电缆和插口将计算机的输出接口和ISPLD相连就可以了。,硬件描述语言(hardwaredescriptionlanguage,HDL)一种专门用于描述电路逻辑功能的计算机编程语言,能对任何复杂的数字电路进行全面的逻辑功能描述。VHDL:针对超高速数字集成电路的硬件描述语言VerilogHDL:和C语言有很多相似
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 商场食品活动方案
- 国庆科普幼儿活动方案
- 国庆车辆策划活动方案
- 团建共建活动方案
- 国安立法活动方案
- 四月公司开业活动方案
- 售前培训活动策划方案
- 团旗传递活动方案
- 国庆节活动养老活动方案
- 园林除草活动策划方案
- 2025年湖北省中考道德与法治真题含答案
- 2025年河南省豫地科技集团有限公司社会招聘169人笔试参考题库附带答案详解析集合
- 【KAWO科握】2025年中国社交媒体平台指南报告
- 大部分分校:地域文化形考任务一-国开(CQ)-国开期末复习资料
- 公司输煤皮带着火应急演练方案
- chinese-name-culture中国姓名文化课件
- 闽教版小学四年级英语下册期末总复习
- 全面质量管理TQM培训课件
- 35KV集电线路铁塔组立专项方案
- 自然拼读测试题
- (完整版)热食类食品制售操作流程
评论
0/150
提交评论