multisim实验四实验报告_第1页
multisim实验四实验报告_第2页
multisim实验四实验报告_第3页
multisim实验四实验报告_第4页
multisim实验四实验报告_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、仲恺农业工程学院实验报告纸_自动化学院_(院、系)_工业自动化_专业_144_班_电子线路计算机仿真 课 程学号:201421714456 姓名:lh 实验日期 教师评定 实验四:触发器及其应用仿真实验 1、 实验目的1. 掌握集成jk触发器和d触发器的逻辑功能及其使用方法。2. 熟悉触发器之间相互转换的设计方法。3. 熟悉multisim中逻辑分析仪的使用方法。 2、 实验设备pc机、multisim仿真软件。三、实验内容1. 双jk触发器74ls112逻辑功能测试(1) 创建电路创建如下图所示电路,并设置电路参数。图4-1 74ls112逻辑功能测试(2) 仿真测试j1和j5分别74ls1

2、12的异步复位端输入,j2和j4分别为j、k数据端输入,j3为时钟端输入,x1和x2指示74ls112的输出端q和的状态。异步置位和异步复位功能测试。闭合仿真开关拨动j1为“0”、j5为“1”,其他开关无论为何值,则74ls112被异步置“1”,指示灯x1亮,x2灭。理解异步置位的功能。拨动j1为“1”、j5为“0”,其他开关无论为何值,则74ls112被异步清“0”,指示灯x1灭,x2灭,理解异步复位的功能。74ls112逻辑功能测试首先拨动j1和j5,设定触发器的初态。接着,拨动j1和j5均为“1”,使74ls112处于触发器工作状态。图4-2 jk触发器逻辑功能测试然后,拨动j2-j4,

3、观察指示灯x1和x2亮灭的变化,尤其注意观察指示灯令亮灭变化发生的时刻,即j3由“1”到“0”变化的时刻,从而掌握下降沿触发的集成边沿jk触发器的逻辑功能。如下图所示: 设定触发器的初态为q = 1。将j2置1后,再将j3置1,可以观察到此时触发器状态并无改变。将j3清0,观察到输出q = 1。同样的,将j2清0,同时将j4置1,在j3由1-0的时刻,可以观察到q = 0。2. jk触发器构成t触发器(1) 创建电路创建如图所示电路,并设置电路参数。图4-3 74ls112构成t触发器(2) 仿真测试闭合仿真开关。打开示波器窗口,如图所示。示波器窗口从上到下同时显示三个波形,即时钟输入信号(a

4、通道)、q端输出信号(b通道)及端输出信号(c通道)。由读数指针t1所在位置看出:当时钟输入信号下降沿到来时,触发器输出状态翻转,即q由“0”变“1”,同时 由“1”变“0”;由读数指针t2所在位置看出:当时钟输入信号上升沿到来时,触发器输出状态不变,即q保持“1”,保持“0”。所以,每当时钟输入信号下降沿到来时,q的状态就翻转,实现了下降沿触发的边沿t触发器的功能,同时也是二分频电路。图4-4 t触发器输入输出波形3. 双d触发器74ls74逻辑功能测试(1) 创建电路创建如下图所示电路,并设置电路参数。图4-5 74ls74逻辑功能测试(2) 仿真测试j1和j4分别74ls74的异步复位端

5、输入,j3为数据端输入,j2为时钟端输入,x1和x2指示74ls74的输出端q和的状态。异步置位和异步复位功能测试。闭合仿真开关拨动j1和j4,其他开关无论为何值,观察指示灯显示,理解异步置位的功能和异步复位的功能。74ls112逻辑功能测试首先拨动j1和j4,设定触发器的初态。接着,拨动j1和j4均为“1”,使74ls74处于触发器工作状态。图4-6 d触发器逻辑功能测试然后,拨动j2和j3,观察指示灯x1和x2亮灭的变化,尤其注意观察指示灯令亮灭变化发生的时刻,即j2由“1”到“0”变化的时刻,从而掌握上升沿触发的集成边沿d触发器的逻辑功能。如下图所示:(3) 思考与练习如何使用双d触发器

6、74ls74芯片构成t及t触发器,并仿真测试?如图,由两个d触发器可构成t触发器图4-7 d触发器构成的t触发器将d触发器的q端与d端相连,便可将d触发器转换成t触发器,如图:图4-8 d触发器构成的t触发器4. d触发器构成八分频电路(1) 创建电路创建如下图所示电路,并设置好电路参数。图4-9 由74ls74构成八分频电路(2) 仿真测试双击逻辑分析仪图标,设定时钟控制区每格显示脉冲数为2。点击set按钮,在弹出的clock setup窗口中,设置clock source为internal;设置clock rate 为2khz,如图所示。闭合仿真开关。逻辑分析仪窗口同时显示5个波形,如图所示,从上到下依次为:输入时钟信号波形、u1a输出波形(2分频)、u1b输出波形(4分频)、u2a输入波形(8分频)和逻辑分析仪内部时钟脉冲波形,从而理解和掌握用触发器设计分频电路的设计方法。如图所示,即为分频波形图4-10八分频电路逻辑分析仪显示波形(3) 思考与练习如何设计使用双jk触发器74ls112芯片构成八分频电路,并仿真测试?在实验2中,该电路除了实现t触发器的功能外也是二分频电路。则由3个74ls112芯片即可构成相应的八分频电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论