xxx芯片每日调试记录模板_第1页
xxx芯片每日调试记录模板_第2页
xxx芯片每日调试记录模板_第3页
xxx芯片每日调试记录模板_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、项目名称XXX芯片每日调试记录文件编号 XXXX版本1.0版本记录:版本日期修改者修订内容1.02010-8-24安丰军创建此文件12010年8月23日上午9: 00 9: 45,搭建测试环境:SP5203数字板编号为1 , SP5161 V3.2通路板编号为2,SP5162 V2.5 时钟编号为3;软件环境版本为 111,FPGA版本为222 ;调测步骤1:下载配置测试。调测结果1:使用ISE的iMPACT组件下载配置文件,文件下载过程中无错误,下载 完成后D3指示灯一直闪烁。调测步骤2: 上位机对SP5161 V3.2通路板控制;调测结果2: SP5161 V3.2通路板对上位机操作没有反

2、应;问题描述:上位机对SP5161 V3.2 通路板的控制通过 50路1.27间距排线进行,访问 寄存器地址是xxx ;无论写入任何数据读出的数都是全1 ;发现问题编号:问题1。问题编号:1原因分析1-1 : SP5161 V3.2通路板的CPLD没有下载正确版本的配置文件。方法验证1-1 :使用最新的 CPLD下载配置文件重新配置;下载成功,SP5161 V3.2通路板控制问题依旧。原因分析1-2 : 50路1.27间距排线连通性有问题。解决方法1-2 :更换50路排线。方法验证1-2 :卸装50路排线时发现安装有错位,双排针只插了单排针。重新安装50路排线,SP5161 V3.2通路板可控

3、,问题解决。问题1解决。心得体会:需要及时检查硬件的连通性。调测步骤3: 上位机对Flash的访问;调测结果3: Flash对上位机操作没有反应;问题描述:flash的flash_ryby信号一直为高,这样的话就不能正确读数据发现问题编号:问题2。问题编号:2原因分析2-1 :芯片焊接是否存在问题;方法验证2-1 :目检发现Flash芯片没有焊接;生产部将Flash芯片悍上后,flash的flash_ryby信号正常;但最后一个Sector (地址为OxFOOOOxFFFF )无法擦除;22010年8月24日问题编号:2原因分析2-2 :以前的Flash芯片可正常访问;本批 Flash芯片购于中发,怀疑芯片本 身有问题;方法验证2-2 :更换之前一批的 Flash芯片,整个地址空间可正确访问。问题2解决。心得体会:物料需要购买于

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论