




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、 脉冲、数制和数码的概念,脉冲的基本参数、 三种逻辑关系、表达式及其真值表; 基本门电路的逻辑功能及逻辑运算规律; 编码器、译码器和数字显示器的原理; 常用触发器逻辑功能,寄存器、计数器的工 作原理及逻辑功能; 555定时器工作原理,555定时器构成的单稳 态触发器和无稳态触发器的工作原理; 常用d/a、a/d转换器基本组成和工作原理。 基本门电路的逻辑功能及应用; 常用触发器的逻辑功能及应用; 编码器、译码器和数字显示器的应用; 555定时器构成的单稳态触发器和无稳态触 发器的应用。 学习任务4 数字电路基础 数字电路 (逻辑电路) 模拟电路: 组合逻辑电路 时序逻辑电路 模拟信号: 数字信
2、号 电子电 路信号 电路 4.1 数字电路基础 随时间连续变化的信号。 如正弦信号、传感器信号等。 t u o 处理模拟信号的电路。 如整流电路、放大电路等,注重 研究的是输入和输出信号间的大 小及相位关系。 在模拟电路中,晶体管三极管 通常工作在放大区。 学习任务4 数字电路基础 数字电路: (逻辑电路) 模拟电路: 模拟信号: 数字信号: 电子电 路信号 电路 4.1 数字电路基础 随时间连续变化的信号。 如正弦信号、传感器信号等。 处理模拟信号的电路。 是一种跃变信号,并且持续时间短 暂,其数值在时间上不连续。 如尖顶波和矩形波等。 t t 如曲轴位置传感器信号、发 动机转速信号及故障代
3、码等。 处理数字信号的电路。 在数字电路中,晶体管一 般工作在截止区和饱和区,起 开关的作用。 研究输入、输出信号之间 的逻辑关系。 学习任务4 数字电路基础 数字电路因为其抗干扰能力强、能耗低、便于集成 等优点而发展迅猛,在电子计算机、数字式仪表、数字 控制装置、汽车电子控制单元等方面应用广泛。 4.1 数字电路基础 4.1.1 4.1.1 脉冲的基本概念脉冲的基本概念 脉冲信号多种多样:方波、三角波、矩形波等。 各种脉冲波的共同特点就是突然变化和不连续性。 1. 脉冲的基本概念脉冲的基本概念 脉冲信号也可以用一些参数来描述它的特征。 学习任务4 数字电路基础 4.1.1 4.1.1 脉冲的
4、基本概念脉冲的基本概念 4.1 数字电路基础 2脉冲信号的主要参数脉冲信号的主要参数 正脉冲:正脉冲:脉冲跃变后的值比初始值高的脉冲。 负脉冲:负脉冲:脉冲跃变后的值比初始值高的脉冲。 实际的矩形脉冲波 形的脉冲上升和下 降都需要一定的时 间,不可能达到理 想脉冲那么陡峭。 学习任务4 数字电路基础 4.1.1 4.1.1 脉冲的基本概念脉冲的基本概念 4.1 数字电路基础 2脉冲信号的主要参数脉冲信号的主要参数 (1)脉冲幅度脉冲幅度um 是脉冲电压变化的最大值。表示脉冲信号强弱。 (2)脉冲前沿时间脉冲前沿时间tr 和脉冲后沿时间和脉冲后沿时间tf 前沿时间是幅 度从0.1um上升到 0.
5、9um所需的时间。 脉冲后沿时间是指 幅度从0.9um下降 到0.1um所需的时 间。 学习任务4 数字电路基础 4.1.1 4.1.1 脉冲的基本概念脉冲的基本概念 4.1 数字电路基础 2脉冲信号的主要参数脉冲信号的主要参数 (3)脉冲宽度脉冲宽度tk 是指从前沿脉冲幅度的50%到后沿脉冲幅度的50% 的时间。 (4)脉冲频率脉冲频率f 和脉冲和脉冲 周期周期t 脉冲频率是指 单位时间(s)内的脉 冲个数。脉冲周期 是指脉冲前后两次 出现的时间间隔。 学习任务4 数字电路基础 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 1数制数制 (1)二进制二进制 数制就
6、是计数的方法。 如十进制、二进制、十六进制、八进制等。 常用的有二进制和十进制等。 组成:两个数码0、1; 与电路的两个状态(开和关)对应。 3210 2 (1101)1 21 2021 2 以2为底的指数、称为二进制数相应各 位的“权”。 3 2 2 2 1 2 0 2 进位规则:逢二进一; 以2为基数 2进制数 学习任务4 数字电路基础 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 (1)二进制二进制 一个数中每一位的数值,不仅取决于该位数码的本身, 还取决于该位的权,即用每位的数码乘以该位的权就得到 该位的值。对于一个n位二进制,其由高到低的各相应位的 权分
7、别为、。 1 2n 2 2n 1 2 0 2 1数制数制 4 4 2 2 3 32 21 10 0 = =1 12 2 + +1 12 2 + +0 02 2 + +1 12 2( (1 11 10 01 11 1+ +1 12 2) ) 1 10 0 = =( (2 27 7) ) 学习任务4 数字电路基础 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 1数制数制 (2)十进制十进制 数制就是计数的方法。 组成:0、1、2、3、4、5、6、7、8、9共十个数码; 日常生活用得最多。 进位规则:逢十进一; 2 21 10 0 5 53 38 8 = = 5 51
8、10 0 + +3 31 10 0 + +8 81 10 0 以10为基数 对于一个n位十进制,其由高到低的各相应位的权分别 为、。 1 10n 2 10n 1 10 0 10 10进制数 学习任务4 数字电路基础 (3)二进制数和十进制数之间的转换二进制数和十进制数之间的转换 将各位二进制乘以对应位的权,然后相加,其相加的 和即为转换成的十进制数。 43210 210 (11101)1 21 21 2021 2(31) 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 1数制数制 十进制二进制? ddd d d d d dd d 4321043210 4324321
9、010 432102432102 1010 =2 +2 +2 +2 +2 +2 +2 +2 +(27)(27) = = ( ( 2 2 ) ) 若是十进制整数则采用除2取余法。 d4d3d2d1d0分别为相 应二进制数码1或0 学习任务4 数字电路基础 2余1 1 272余1 13 2余1 6 3 2余0 2余1 0 d d d d d 0 1 2 3 4 读 取 次 序 d d d d d 1 10 04 43 32 21 10 02 2 2 2 ( (2 27 7) ) = =( () ) = =( (1 11 10 01 11 1) ) 4.1.2 4.1.2 数的进制和码制数的进制和码
10、制 4.1 数字电路基础 1数制数制 (3)二进制数和十进制数之间的转换二进制数和十进制数之间的转换 若是十进制整数则采用除2取余法: 学习任务4 数字电路基础 若是十进制小数则采用乘2取整法求: 0.432 = 0.86 取整数部分0 0.862 = 1.72 取整数部分1 0.722 = 1.44 取整数部分1 0.442 = 0.88 取整数部分0 0.882 = 1.76 取整数部分1 0.762 = 1.52 取整数部分1 0.522 = 1.04 取整数部分1 最高位 最低位 可得(0.43)10 = (0.0110111)2 (0.43)10 = (?)2 4.1 数字电路基础
11、1数制数制 (3)二进制数和十进制数之间的转换二进制数和十进制数之间的转换 学习任务4 数字电路基础 0 1 2 3 4 5 6 7 0000 0001 0010 0011 0100 0101 0110 0111 0 1 2 3 4 5 6 7 三种数制的数码比较 8 9 10 11 12 13 14 15 1000 1001 1010 1011 1100 1101 1110 1111 8 9 a b c d e f 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 1数制数制 学习任务4 数字电路基础 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数
12、字电路基础 2码制码制 数字信息:数值信息、 非数值信息(文字、图形、符 号等)。 非数值信息也用一定位数的二进制数来表示,以便 计算机能够处理。这些代表信息的二进制码不再有数值 的意义,称为代码代码。 为了便于记忆、查找、区别,在编制各种代码时, 总要遵循一定的规律,这一规律称为码制码制。 建立二进制数与文字、符号等非数值信息之间一一 对应关系的过程称为编码编码。 学习任务4 数字电路基础 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 2码制码制 对数字系统而言,使用最为方便的是按二进制数编 制代码。 如在用二进制数码表示一位十进制数的09这十个状 态时常用84
13、21码制,而8、4、2、1是十位二进制数所在 位的权。 用8421码制编制的代码属于bcd码的一种,意思是 这种编码为“以二进制编码的十进制码”。 学习任务4 数字电路基础 0 0000 5 0101 1 0001 6 0110 2 0010 7 0111 3 0011 8 1000 4 0100 9 1001 4.1.2 4.1.2 数的进制和码制数的进制和码制 4.1 数字电路基础 2码制码制 8421bcd码都以4位二进制数来表示1位十进制数, 每位二进制都有固定的权位。 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电路基础 1逻辑
14、代数逻辑代数 逻辑代数也称布尔代数,是分析和设计逻辑电路的 一种数学工具,用来描述数字电路和数字系统的结构和 方法。 逻辑代数有1和0两种逻辑值,它们并不表示数量的 大小,而是表示两种对立的逻辑状态,例如电平的高低、 晶体管的导通与截止、脉冲信号的有无,事物的是非等。 所以,逻辑1和逻辑0与自然数的1和0有本质的区别。 在逻辑代数中,输出逻辑变量和输入逻辑变量的关 系,叫逻辑函数。 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电路基础 2逻辑代数的基本运算逻辑代数的基本运算 (1)逻辑逻辑“与与”运算运算 逻辑与是描述与逻辑关系的,又称与
15、运算。 意义:仅当决定事物发生的所有条件a、b均具备时,事 件f才发生。 例如把两只开关和一盏电灯串联到电源上,只有当 两只开关均闭合时灯才亮。 两只开关中有一只不闭合 灯就不能亮。 fa b fu + - b a 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电路基础 2逻辑代数的基本运算逻辑代数的基本运算 (1)逻辑逻辑“与与”运算运算 逻辑与是描述与逻辑关系的,又称与运算。 意义:仅当决定事物发生的所有条件a、b均具备时,事 件f才发生。 在a和b分别取0或1时,f的逻辑状态列于表中,称 为真值表真值表。 fa b abf 000 0
16、10 100 111 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电路基础 2逻辑代数的基本运算逻辑代数的基本运算 (2)逻辑逻辑“或或”运算运算 逻辑或是描述或逻辑关系的,又称或运算。 意义:仅当决定事物发生的所有条件a、b中,只要 有一个或一个以上的条件具备时,事件f就发生。 例如把两只开关并联和一 盏电灯串联到电源上,当两只 开关中有一只或一个以上闭合 时灯均能亮。只有当两只开关 全断开时灯才不亮。 fab b f u a + - 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电
17、路基础 2逻辑代数的基本运算逻辑代数的基本运算 (2)逻辑逻辑“或或”运算运算 逻辑或是描述或逻辑关系的,又称或运算。 意义:仅当决定事物发生的所有条件a、b中,只要有一 个或一个以上的条件具备时,事件f就发生。 fab abf 000 011 101 111 学习任务4 数字电路基础 4.1.3 4.1.3 逻辑代数及基本运算逻辑代数及基本运算 4.1 数字电路基础 2逻辑代数的基本运算逻辑代数的基本运算 (3)逻辑逻辑“非非”运算运算 是描述非逻辑关系的,是对一个逻辑变量的否定, 也称非运算。 意义:事物的结果与发生的条件相反。 例如一只开关与电灯并联后串联到电源上,当开关 闭合时灯不亮,
18、开关断开时灯亮。 fa af 01 10 fu a + - r 学习任务4 数字电路基础 4.2.1 4.2.1 与门电路与门电路 实现与逻辑关系的电子电路,简称与门。 门电路内部是由二极管、晶体管或场效应管等半导 体元件构成的电子电路,利用半导体元件的开关特性(导 通或截止)实现开关作用。研究逻辑关系所关心的是,条 件是否满足及结果是否发生,而在门电路中则是输入和 输出电平的高与低两种状态。 4.2 基本门电路 门电路是数字电路的基础,也是组合成组合逻辑电 路的基本单元,其应用极为广泛。所谓“门”就是一种 开关,在一定条件下它能允许信号通过,条件不满足时, 信号就通不过。因此利用开关的不同连
19、接形式,可以实 现一定的逻辑关系。 学习任务4 数字电路基础 4.2.1 4.2.1 与门电路与门电路 输入至少有一个为低电平时与之相连二极管导通, 输出为低电平,只有输入同时为高电平时输出才是高电 平。 4.2 基本门电路 fa b表达式:表达式: 真值表:真值表: 设:低电平、二极管截止用逻辑 “0”表 示,高电平、二极管导通用逻辑“1”表示。 “与”逻辑关系是指当决定某事件的条件全部具 备时,该事件才发生。 00 010 111 010 0 abf 学习任务4 数字电路基础 4.2.1 4.2.1 与门电路与门电路 4.2 基本门电路 逻辑功能:逻辑功能:“有0为0,全1为 1”。运算规
20、律:运算规律: 00=001=010=0 11=1 a0=0a1=a aa=a 电路符号:电路符号: 00 010 111 010 0 abf fa b 表达式:表达式: 真值表:真值表: 学习任务4 数字电路基础 4.2.1 4.2.1 与门电路与门电路 4.2 基本门电路 与门电路应用与门电路应用广泛,利用与门电路,可以控制信号 的传送。 例:有一个2输入与门,假定在输入端b送入一个持 续的脉冲信号,而在输入端a输入一控制信号,由与门 逻辑关系可画出输出端f的输出信号波。只有当a为1时, 信号才能通过, 在输出端f得到所需 的脉冲信号,此时相 当于门被打开;当a 为0时,信号不能通 过,无
21、输出,相当于 门被封锁。 学习任务4 数字电路基础 例:如图与门电路 输入端a、b的输入 波形如图所示,试 画出输出端f的波形。 & a b f 有有“0”出出 “0” 全全“1”出出 “1” 4.2.1 4.2.1 与门电路与门电路 4.2 基本门电路 学习任务4 数字电路基础 4.2.2 4.2.2 或门电路或门电路 4.2 基本门电路 输入有一个(或一个以上)为高电平时与之相连的二极 管导通,输出端为高电平,只有输入同时为低电平时,输 出才是低电平。 逻辑功能:逻辑功能:“有1为1,全0为 0”。 表达式:表达式: fab “或”逻辑关系是指当决定某事 件的条件之一具备时,事件就发生。
22、00 011 111 011 0 真值表:真值表: abf 学习任务4 数字电路基础 4.2.2 4.2.2 或门电路或门电路 4.2 基本门电路 逻辑功能:逻辑功能:“有1为1,全0为 0”。 表达式:表达式: 运算规律:运算规律: 0+0=0 0+1=1 1+0=1 1+1=1 a+0=a a+1=1 a+a=a 真值表:真值表: fab 电路符号:电路符号: 00 011 111 011 0 abf 学习任务4 数字电路基础 4.2.2 4.2.2 或门电路或门电路 4.2 基本门电路 或门电路应用或门电路应用广泛,如图为两路防盗报警电路。 电路采用了一个2输入端的或门,s1和s2为微动
23、开关, 可装在门和窗户上,当门和窗户都关上时,开关s1和s2 闭合,或门输入端全部接地,a=0,b=0,输出端f=0, 报警灯不亮。如果门或窗任何一个被打开,相应的开关 s断开,该输入端 经1电阻接至5v电源,为 高电平,故输出也为高电 平,报警灯亮。输出端还 可接音响电路实现声光同 时报警。 学习任务4 数字电路基础 a b 例:如图或门电 路,输入端a、b 的输入波形如图 所示,试画出输 出端f的波形。 f a b f 1 有“1”出 “1” 全“0”出 “0” 4.2.2 4.2.2 或门电路或门电路 4.2 基本门电路 学习任务4 数字电路基础 4.2.3 4.2.3 非门电路非门电路
24、 4.2 基本门电路 非门又称反相器,是实现逻辑翻转的门电路。 它对输入的逻辑电平取反,实现相反的逻辑功能输 出。只要电阻r1、r2和负电源-uss参数配合适当,则当输 入低电平时,三极管基极为负电位,发射结反偏,三极 管可靠截止,输出为高电平,而当输入为高电平时, 三极管基极为正电位而饱和导 通,输出为低电平,从而实现 非运算。 表达式:表达式: 真值表:真值表: fa 10 1 af 0 学习任务4 数字电路基础 4.2.3 4.2.3 非门电路非门电路 4.2 基本门电路 逻辑功能:逻辑功能: “入1出0,入0出1”。 表达式:表达式: 真值表:真值表: fa 运算规律:运算规律: 01
25、10 1aa0a aaa 非门又称反相器,实现逻辑翻转。 电路符号:电路符号: 学习任务4 数字电路基础 4.2.3 4.2.3 非门电路非门电路 4.2 基本门电路 例:如图非门电路,输入端a 的输入波形如图所示,试画出 输出端f的波形。 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 常用的复合门电路有与非门、或非门、异或门、同或 门等。 ttl (晶体管晶体管逻辑电路) nmos(p衬底.) cmos(互补金属.) pmos (n衬底.) 双极型: 单极型: 集成 门电路 mos(金属氧化物半导体场效应管) ttl电路生产早,制造工艺成
26、熟,产量大,品种全, 价格低,速度快,是中小规模集成电路的主流。 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 ttl (晶体管晶体管逻辑电路)电路: 分为74、74l、74h、74s、74ls、74as、74als。 国产ttl电路主要有ct1000ct4000四个系列。 mos型数字集成电路可分为nmos、pmos和cmos。 cmos电路是互补(结构) mos电路的简称。它由两种不同 mos管组合而成,由p沟道增强型mos管作负载管,由n 沟道增强型mos管作驱动管。coms管特点是制造方便、 功耗小,带负载和抗干扰能力强,工作速度接
27、近于ttl电 路,在大规模和超大规模集成电路中大多采用这种电路。 国产cmos电路主要有cc0000cc4000等几个系列。 mos(金属氧化物半导体场效应管)电路: 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 1ttl与非门电路与非门电路 (1)电路组成电路组成 实现与逻辑和非逻辑复合运算的门电路。 ttl与非门电路中vt1是一个多发射极的晶体管。 学习任务4 数字电路基础 4.2 基本门电路 1ttl与非门电路与非门电路 (2)工作原理工作原理 当a或b至少一个为低电平时,vt1基极电位被箝在 0.7v左右; 由b1经vt1集电结、v
28、t2发射结和vt4发射结到地经 过三个pn结,0.7v的 电压不可能让它们都 导通; vt1饱和, vt2和vt4截止, vt3导通,f为 高电平。 学习任务4 数字电路基础 4.2 基本门电路 1ttl与非门电路与非门电路 (2)工作原理工作原理 当a和b都为高电平时,电源经rb1、vt1集电结、 vt2和vt4发射结到地构成通路,b1电位箝在2.1v左右, 低于a和b电位3.6v,vt1截止, 而vt2和vt4饱和导通,vt3截 止,f为低电平。 学习任务4 数字电路基础 4.2 基本门电路 1ttl与非门电路与非门电路 (2)工作原理工作原理 简而言之,当输入全为高电 平时,输出为低电平
29、;当输入端 至少有一个为低电平 时,输出为高电平。 逻辑功能:逻辑功能: 有0为1,全1为0。 fa b表达式:表达式: 真值表:真值表: 1 1 0 1 00 01 11 10 abf 电路符号:电路符号: 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 1ttl与非门电路与非门电路 (3)常用电路举例常用电路举例 同一集成电路内可 含有多个与非门电路, 各个与非门电路可独立 使用,但共用一个电源 线和一个接地线,电源 电压为+5v。 74ls10是一个三3输入与非门。 74ls10管脚排列图 地gnd 管脚管脚 另:74ls00(ct10
30、00)四2输入与非门。 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 2cmos或非门电路或非门电路 (1)电路组成电路组成 实现或逻辑和非逻辑复合运算的门电路。 上面两个增强型pmos管串联,下面 两个增强型nmos管并联。 nmos管开启电压ugs(th) 为正值,只有ugs ugs(th)时, nmos导通,否则截止; pmos管开启电压ugs(th) 为负值,当ugsugs(th)时, pmos导通,否则截止。 学习任务4 数字电路基础 4.2 基本门电路 2cmos或非门电路或非门电路 (2)工作原理工作原理 当a=0、b=0时,
31、pmos1和pmos2导通,nmos1和 nmos2截止,f=1。 当a=0,b=1时,pmos1 导通,pmos2截止,nmos1 截止,nmos2导通,f=0。 当a=1,b=0时,pmos1 截止,pmos2导通,nmos1 导通,nmos2截止,f=0。 当a=1,b=1时,pmos1 和pmos2截止,nmos1和 nmos2导通,f=0。 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 2cmos或非门电路或非门电路 (2)工作原理工作原理 逻辑功能:逻辑功能: 有有1为为0,全,全0为为1。 表达式:表达式: fab 真值表:真
32、值表: 1 0 0 0 00 01 11 10 abf 电路符号:电路符号: 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 2cmos或非门电路或非门电路 (3)常用电路举例常用电路举例 同一集成电路内 可含有多个或非门电 路,各个或非门电路 可独立使用,但共用 一个电源线和一个接 地线,电源电压在 318v范围内都能正 常工作。 74ls02(ct186)是一个四2输入或非门。 74ls02管脚排列图 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 实现复合运算的门电路。 fabab f
33、ababab 表达式:表达式: 逻辑功能:逻辑功能: 相同出0,不同出1。 真值表:真值表: a b f 00 0 0 1 1 1 0 1 1 1 0 电路符号:电路符号: 电路举例:电路举例: 74ls86是一个四2异或门。 3异或门电路异或门电路 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 4三态与非门电路三态与非门电路 引入:引入:两个集成ttl与非门的输出线不能接在公共的 信号传输线上的,否则,因两输出端并联,若一个输出为 高电平,另一个输出低电平,两者之间会有很大的电流通 过,会使元件损坏。但在实用中为了减少信号传输线的数 量,
34、以适应各种数字电路的需要,有时却需要将两个或多 个与非门的输出端接在同一信号传输线上,这就需要一种 输出端除了有低电平0和高电平1两种状态外,还要有第三 种高阻状态(即开路状态)的门电路,即三态与非门。 三态门可以使每个逻辑门能在不同时刻轮流向传输线 送信号。 学习任务4 数字电路基础 4.2.4 4.2.4 集成逻辑门电路集成逻辑门电路 4.2 基本门电路 4三态与非门电路三态与非门电路 (1)电路组成电路组成 何谓三态:何谓三态:输出1态、0态和高阻(即开路)状态。 en 为控制端或 使能端。 学习任务4 数字电路基础 4.2 基本门电路 当=0时,vd截止,与普通与非门一样, f1。 当
35、控制信号=1时,vt1有一个输入端为低电平, 所以vt2、vt5截 止,同时vd导通, vt3基极电位变低, vt4截止。因vt4、 vt5截止,f被悬 空,呈高阻态。 en fab en 4三态与非门电路三态与非门电路 (2)工作原理工作原理 学习任务4 数字电路基础 4.2 基本门电路 两种三态与非门: 一种是低电平有效,即 =1时f为高阻态, =0时; ;另一种是高电平有效,即 =0时f为高阻态, =1时, 。 enen en fab fab 4三态与非门电路三态与非门电路 (2)工作原理工作原理 en 学习任务4 数字电路基础 4.2 基本门电路 4三态与非门电路三态与非门电路 (2)工作原理工作原理 逻辑符号逻 辑 功 能 =0 =1f = 高阻态 =0f = 高阻态 =1 en fa b en en enfa b 控制端加非表示低电平有效,不加非表示高电平有效。 三态与非门在信号传输、计算机等数字
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 笔墨纸砚试题及答案
- 包装运输试题及答案
- 产品推广流程
- 2025年春节节前安全培训
- 冷轧酸洗工艺流程
- 二甲医院等级评审前培训
- ICU病人腹泻护理查房
- 小学音乐《爱我中华》课程
- 布艺销售培训
- 智齿拔除病例分析与微创拔牙技术应用
- 小学信息技术四年级下册教案(全册)
- 河道保洁船管理制度
- 2025浙江嘉兴市海宁市嘉睿人力招聘5人笔试参考题库附带答案详解析版
- 2025年安徽蚌埠市龙子湖区东方人力资源有限公司招聘笔试参考题库含答案解析
- 2025至2030中国云计算行业产业运行态势及投资规划深度研究报告
- 2025中考历史高频点速记大全
- 《STP战略规划与应用》课件
- 建筑施工安全协议范本5篇
- 【中学】【主题班会】护红色根脉 圆复兴梦想
- 2025年特种设备作业人员气瓶充装P证考试题库
- 《智能驾驶辅助系统ADAS》课件
评论
0/150
提交评论