quartus83编码器_第1页
quartus83编码器_第2页
quartus83编码器_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、贵州大学实验报告学院: 专业: 班级:姓名学号实验组实验时间指导教师成绩实验项目名称8-3 编码器实验 目 的1、学习编码器的功能与定义,学习 Verilog 或 VHDL语言2、熟悉利用 quartusII 开发数字电路的基本流程和 quarterII 软件的相关操作3、学会使用 vector wave 波形仿真实验 仪 器软件: Altera QuartusII9.0集成开发环境实验 原 理8-3 编码器原理 :8-3 编码器的逻辑功能就是把输入的每一个高低电平信号编成一个对应的二进制代码。 8-3 编码器有 8 个 输入 A0A7,3个输出 Y0Y2。其中任何时刻输入只能有一个取值为1,

2、并且有一组对应的 2 进制码输出。实验 内 容/代码加注释module encoder8_3(sw,led);/ 声明了一个模块 input7:0sw;/ 定义输入信号 wire7:0sw;/ 定义内部节点信号 output2:0led;/ 定义输出信号 reg2:0led;/ 定义 3 位寄存器变量 always (sw)/ 通过循环判定 sw 的值与下面的各分支是否相同 begin/顺序语言块开始case(sw)/下面对 8-3 编码器的逻辑功能进行描述8b0000_0001:led=3b000;/8b0000_0010:led=3b001;/ 8b0000_0100:led=3b010;

3、/ 8b0000_1000:led=3b011; 8b0001_0000:led=3b100; 8b0010_0000:led=3b101; 8b0100_0000:led=3b110; 8b1000_0000:led=3b111; default:led=3b000;/ endcase/ end/顺序语言块结束 endmodule/ 模块结尾 / 图和说明实验 数 据从图中看出, 8-3编码器在 8 个输入信号输入时会将得到的信号编成一个对应的 2 进制代码并输出。 当输入信号为 00000001 时,输出信号为 000;输入信号为 00000010 时,输出信号为 001;输入信号为 00000100 时,输出信号为 010;输入信号为 00001000 时,输出信号为 011;输入信号为 00010000 时,输 出信号为 100;输入信号为 00100000 时,输出信号为 101;输入信号为 01000000 时,输出信号为 110;输 入信号为 10000000 时,输出信号为 111,由此实现了 8-3 编码器的功能。实验 总 结1、从这次实验中学会了 QuartusII 的使用方法。2、学会使用 vector wave 波形仿真。3、学会了在做新的实验时需要关闭前一个建立的工程。4、代码的大小写不能随意更改,如果发生变化

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论