0.4Pitch BGA PAD设计执行规范_第1页
0.4Pitch BGA PAD设计执行规范_第2页
0.4Pitch BGA PAD设计执行规范_第3页
0.4Pitch BGA PAD设计执行规范_第4页
0.4Pitch BGA PAD设计执行规范_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、P C B 设 计 基 本 规 范 整理ppt 起因:GND Pin用大铜皮联通的,即表面铺铜。 不良现象:SMT连锡 原理分析:表面铺铜的焊盘无阻焊环无阻焊环,印刷时如果锡膏印 偏,多余的锡膏会流动到邻近焊盘,而引起连锡缺陷。 措施:索取正确封装库/或更改为网格走线。 铺铜 整理ppt 盲孔设计 Blind Via设计规范: 原理分析:客户为了Layout出线方便,将Via拉偏,这 相当于Pad增大,将减少Pad间距,增加连焊风险。 建议Blind Via下在Pad正中央, 可避免SMT不良的影响。 整理ppt PCB设计 过孔偏大或成阶梯状: 原理分析:PCB制作方式决定部分PCB工厂先化

2、 学蚀刻,然后激光钻孔,化学蚀刻的孔径偏大。 (如Type 1),导致Via中存储较多空气,形成 焊点空洞,或锡膏流入Via,而少锡虚焊。 推荐PCB Vendor采用Type 3方法一次成孔。 整理ppt 规范-Pad尺寸设计 Pad Size设计规范: PCB 板厂能力决定部分PCB厂商控制Pad Size为 20% 公差,导致Pad变形。如果丝网不更改容易导致连锡。 推动客户要求板厂控制Pad Size,经过调研,大部分板厂 可以将公差控制在10%内。并且要求大小一致。 要求信号Pad Size的直径为0.27mm(10.6mil),和IC的 封装尺寸一样大小。其公差必须控制在0.03m

3、m(1.2mil) 之内。 整理ppt Mask设计 Solder Mask设计规范: 原理分析:客户倾向于将一些电源Pin相连的走线加 宽,以增加通流能力。走线加宽导致不能制作阻焊, 加剧SMT连焊风险。(参考右下图尺寸建议) 要求Pad 一定要有阻焊环,而且Pad和Pad之间一定 要有Solder Dam。而且绿釉印刷不得覆盖到Pad。 整理ppt For Signal Pad: 建议制作直径为0.27mm的圆形焊盘,实际PCB成品精 度要求控制在+/-0.03mm内,这点要求保证,以求焊盘 大小规则均匀。 禁止在芯片表层使用铺铜设计。 为避免连锡的发生, GND间要求用8mil走线并打Blind Via连通到内层的GND Plane。 Pad与Pad之间必须留有阻焊桥3mil以上。 Solder Mask推荐尺寸0.37mm,形状采用方

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论