2021年通信工程本科毕业论文开题报告_第1页
2021年通信工程本科毕业论文开题报告_第2页
2021年通信工程本科毕业论文开题报告_第3页
2021年通信工程本科毕业论文开题报告_第4页
2021年通信工程本科毕业论文开题报告_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、通信工程本科毕业论文开题报告 通信工程本科毕业论文开题报告模板 是写的第一个任务,其作用是阐述论文选题依据以及讲述初步构思的实验思路,下面是搜集的通信工程本科毕业论文开题报告模板,供大家阅读查看。 基于FPGA的交通灯控制设计 交通灯是城市交通监管系统的重要组成部分,对于保证机动车辆的安全行驶,维持城市道路的顺畅起到了重要作用。目前很多城市交叉路口的交通灯实行的是定时控制,灯亮的时间是预先设定好的,在时间和空间方面的应变性能较差,一定程度上造成了交通资源的浪费,加重了道路交通压力。而在EDA技术的基础上,利用FPGA的相关知识设计的交通灯控制系统,可以根据实际情况对灯亮时间进行自由调整,具有一

2、定的实用性。 FPGA以其不可替代的地位及伴随而来的极具知识经济特征的IP芯片产业的崛起,正越来越受到业内人士的密切 _。FPGA(Field-Program _ble Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言(Verilog或VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至FPGA上进行测试,是现代IC设计验证的技术主流。这些可元件可以被用来实现一些基本的逻

3、辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。系统设计师可以根据需要通过可的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA包括了一些相对大数量的可以逻辑单元,FPGA逻辑门的密度在几万到几百万个逻辑单元之间。在系统结构上FPGA却是有很多的连接单元,这样虽然让它可以更加灵活的,但是结构却复杂的多。 目前应用

4、比较广泛的硬件描述语言就是VHDL(Very HighSpeed Integrated Circuit Hardware Description Language),它最早是由美国国防部提出来的。VHDL是一种全方位的硬件描述语言,具有极强的描述能力,能支持系统行为级、寄存器传输级和逻辑门级三个不同层次的设计,支持结构、数据流、强,因此在实际应用中越来越广泛。VHDL的主要特点有:作为硬件描述语言的第一个国际标准,VHDL具有很强的可移植性;具有丰富的模拟仿真语句和库函数,随时可对设计进行仿真模拟,因而能将设计中逻辑上的错误消灭在组装之前,在大系统的设计早期就能查验设计系统功能的可行性;设计层

5、次较高,用于较复杂的计算时能尽早发现存在的问题,从而缩短设计周期;VHDL的设计不依赖于特定的器件,方便了工艺的转换;支持大规模设计的分解和已有设计的再利用;对于用VHDL完成的一个确定的设计,可以利用EDA工具进行逻辑综合和优化,并自动地把VHDL描述设计转变成门级网表;VHDL用源代码描述来进行复杂控制逻辑的设计,灵活又方便,同时也便于设计结果的交流、保存和重用。 随着硬件描述语言VHDL的普及以及FPGA器件的广泛应用,它必将在硬件设计领域发挥更为重要的作用。 本设计课题用FPGA来实现交通灯的设计,本设计现要研究的相关内容主要有: (1) 交通灯的设计方案; (2) 该系统具有显红、黄

6、、绿三种指示灯,依次循环交通灯等功能; (3) 各功能模块的设计与实现; (4) 如何用VHDL编写源程序; (5) 根据要求实现的功能完成相关各模块源程序的设计; (6) 对所构造的电路进行仿真,调试。 本课题为交通灯的设计及其FPGA实现,关于研究途径考虑在EDA技术的基础上,利用FPGA的相关知识设计交通灯控制系统,可以根据实际情况对灯亮时间进行自由调整,整个设计系统通过Quartus软件进行了模拟仿真,并下载到FPGA器件中进行硬件的调试,验证设计的交通 _灯控制电路完全可以实现预定的功能,具有一定的实用性。所设计的交通 _灯控制电路,主要适用于在两条干道汇合点形成的十字交叉路口,路口

7、设计两组红绿灯分别对两个方向上的交通运行状态进行管理。交通灯的持续闪亮时间由键盘输入控制。 (1) 设两组红绿灯方向分别为A、B,当B方向的红灯亮时,A方向对应绿灯亮,由绿灯转换成红灯的过渡阶段黄灯亮,即B方向红灯亮的时间等于A方向绿灯和黄灯亮的时间之和。同理,当A方向的红灯变亮时,B方向的交通灯也遵循此规则。各干道上 _有数码管,以倒计时的形式显示本道各 _灯闪亮的时间。 (2) 整个系统主要由分频模块、控制模块、计数模块、分位模块以及显示电路构成。分频模块主要将系统输入的基准时钟 _转换为1 Hz的激励 _,驱动计数模块和控制模块工作。 控制模块根据计数器的计数情况对交通灯的亮灭及持续时间

8、进行控制,并通过分位电路将灯亮时间以倒计时的形式通过数码管显示出来。 计数模块主要实现累加循环计数,计数的最大值由键盘输入控制,输出的计数值为控制模块的灯控提供参考。 分位模块的设计主要是将灯亮时间分为十位和个位,通过两个相应的数码管分别显示出来。 (3) 利用硬件描述语言VHDL编程,借助Altera公司的Quartus软件环境下进 行编译及仿真测试,通过FPGA芯片实现一个实用的交通 _灯控制系统,设计采用EDA技术,不但大大缩短了 _研制周期,提高了设计效率,而且使系统具有设计灵活,实现简单,性能稳定的特点。 (1)硬件设计 硬件设计运用EDA技术,采用并行技术和自上而下的设计方法,在顶

9、层进行层次划分和结构设计。 为实现交通灯控制的功能,完成设计要求,采用模块化设计。 本设计预计分为四个模块:时钟分频模块;控制模块;计数模块;分位模块。 交通灯各模块模块划分如下图1所示。 分频模块主要将系统输入的基准时钟 _转换为1 Hz的激励 _,驱动计数模块和控制模块工作。 控制模块根据计数器的计数情况对交通灯的亮灭及持续时间进行控制,并通过分位电路将灯亮时间以倒计时的形式通过数码管显示出来。 计数模块主要实现累加循环计数,计数的最大值由键盘输入控制,输出的计数值为控制模块的灯控提供参考。 分位模块的设计主要是将灯亮时间分为十位和个位,通过两个相应的数码管分别显示出来。 (2)软件设计

10、将系统分成的四部分利用VHDL的编程语言在QuartusII的仿真环境进行来实现时钟分频、交通灯控制,数码管计数和交通灯灯亮时间分位等模块功能。并进一步进行模拟仿真进行验证结果是否满足课题要求。 (3)下载仿真 将利用VHDL语言在QuartusII的环境下整体设计的交通灯运行和控制的程序烧制一下,再利用EDA实验箱,将其下载到EDA的实验箱并设置相关按钮进行仿真测试来验证所做交通灯控制器的效果。 第5周 收集相关资料。 第6周 设计方案,包括系统设计、原理图设计。 第7周第13周 采用QUARTUS II实现系统设计、调试。 第14周第15周 下载、系统改进,并进行毕业论文的撰写。 第16周 修改并提交最终版毕业论文。 第17周 毕业答辩。 1 曾繁泰,侯亚宁.可编程器件应用导论M.北京:清华大学出版社, xx. 2 潘松,黄继业.EDA技术实用教程(第二版) M.北京:科学出版社,xx. 3 潘松,王国栋.基于EDA技术的CPLD /FPGA应用前景J.电子与自动化,1999. 4 唐颖.EDA技术与单片机系统J.现代电子技术, xx. 5 王宝国,宗鸣,王凤翔.复杂可编程逻辑器件(CPLD)在DSP交流电机控制系统中的应用J.电机与控制学报, xx. 6 侯伯亨.VHDL 硬件描述语言与数字逻辑设计.西安:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论