数字电子技术题库及答案汇总_第1页
数字电子技术题库及答案汇总_第2页
数字电子技术题库及答案汇总_第3页
数字电子技术题库及答案汇总_第4页
数字电子技术题库及答案汇总_第5页
已阅读5页,还剩44页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、010精选数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)1. 函数F(A,B,C)二AB+BC+AC的最小项表达式为()。A . F(A,B,C)=刀m (0, 2, 4)B. (A,B,C)=刀 m (3, 5, 6,7)C. F(A,B,C)=刀m (0, 2, 3, 4)D. F(A,B,C)=刀m (2, 4, 6,7)2. 8线一3线优先编码器的输入为Io17 ,当优先级别最高的I?有效时,其输出Y2?y1 ?Y0的值是(3.4.A . 111B

2、. 010C. 000十六路数据选择器的地址输入(选择控制)端有A. 16B.2C.4有一个左移移位寄存器,当预先置入 1011后,D. 101)个。0,D.8其串行输入固定接 在4个移位脉冲CP作用下,四位数据的移位过程是(A. 1011-0110-1100-1000-0000B.1011-0101-0010-0001-0000C. 1011-1100-1101-1110-1111D.5.1011-1010-1001-1000-0111已知74LS138译码器的输入三个使能端(E1=1,时,地址码A2A1Ao=011,则输出丫7Yo是(A. 11111101 B. 10111111C. 11

3、11011111111111E2A =)E2B = 0)D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有() 种。A. 15B. 8 C . 7D. 17. 随机存取存储器具有() 功能。A.读/写B.无读/写C.只读 D. 只写8. N个触发器可以构成最大计数长度(进制数)为 () 的计A.N2 111 D2 000 N9.某计数器的状态转换图如下,(110B.2N C.N100001数器。其计数的容量为(101C. 四 D. 三10. 已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。ABQn+1说明00Qn保持010置0101置111Qn翻转A.Q

4、n+1 = A B.Qn 1AQnAQnC.Qn 1AQnBQnD.Q+1= B11. 有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。A. 8.125V B.4V C. 6.25VD.9.375V12.函数F=AB+BC使F=1的输入ABC组合为()C. ABC=101D. ABC=110A. ABC=000B. ABC=01013.已知某电路的真值表如下,该电路的逻辑表达式为 ()A. Y CB. Y ABCC. Y AB CD. Y BC C精选ABCYABCY0 0 001 0 000 0 111 0 110 1 001 1 010 1

5、 111 1 1114.四个触发器组成的环行计数器最多有() 个有效状态。A.4B. 6C. 8 D. 1615.逻辑函lfcF=AE+BC的反函数 2)已.(百 +B ) ( B+C)E CA+B) (B+C )C. A+E+CD, A 54bC二、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BC码时,它相当于十进制数()。2. 三态门电路的输出有高电平、低电平和()3种状态。3. TTL与非门多余的输入端应接()。4. TTL集成JK触发器正常工作时,其Rd和Sd端应接()电平。5.已知某函数F B 丁盂AB希,该函数的

6、反函数F =6. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。7. 典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V , CMOS电路的电源电压为()V。8. 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为 A2AiAo=iio时,输出 YY6Y5Y4Y3Y22Y;应为()。9 .将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有()根地址线,有()根数据读出线。10.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。11.下图所示电路中,丫1 =();丫2 =a

7、B12. 某计数器的输出波形如图1所示,该计数器是()进制计数器。11* 1I1J.1厂 Ir i ;1 1 Ijia!I1 !f_: 1 11rSj1s J1=一t*1JIn1I1*h)有效。13. 驱动共阳极七段数码管的译码器的输出电平为(三、判断说明题(本大题共 2小题,每小题5分,共10分)(判断下列各题正误,正确的在题后括号内打“/,错误的打“X”。)1、逻辑变量的取值,1比0大。()2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。3. 八路数据分配器的地址输入(选择控制)端有 8个。()4、因为逻辑表达式A+B+AB二A+成立,所以AB=O成立。()5、利用反

8、馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。()6. 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7. 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()8 .时序电路不含有记忆功能的器件。()9. 计数器除了能对输入脉冲进行计数,还能作为分频器用。( )10. 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(四、综合题(共30分)1. 对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分)|Z= AB A?B?C

9、A?B?CLBC=0(1)真值表 (2分)卡诺图化简(2分)逻辑图(2分)(3) 表达式(2分)2. 试用3线一8线译码器74LS138和门电路实现下列函数。(8分)Z (A、B、C) =AB+ AC-o- 1- 2-0 丄 p 6 勺 丫一 XY-YXY-Y Y3. 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试 分析下列电路是几进制计数器,并画出其状态图。(8分)74LS161逻辑功能表1”1 ”1 ”QiQ?A CP4. 触发器电路如下图所示,试 根据CP及输入波形画出输出端 Qi、Q2的波形。设各触发器的 初始状态均为“ 0”( 6分)。参考答案、填空题(每空1分,共2

10、0分)1.147 ,932.高阻3. 咼电平或悬空4.高5.F =BACD ABCD6.77. 5,3.6, 0. 35 , 3188 101111119.11 , 1610.10011.MAB; Y 2= A B + AB;Y3 = A B13. 514.低、选择题(共30分,每题2分)123456789101112131415ACCACAADBCADCDB三、判断题(每题2分,共20分)12345678910XVXXVVVXVV四、综合题(共30分,每题10分)1.解:(1)真值表(2分)(2)卡诺图化简(2 分)ABZC000000110 1 10011X101010111100111X

11、(3 )表达式(2分,逻辑图(2分)Z=Z2.解:Z (A B、C) =AE+AC=AE( Q c )+A C (申 B )Z3. 解:Q3Q2Q1Q0CO74LS161CPCRLDCTp CTt D3D2D1 D0TCP1.当74LS161从0000开始顺序计数到1010时,与非门输出“ 0”,清零信号到来,异步清零。(2分)2 .该电路构成同步十进制加法计数器。(2 分)cp qi、Q的波形各划QiQ2一.填空题(每小题2分,共20分)1. CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功 耗将。2. 写出四种逻辑函数的表示方法:3. 逻辑电路中,高电平用1表示,低电平用0表示

12、,则称为逻辑;4. 把JK触发器改成T触发器的方法是。5. 组合逻辑电路是指电路的输出仅由当前的 定6. 5个地址输入端译码器,其译码输出信号最多应有 。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做8 片ROM有10根地址线,8根数据输出线,ROM共有个存储单元。9. N个触发器组成的计数器最多可以组成制的计数8. 基本RS触发器的约束条件是。二.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号12345678910答案1 十进制数128的8421BCD码是()B.000100101000D.1001010

13、00A.10000000C.1000000002.已知函数F的卡诺图如图1-1,试 求其最简与或表达式(E、F = ADBCD 4-JC ABCDQF ADBC-k-AC ABCD3.已知函数的反演式为U臥C+D),其原函数为(A.y = Ib(c+d) F = ABD -BCDACDB . Y = A+B+CDC.丄-丄 一D . i -4. 对于TTL数字集成电路来说,下列说法那个是错误的:(A) 电源电压极性不得接反,其额定值为 5V;(B) 不使用的输入端接1;(C) 输入端可串接电阻,但电阻值不应太大;(D) OC门输出端可以并接。5. 欲将正弦信号转换成与之频率相同的脉冲信号,应用

14、A. T,触发器B.施密特触发器C.A/D转换器D.移位寄存器6. 下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型7. 一个含有32768个存储单元的ROM有8个数据输出端,其地址输入端有()个。A. 10 B. 11C. 12 D. 88. 如图1-2,在TTL门组成的电路中,与非门的输入电流为 1mA?g 2/3V1/3 V0导CCCC通11/3 V不不CCCC变变12/3V2/3V1/3 V1截CCCC止图3-23 .双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被测电压Vi的最大值为2V,要求分辩率小于0.1mV

15、,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间Ti为多长?(3)若时钟脉冲频率为200kHz,已知2V,输出电压Vo的最大值为5V,积分时间常数是多少?图3-3四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数丄- 1: 丄,并在器件图上画出相应的电路图。(10 分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出瓦(毒)A A)0 (0)0 02d ()0 (0)0 1(61 )0 (0)1 0%(0力)0 (0)1 1鸟3严23 )1 (1)X X0(0)Zi74LS153i A2试用

16、JK触发器和门电路设计一个十三进制的计数器,并检查设计 的电路能否自启动。(14分)试卷(2007.1)A(答案)一.填空题(每小题2分,共20分)1. CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功 耗将增大。2. 逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡 诺图。3. 逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;4.把JK触发器改成T触发器的方法是J=K=T。5. 组合逻辑电路是指电路的输出仅由当前的输入决定。6. 5变量输入译码器,其译码输出信号最多应有 32个。7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞 冒险现象。8 片ROM

17、有10根地址线,8根数据输出线,ROM共有8192个 存储单元。9. N个触发器组成的计数器最多可以组成 2n进制的计数器。8. 基本RS触发器的约束条件是RS=0。二.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2分,共20分。)题号10123456789答案BCBBBACDAC三.电路分析题(36分)1图3-1(a)所示电路,移位寄存器原来的数据是二 1 ,数据从Di顺序输入到移位寄存器,试问:在图3-1(b)所示输入波形作用下,在Ti到T2期间输出端X、丫的波形?(12 分)為Y1C 雅口竹var&T:IX = 二 Dj国u一w岱

18、(1)D - m1 +m2 + tn4 +m了 二D+皿(5 + m了 =精选图3-22.图3-2为两个时钟发生器,图中R=510Q , R2=10KQ ,C=0.1uF。 (12分)(1) 写出触发器的状态方程及输出 Vi、V2的方程;(2) 画出555定时器的输出Vo以及Vi、V2的波形;(3) 计算 M的周期和 脉冲宽度Tw.(1) : JVj = QV0 V2=QVo(2)QLnTct = 07 (Ri 4- ZkJ C 二 1.44mST = 2TCP = 2 S8mStw Tcp 0.72mS2(3) 上厂;3.双积分A/D转换器如图3-3所示,试回答以下问题:(12分)(1)若被

19、测电压Vi的最大值为2V,要求可分辩的电压小于0.1mV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对Vi进行采样的时间为多长?(3)若时钟脉冲频率为200kHz,叫阪,已知叽=2V,输出电压Vo的最大值为5V,积分时间常数是多少?图3-3丄a(1),所以:1-1;(2)丁 一 二1V。如仝(3) 尺匸如,所以RC = S3乍馭10四.电路设计题(24分)1)试用一片双4选1的数据选择器74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10分)双4选1的数据选择器74LS153器件的器件图和功能表输入输出瓦(哥)A A)瓦(切0 ( 0)0

20、0Uo (2(1)0 ( 0)0 1(61)0 ( 0)1 0%(D瞪)0 ( 0)1 1% 严 23)1 ( 1)X X0( 0)匚;o + 一次D7ALS133Al AiD11 YC BY =m5 +m+ + +m7 + m9+m12+m14 +m 口=AB CD +ABCD + ABC(D +功 +ABCD4AB C(D+D + ABC(D +D)令直岂=扎査立=E_A = C贝i ;_1 _i 1,. T _ 一 12试用JK触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14分)解:根据题意,得状态转换图如下:Q3Q2QQ0000 0001 0010 0011

21、010001011 log1011 1010 100K1000 0111 QHQQ5*1 = QmQ】 QiQu + Q1Q1Q0 QT 二 dQ 十 Q 弯二Q尿= QQQ ,K3 = Q2丁 2 = Q 丄 Qd”k? = Q +QlQ() JL = Qu所以:-一 十-亠丄J -能自启动。因为:Q3Q2 QiQfl1101 11101111 0000 予 0001 0010 0011 0100 0101110101 加一1010 w一1001 1000 一011K一0110评分标准2007.1 (本科)一.单项选择题: 每小题2分,共20分。二.填空题:每小题2分,共20分。三.电路分析

22、题1. 共12分,其中写出触发器的激励方程或输出 X、Y的逻辑式3分画对QQQ的波形3分 画对两个触发器的输入端D的波形3分 画对输出X、丫的波形3分 四设计题1. 共10分,其中写出丫的最小项之和的标准形式3分把4选一的选择器扩展成8选一的选择器正确确定AAA以及DDDDDDDD3图分画出逻辑图2分2.共14分,其中状态转换程3分卡诺图化简,得状态方3分程求激励方图3分画出逻辑析3分自启动分2分数字电子技术模拟试题一、单项选择题(每个3分,共15分)1、图1的国标逻辑符号中(11) 是异或门。廿廿O廿ABCD图12、下列逻辑函数表达式中可能存在竞争冒险的是(12)AF(A B)(BC)BF(

23、AB)(B C)CF(A B)(BC)DF(AB)(B C)3、下面逻辑式中,不正确的是_ (13) 。A. ABC ABCB. A AB AC. A(A B) AD. AB BA4、时序逻辑电路中必须有_ (14) 。A.输入逻辑变量B.时钟信号C.计数器 D.编码器5、有S1, S2两个状态,条件(15) 可以确定S1和S2不等价。A.输出相同 B.输出不同C.次态相同D.次态不同二、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为(1) q2、“至少有一个输入为o时,输出为 (2)”描述的是与运算的规则。3、(3)变量逻辑函数有16个最小项。4、基本逻辑运算有 :(4)、

24、(5)禾和(6)运算。5、两二进制数相加时,不考虑低位的进位信号是(7) 加器。6、TTL器件输入脚悬空相当于输入(8)电平。7、RAM的三组信号线包括:(9) 线、地址线和控制线。&采用四位比较器对两个四位数比较时,先比较(10)位。三、简答题(共10分)1、证明:A AB AB (4 分)2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分)表1 某逻辑函数的真值表ABCF000000110101011X100X10101101111X分析图2所示电路的逻辑功能1)列出其时钟方程:(2分) CP1 =; CP0=2)列出其驱动方程:(4分)J1 =; K1 =; J0 =; K0 =3)列

25、出其输出方程:(1分) Z =4)求次态方程:(4分)Qin1 ; Q01 5)作状态表及状态图(9分)五、波形题(10分)已知输入信号X,Y , Z的波形如图3所示,试画出F XYZ X Yz XYZ xY Z 的波形。$ _Jv_nLr_d 图3波形图六、设计题(25分)1、设计一电路,译出对应 ABCD=0110、1010态的两个信号 作逻辑图。(10分)2、用 74LS151 实现 F X YZ XYZ XY Z XYZ已知74LS151的功能表如表2所示,逻辑符号如图4所示。(15分)表274LS151的功能表AZALAODODID2丫D3D4D5D6D7ENY74LS15174LS

26、151的逻辑符号EA2A1A0YN1XXX00000D00001D10010D20011D30100D40101D50110D60111D7精选模拟卷答案一、选择题(每个3分,共15分)11、B12、C13、A14、B15、B二、填空题(每个2分,共20分)1、1512、03、4 4、与5、或 6、非 7、半8咼9、数据10、最高(注:46答案顺序可交换)三、简答题(共10分)1、左边=(A A) (AB) 1 (AB) AB (4 分)一A1X1XX2、C结构2分,填图4分四、分析题(共20分)1、CP1二CP f CPO二 CPf (每个 1 分,共 2 分)2、J仁Q0 Kl = 1 J

27、0= Q1 K0= X_Q1 或X Q1 (每个 1 分,共 4 分)3、Z=XQ1Q0 (1 分)4、Q; 1 Q1Q0 Q01 1 Q1 Q0 xQ1 或Q1 Q0 XQ1Q0 (每个 2 分,共 4分)5、略五、波形题(10分)乂厂1IIfJ : : : L2分:2分;2分:2分:2分六、设计题(25分)彳 L1 ABCD1、 _ _L2 ABCD2、74LS151精选Y i二AC+AD+CDY 2=(1) 、(110.101) 2= () io, (12.7) io=()2班级(2)、构成组合逻辑电路的基本逻辑单元电路是(),构成时序逻辑电路的基本逻辑单元电路是()。(3)、TTL反相器的电压传输特性曲线中,转折区中点对应的学号输入电压称为()电压。(4)、当七段显示译码器的输出为高电平有效时,应选用共()极数码管。(5)、触发器异步输入端为低电平有效时,如果异步输入端Rd=1, Sd=0,则触发器直接置成()状态。(6) 、数字电路中,常用的脉冲波形产生电路是()器。(7) 、A/D和D/A转换器的转换精度指标,可采用()和()两个参数描述。(8)几个集电极开路与非门(OC门)输出端直接相连,配加负载电阻后实现()功能。二、(15%)1、将逻辑函数化为最小项之和的形式Y二 ABC+AC+BC2、用公式法化

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论