定时控制器逻辑电路设计-大连工业大学数字电路课程设计_第1页
定时控制器逻辑电路设计-大连工业大学数字电路课程设计_第2页
定时控制器逻辑电路设计-大连工业大学数字电路课程设计_第3页
定时控制器逻辑电路设计-大连工业大学数字电路课程设计_第4页
定时控制器逻辑电路设计-大连工业大学数字电路课程设计_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、目 录一概述2二任务设计要求3三可选用器材3四原理与说明44.1石英晶体振荡器.44.2分频器.54.3计数器.64.3.1同步十进制加法计数器74160功能介绍.64.3.2六十进制计数器.64.3.3 二十四进制计数.74.4 译码显示电路.74.5 校准电路.74.6 报时电路.84.7 定时器预置开关.84.8 定时控制电路.9五整体电路.10六实验设备及元件.12七整机电路图.13八心得与体会.14九参考文献.15一概述数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛用于个人家庭、车站、码头、办公室等公共场所,给人们的生活、

2、学习、工作、娱乐带来了极大的方便,已成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体与 555 振荡器的广泛应用,使得数字钟的精度远远超过老式钟表,钟表的数字化给人们生产生活带来了极人的方便,而目大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、通断动力设备、以及各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。本次课程设计旨在加强对数字电子技术基础的进一步掌握和实际应用,该电子时钟设计包括振荡器、分频器、计数器、译码器、显示器等几部分组成。其涉及芯片分别有74LS160、

3、74LS90及逻辑与非门电路构成。且由于本人对知识的掌握运用能力有限,本报告中难免回出现一些疏漏和错误之处,恳请读者及老师批评指正。关键词:时钟、计数器、门电路二设计任务和要求1设计一个带数组电子钟的定时控制器逻辑电路,具体任务要求如下:2可设定定时启动(开始)时间与定时结束(判定)时间3.定时开始,指示灯亮;定时结束,指示灯灭。4.定时范围可以选择三可选用器材1数字电子技术实验室2直流稳压电源38421拨码开关4集成电路:CD406074LS9074LS9274LS4874LS11274LS845石英晶振32768HZ6继电器DC-12V7电阻电容三极管。8显示器:LC5011-11,发光二

4、极管四. 原理与说明数字钟一般由振荡器、分频器、计数器、译码器、显示器等几部分组成。这些都是数字电路中应用最广的基本电路,原理框架图如图7.5所示。石英晶体振荡器产生的时标信号送到分频器,分频电路将时标信号分成每秒一次的方波秒信号。秒信号送入计数器进行计时,并把累计的结果以“时”、“分”、“秒”的数字显示出来。“秒”的显示由两级计数器和译码器组成的六十进制计数电路实现;“分”的显示电路与“秒”相同,“时”的显示由两级计数器和译码器组成的二十四进制计数电路实现。所有计时结果结果由六位数码管显示。4.1石英晶体振荡器振荡器是电子钟的核心,用它产生标准频率信号,再由分频器分成秒时间冲。振荡器振荡频率

5、的精度与稳定度基本上决定了钟的准确度。振荡器是由石英晶体,微调电容与集成反相器等元件构成,原理图如图7.6所示。石英晶体振荡器电路给数字钟提供一个频率稳定准确的32768z的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。图中1门、2门是反相器,1门用于振荡,2门用于缓冲整形,R1为反馈电阻,反馈电阻的作用是为反相器提供偏置,使其工作在放大状态。反馈电阻R1的值选取太大,会使放大器偏置不稳甚至不能正常工作;R1值太小又会使反馈网络负担加重。图中C1是频率微调电容,一般取5-35pF。C2是温度特性校正电容,一般取20-40pF。电容C1、

6、C2与晶体共同构成形网络,以控制振荡频率,并使输入输出相移180度。从有关手册中,可查得C1、C2均为30pF。当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。石英晶体振荡器XTAL的振荡频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低且稳定,有利于减少分频器级数,可用反相器整形而得到矩形脉冲输出。由于CMOS电路的输入阻抗极高,因此反馈电阻R1可选为10M。较高的反馈电阻有利于提高振荡频率的稳定性。非门电路可选74HC00。4.2分频器在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。

7、例如,2分频器的输出信号频率是输入信号频率的,8分频器的输出信号频率是输入信号频率的。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz的振荡信号分频为1Hz的分频倍数为32768(),即实现该分频功能的计数器相当于15级2进制计数器。常用的进制计数器有4HC393等。本次课程设计中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数器为14级2进制计数器,可以将32768Hz的信号分频为Hz,其内部框图如图所示,从图中可以看出,CD4060的时钟输入端两

8、个串接的非门,因此可以直接实现振荡和分频的功能。4.3 计数器4.3.1同步十进制加法计数器74160功能介绍同步十进制加法计数器74160电路如图1所示,此电路增加了预置数、保持和异步置零的功能。图1中LOAD为预置数控制端,RCO为进位输出端,CLR为异步置零端,ENP和ENT为工作状态控制端。CLK为脉冲控制端,QA、QB、QC、QD为输出控制端。4.3.2 六十进制计数秒计数器的电路形式很过,一般都是由一级十进制计数器和一级六进制计数器组成,是用两块中规模集成电路74LS160按反馈置零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为“分”计数器的输入信号。当第一

9、个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为0000和0000,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为0000状态不变,当第一个同步十进制加法计数器输入第九个脉冲后,RCO进位输出端会置1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开始工作,输出由0000变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为1001。当第一个同步十进制加法计数器的输出为0101,同时第二个同步十进制加法计数器的输出为100

10、1时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成六十进制计数4.3.3 二十四进制计数下图7.8所示为二十四进制小时计数器,是用两片74LS160构成的。也可用两块中规模集成电路74LS160和与非门构成。 当第一个脉冲来到时两个数显同步置零,显示00状态,即两个同步十进制加法计数器的输出分别为0000和0000,当第二个脉冲来到时个为脉冲作用下第一个同步十进制加法计数器的输出变为0001,而第二个同步十进制加法计数器的工作状态控制端接的为低电平,所以不工作,继续保持为0000状态不变,当第一个同步十进制加法计数器输入第九个脉冲

11、后,RCO进位输出端会置为1,同时第二个同步十进制加法计数器的工作状态控制端接的为高电平,所以开始工作,输出由0000变为0001,然后保持至第一个同步十进制加法计数器的输出再次变为1001。当第一个同步十进制加法计数器的输出为0010,同时第二个同步十进制加法计数器的输出为0011时,两个同步十进制加法计数器的预置数控制端被同时置为0,即两个同步十进制加法计数器的输出均变为0000,从而完成二十四进制计数4.4 译码显示电路译码就是把给定的代码进行翻译,变成相应的状态,用于驱动LED七段译码管,只有在他的输入端输入8421BCD码,七段数码管就能显示十进制数了。4.5 校准电路校准电路实质上

12、是一个由R-S触发器组成的单脉冲发生器,如下图所示,从图中可知,未按按钮SB时,与非门G2的一个输入端接地,基本R-S触发器处于1状态,即Q=1,=0。这时数字钟正常工作,分脉冲能进入分计数器,时脉冲也能进入时计数器。按下SB时,与非门G1的一个输入端接地,于是基本R-S触发器翻转为0状态,Q=0, =1。若所按的是校分的按钮SB1,则秒脉冲可以直接进入分计数器而分脉冲被阻止进入,因而能较快地校准分计数器的计数值。若所按的是校时的按钮SB2,则秒脉冲可以直接进入时计数器而时脉冲被封锁,于是就能较快地对时计数器值进行校准。校准后,将校正按钮释放,使其恢复原位,数字钟继续进行正常的计时工作。4.6

13、 报时电路一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。当分计到59min时,将分触发器QH置1,而等到秒计数器到54s时,将秒触发器QL置1,然后通过QL与QH相“与”后,再和1s标准秒信号相“与”,输出控制低音喇叭鸣叫,直到59s时,产生一个复位信号,使QL清零,低音鸣叫停止;同时59s信号的反相又和QH相“与”,输出控制高音喇叭鸣叫。当分、秒计数从59:59变为00:00时,鸣叫结束,完成整点报时。电路中的高、低音信号分别由CD4060分频器的输出端Q5和Q6产生。Q5输出频

14、率为1024Hz,Q6为512Hz。高、低两种频率通过或门输出驱动三极管VT,带动喇叭鸣叫。4.7 定时器预置开关定时器控制的功能是姜数字钟的时间与预置的开、关时间进行比较,并完成相应的开关动作。在定时预置开关电路中,有两组开关其实定时时间开关和中止定时时间开关每组有四个开关(拨码开关)他们输出的都是BCD码。4.8 控制电路 U8U9数字钟输出和定时拨码开关输出是通过异或们74LS86进行一位一位的比较,当定时开关时间到,即所有的数值全相等,在U1474LS30与非门输出端输出一个负脉冲,使控制触发器U1374LS112变为高电平。Q为高电平,使得继电器RL1和RL2接通,定时器开始定时。R

15、L1的接通,使得+5V从加入起始定时开关而转加到中止定时开关上,由于控制触发器U13Q=1(Q=0),使定时器的定时开始指示灯亮当运行时间到中止时间设定值时,U14又一次输出一个负脉冲,使得控制触发器U13翻转,Q=0 U13的低电平是T1和T2关断,RL1继电器释放,又回到定时前的工作状态。同时Q=0又使定时结束指示灯亮RL2用于外界所需控制的仪器。按下S2,可以去掉可能预先存在的定时设定。五整体电路 “秒计数器”采用60进制计数器,是由2片74LS160和1片74LS00采用异步置0法连接而成,第一片的74LS160的十进制输出经74LS00反向后接第二片的CP,当第1片的计数到9时,C输

16、出高电平,此时第2片计数器CP=0,当下一个秒脉冲到达时第1片变为0,第2片变为CP脉冲成为上升沿,第2片计数器计数为1。这样一直计数下去当计数到50以后,第2片计数器的LD接第2片的计数器输出接了74LS00的Q0和Q2对应的反向输出此时为LD=0,下一个脉冲到达第1片时,第1片计数从0开始计数,当第1片计为9时,第2片计数变为0;因为下一秒第1片将给第2片了一个CP脉冲,第2片的计数器输出接了74LS00的Q0和Q2对应的输出,并且第1片给第2片一因此在变为6的瞬间置零,也变为0,达到了计60的目的,这时从第2片中引出一个分脉冲作为分计数器的输入CP脉冲。“分计数器”也采用60进制计数器,

17、每累计60分钟,发出一个“时脉冲”信号,此计数原理与秒计数器完全相同。从分计数器输出的该信号将被送到“时计数器”。“时计数器”采用24进制计时器,也是有2片74LS160和1片74LS00采用清零法连接而成。24进制计数器开始计数时第一片的74LS160的十进制输出接第二片的CP,当第1片的计数到9时,十进制输出高电平,此时第2片计数器开始计数,当下一个秒脉冲到达时第1片变为0,第2片变为1,这样一直计数下去但当计到23时,下一脉冲到达时由于时计数器的第1片的Q2和第2片的Q1接74LS00,对应的输出同时接了两片的R置零端,在要变成24的瞬间两片都变为0,实现对一天24小时的累计,这时从第二

18、片中引出一个周脉冲作为周计数器的输入CP脉冲。“周计数器”采用7进制计数器,用一片74LS160采用置数法连接而成。计数器从1开始计数,到7后通过74LS00输出到74LS160的LD端,重新置数为1,从而实现对一周7天的累计。译码显示电路将“周、时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。只要接好电路图,输出的数码即可在数码管中对应显示。定时器控制的功能是姜数字钟的时间与预置的开、关时间进行比较,并完成相应的开关动作。在定时预置开关电路中,有两组开关其实定时时间开关和中止定时时间开关每组有四个开关(拨码开关)他们输出的都是BCD码。U8U9数

19、字钟输出和定时拨码开关输出是通过异或们74LS86进行一位一位的比较,当定时开关时间到,即所有的数值全相等,在U1474LS30与非门输出端输出一个负脉冲,使控制触发器U1374LS112变为高电平。Q为高电平,使得继电器RL1和RL2接通,定时器开始定时。RL1的接通,使得+5V从加入起始定时开关而转加到中止定时开关上,由于控制触发器U13Q=1(Q=0),使定时器的定时开始指示灯亮当运行时间到中止时间设定值时,U14又一次输出一个负脉冲,使得控制触发器U13翻转,Q=0 U13的低电平是T1和T2关断,RL1继电器释放,又回到定时前的工作状态。同时Q=0又使定时结束指示灯亮RL2用于外界所

20、需控制的仪器。按下S2,可以去掉可能预先存在的定时设定。六 实验设备及元件1十六进制计数器74LS160七片2七段译码器74LS48七片3四输入与非门74LS00两片4二4输入与非门74LS20两片5四2输入与门74LS08三片6二D触发器74LS74两片7六反相器74LS04一片8数码显示管BS201A七个914分频器CD4060一个10石英晶体振荡器32768Hz一个11可变电阻2.2K一个12电阻22M一个13电阻10k二个14电阻1k一个15电解电容100uF一个16电容22pF一个17可变电容320pF一个18电源5V一个19三极管8050一个20蜂鸣器一个七整机电路图八心得与体会经过一个多星期的查阅资料和反复修改设计,终于完成了本次的课程设计。通过此次对数字电子电路时钟的设计,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,加强了我们对数字电子技术的更深一步认识,加强了我们动手、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论