Encounter-快速入门教程PPT优秀课件_第1页
Encounter-快速入门教程PPT优秀课件_第2页
Encounter-快速入门教程PPT优秀课件_第3页
Encounter-快速入门教程PPT优秀课件_第4页
Encounter-快速入门教程PPT优秀课件_第5页
已阅读5页,还剩24页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、By:jfchen11. 数据准备必要数据: A. 综合后Verilog网表,通常以.v结尾; B. 标准单元LEF库文件;可选数据: A. IO/Pin位置配置文件; B. MMMC等。 2Encounter标准流程极简流程Design ImportCreate FloorplanPower PlanPlaceRouteEND32. 启动Encounter工作目录管理:假设项目名称为project,在project下新建lib、work文件夹xxx/project/lib (存放各种库文件) xxx/project/work (工作数据区)在work下打开打开终端:输入输入encounter

2、 不能加不能加“&” ,回车回车43. 菜单简介File :各种数据文件保存、导入Edit :各种数据属性编辑修改Floorplan:布局设置Power:配置电源/地Place:放置标准单元 Route:布线器Option:配置Encounter各项属性54.Import DesignFile Import Design 添加verilog网表文件和Top cell name添加标准单元LEF库添加IO配置文件,可选项强大的帮助文档,一切不懂都可以从help中找到答案6File Import DesignAdvanced页:页:选择Power项,添加Power Nets:Ground Nets

3、:保存设置保存设置:Save可将本次的设置保存到一个文件中,下次再Load的这个文件即可。7 85. Floorplan规划设置Die的面积、长宽、利用率等建立一个初始化的Floorplan95.1 Specify Floorplan:BasicSize:指定大小Die/IO/Core Coordinates:通过Die/IO/Core Coordinate来指定大小。有两种方式来设定die的大小: Core size by Aspect Ratio Core Size by Width and HeightCore Margins也是有两种方式 Core to Die Boundary Co

4、re to IO BoundaryCore边界一般都是需要的,用来放置Power Ring,与其他模块的隔离区105.2 SpecifyFloorplan:Advanced设置标准单元阵列排布方式A. 选择Site;B. 改变Rows设置C. 改变Rows spacingD. 改变Row heightE. 改变底部IO的排列方向116. 设置IO的位置启动Pin Editor:EditPin Editor1选择要设置的Pin2.设定放置边界,层次3.设置起始位置、间距126.2 导出IO配置文件FileSaveI/O File保存为.io文件,方便下次导入使用,或者添加在Import Desi

5、gn中IO设置中Note:Encounter的每一步操作都可以保存到一个记录文件中,如果要恢复只需load这个文件就可以:FileLoad FileSave 所以每一个关键操作后都要单独保存,如Specify Floorplan、Power Plan、Place、Route等137. 配置电源、地Power 菜单添加外围供电环路添加StdCell Rows的供电线路147.1 Add Ring:Basic添加电源/地的节点名称设置Ring的类型设置纵向、横向的layer、width、spacing等157.2 Add Ring:Advanced选择Die的哪一边需要添加Ring最后OK确认16

6、7.3 Add Stripe:添加电源/地节点名称,配置线宽、间距以及层次使用设置每一组Stripe的pitch设置Stripe的起始和结束位置最后OK确认17完成后RingStripe188. Place & Route8.1 放置标准单元PlacePlace Standard CellRun Full Placement:放置全部Run Incremental Placement:放置增加的设置CPU个数以增加place的速度Include Pre-Place Optimization:放置前优化netlistInclude In-Place Optimization: 在放置优化Timi

7、ng constraints19Place之后(无 Stripe和Top/Bottom Ring)208.2 RouteSpecial Route: 连接Cell、block、Pad的电源和地到全局电源地。Trial Route: 快速的布线,提取参数用于时序分析; 用于分析布线阻塞情况; 不完全布线,DRC&LVS不一定会通过;NanoRoute: 精细完整的布线Mixed Signal: 基于图形的布线器 适用于小型的定制block;21Special Route选择需要布线的节点和端口选择布线层次最后确认22238.3 Nano Route勾选Global RouteDetail Rou

8、te设置CPU核心数,增加布线速度RouteNanoRouteRoute 24布线结果在终端下可看到布线的结果,如果有违反,需重复PlaceRoute 过程,直到violation为零,如果错误较少,也可以手工修改,打开:ToolsViolation Browser查看详细情况。258.4 添加Filler在Rows的空白处添加Nwell/Ntap、Ptap,保证Rows的DRC&LVS通过。Filler一般为纵向布线Pitch的整数倍 PlaceAdd Phycical CellAdd Filler选择Filler cell如果有DRC Violation导致不能添加,需把Mode选项里面的Perform DRC Violation Checking去掉Add Filler 也可以在也可以在Place完成完成之后添加之后添加269. 导出数据选择输出的数据类型填写输出数据的名称Layer map 文件,对应到PDK的layer层次输出数据的库名称数据Top cell name27Map File 范例:# layer name layer 属性 stream layer number data type number A1NET70A1SPNET70A1PIN70A1FIL

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论