LMK双回路PLL低噪音时钟抖动消除方案_第1页
LMK双回路PLL低噪音时钟抖动消除方案_第2页
LMK双回路PLL低噪音时钟抖动消除方案_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、LMK : 双回路 PLL 低噪音时钟抖动消除方案LMK04800: 双回路 PLL 低噪音时钟抖动消除方案NS 公司的 LMK04800 系列是双回路 PLL 的低噪音时钟抖动消除器,具有超低的 RMS 抖动性能 :12kHz20MHz 为 111fs RMS, 100Hz20MHz 为 123fs RMS,工作电压 3.15V3.45V,时钟速率高达 1536 MHz ,可以满足新一代系统所需的要求 , 主要用在数据转换器时钟、无线基础设备、网络、SONET/SDH、 DSLAM 、医疗、视频以及测试测量设备等。该 LMK04800 系列是业界最高性能的时钟调节器 ,具 有优越的时钟抖动清

2、除、 生成和分配性能 , 并具有其它先进功能 , 以满足下一代 系统时钟调整的要求。 这种双循环 PLLatinum? 架构 , 可以采用低噪声 VCXO 模块 ,提供 111fs rms 抖动 (12kHz 至 20MHz 或者 ,采用低成本的外部晶体和 变容二极管 ,提供次 200fs rms抖动 (12kHz 至 20MHz 。这种双循环结构包括两 个高性能锁相环 (PLL 电路 ,一个低噪声晶体振荡器电路 ,以及高性能的电压 控制振荡器 (VCO , 第一个锁相环 (PLL1 提供了低噪声抖动清除器的功能 , 而第二个锁相环 (PLL2 的 执行时钟产生。 PLL1 可配置成与外部 V

3、CXO 模块工作 , 或者与具有外部可调晶体和变容二极管的集成晶体振荡器工作。 当被用于很窄的 环路带宽时 , PLL1 使用 VCXO 模块 ,或可调晶体的优异相位噪声 (偏移低于 50 千赫 ,以清理输入时钟。 PLL1 的输出作为 PLL2 的清除输入参考 ,以锁定集成 的 VCO 。 PLL2 的环路带宽可以进行优化 ,以清除远出相位噪声 (偏移 50 千赫 以上 ,集成的 VCO 优于 VCXO 模块 ,或 PLL1 使用的可调晶体。图 1 LMK0480x 详细方框图 LMK04800 主要特性 ?超低 RMS 抖动性能 - 111 fs RMS 抖动 (12 kHz 至 20 M

4、Hz - 123 fs RMS 抖动 (100 Hz 至 20 MHz ?双回路 PLLatinum PLL 架 构 - PLL1?集成的低噪声晶体振荡器电路 ?输入时钟丢失时为保持模式 - 自动或手动触发 /恢复 ? 正常 1 Hz 锁相环底噪声 -227 dBc/Hz?最高相探 测器率 155 兆赫 ? OSCin频率倍增 ?集成低噪声压控振荡器 ? 2个 Los 冗余输入时钟 - 自动和手动切换模式 ? 50%占空比输出分离 , 1 至 1045(奇 偶 ? LVPECL , LVDS 或 LVCMOS 的可编程输出 ?精密数字延时 ,固定或 动态调整 ? 25 ps步模拟延时控制。 ? 14个差分输出 ,最多 26 个单端。 - 最多 6 个压控 /水晶缓冲输出 ? 时钟速率高达 1536 兆赫 ? 零延迟模式 ? 三个上电默认时钟输出 ? 多模式 :双锁相环 , 单 PLL 和时钟分配 ? 工业级温度范围 :-40 至 85 ? 3.15 V 至 3.45 V 工作电压 ?封装 :64 引脚 LLP (9.0 9.0 0.8 毫米图 2 双回路模式的 LMK0480x 简化方框 图 LMK048

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论