分频器实验报告_第1页
分频器实验报告_第2页
分频器实验报告_第3页
分频器实验报告_第4页
分频器实验报告_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验六 分频器郭秀珍 2220123152200411、 实验目的1、 掌握进程语句的语法格式;2、 掌握时序电路中clk上升沿的表示方法;3、 根据数字电路知识,在计数器的基础上实现分频。2、 实验原理1、基本进程语句、clk上升沿的语法编写规则;2、数字电路中计数器的工作原理。三、实验过程文本程序输入rtl图功能仿真时序仿真引脚分配四、实验总结1、 时序电路要放在进程中,所以clk上升沿控制的计数部分要放在process中;2、 引脚分配中,clk时钟信号pin124 4.194mhz;3、 计数器中 如q<=q+1;所以引入信号,既可作输出也可作输入。5、 实验感想 本实验在计数器的基础上,利用进程语句完成分频器的实验,回顾了数字电路中分频、计数的原理,并进一步熟悉掌握了进程语句、上升沿表示,信号赋值等的语法格式,最后利用quartus软件进行综合、适配、时序仿真、功能仿真及引脚分配,收获颇深。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论