数字电路复习题答案_第1页
数字电路复习题答案_第2页
数字电路复习题答案_第3页
数字电路复习题答案_第4页
数字电路复习题答案_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1逻辑函数 的两种标准形式分别为。2将2004个“1”异或起来得到的结果是(0)。3半导体存储器的结构主要包含三个部分,分别是(  译码器  )、(存储阵列)、( 控制逻辑)。4a/d转换的四个过程是采样、保持 、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。58位d/a转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。6

2、就逐次逼近型和双积分型两种a/d转换器而言,(逐次逼近型)的抗干扰能力强,( 双积分型)的转换精度高。7(61. 5)10 = (3d.8)16 = (10010001.1000)5421bcd;8已知某74ls00为2输入4与非门,iol=22ma,ioh=2ma, iil=2ma, iih=40a,则其低电平输出的扇出系数nol=(11),其高电平输出的扇出系数noh=( 50);9函数的最小项表达式为f=(4,5,7),最大项表达式为(0,1,2,3,6)10. 根据对偶规则和反演规则,直接写出的对偶式和反函

3、数,对偶式: ,反函数:(a+b)(b+c) 11 12已知x=(-17),则x的8位二进制原码为(10010001),其8位二进制补码为(11101111);13t' 触发器的次态方程是 qn+1=qn14d触发器的次态方程是 qn+1=dn15根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现f=( )的情形,则存在1型险象;二、单选题(每题2分,共20分)1表示任意两位无符号十进制数需要(b )位二进制数。a6     

4、0;b7       c8       d9    2. 一个多输入与非门,输出为0的条件是(c)a 只要有一个输入为1,其余输入无关     b 只要有一个输入为0,其余输入无关c 全部输入均为1           

5、   d 全部输入均为03余3码10001000对应的2421码为(  c  )。a01010101     b.10000101      c.10111011       d.111010114下面4个逻辑表达式中,可以实现同或运算的表达式是( a   )5补码11000的真值是(  

6、 d )。a +1.0111       b. -1.0111       c. -0.1001       d. -0. 10006组合电路和时序电路比较,其差异在于前者(  b   )a任意时刻的输出不仅与输入有关,而且与以前的状态有关b任意时刻的输出信号只取决于当时的输入信号c有统一的时钟脉冲控制d输出

7、只与内部状态有关7下列四种类型的逻辑门中,可以用(  d  )实现三种基本运算。a. 与门                      b. 或门c. 非门             

8、         d. 与非门8实现两个四位二进制数相乘的组合电路,应有(  a  )个输出函数。a 8          b.   9          c.   10 

9、0;         d.   11   9要使jk触发器在时钟作用下的次态与现态相反,jk端取值应为(d )。ajk=00         b. jk=01         c. jk=10     

10、0;    d. jk=11 10设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要(   b )个异或门。a2           b. 3           c. 4         

11、  d. 511下列逻辑函数中,与(a+b)(a+c)等价的是(  c  )a  f=ab                 b  f=a+b  c  f=a+bc           

12、60;    d  f= b+c12图示ttl门电路中,f=a 的逻辑功能图为(b)13. 和四变量的最小项abcd逻辑相邻的最小项是( c )14标准或-与式是由(c)构成的逻辑表达式。  a与项相或     b. 最小项相或     c. 最大项相与     d.或项相与15.在下列四个逻辑函数表达式中,

13、( b )是最小项表达式。 16边沿式d触发器是一种(c )稳态电路。a无            b单        c双         d多17以下电路中,能够实现对cp端时钟信号二分频的电路是 ( b )18下面4个逻辑表达式中,(c)是异或门的表达式。

14、                19n级触发器构成的环形计数器,其计数的模式(a )。a.n        b.2n+1      c.2n            d2n-120施

15、密特触发器常用于对脉冲波形的( c)a 定时           b 计数      c 整形           d 产生22. 基本rs触发器在触发脉冲消失后,输出状态将(d)a 随之消失     

16、;b 发生翻转c 恢复原态   d 保持现态23. 一个触发器有两个稳态,存储8位二进制信息要(b)个触发器。a 2            b 8c 16        d 3224十进制数25用8421bcd码表示为(b)a 10 101       

17、60; b 0010 0101     c 100101         d 1010125. jk触发器在时钟脉冲作用下次态与现态相反,jk取值为(b)a 00         b 11c 01         d 1026. 寻址容量为16k×8

18、的ram需要(c)根地址线。a 4      b 8      c 14      d 1627. 多谐振荡器可产生(b)a 正弦波    b 矩形脉冲    c 三角波    d 锯齿波28. 在(d)情况下,“或非”运算的结果是逻辑0。a

19、0;全部输入是0          b 全部输入是1c 任一输入为0,其他输入为1   d 任一输入为129. rom具有(c)功能。a 读/写     b 无读/写    c 只读      d 只写30.八路数据分配器,其地址输入端有(c)个。a 1 &#

20、160;   b 20     c 3     d 4三、判断题(每题2分,共20分)(×)1原码和补码均可实现将减法运算转化为加法运算。     (   )2化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。(×)3并行加法器采用先行进位(并行进位)的目的是简化电路结构。()4异或函数与同或函数在逻辑上互为反函数。  (×)5因为逻辑表达式a+b+ab=a+b成立,所以ab=0成立。    ()6. 格雷码具有任何相邻码只有一位码元不同的特性。(×)7逻辑变量的取值,比大。         ()8相同逻辑功能的ttl电路和cmos电路相比,前者的功耗大。(×)9.  十进制数(9)10比十六进制数(9)16小。()10.  若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(&

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论