基于EDA的FPGA的实验开发板的设计与程序调试课程设计报告_第1页
基于EDA的FPGA的实验开发板的设计与程序调试课程设计报告_第2页
基于EDA的FPGA的实验开发板的设计与程序调试课程设计报告_第3页
基于EDA的FPGA的实验开发板的设计与程序调试课程设计报告_第4页
基于EDA的FPGA的实验开发板的设计与程序调试课程设计报告_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 专业课程设计报告课设名称:基于eda的fpga实验开发板 的设计目录:1、设计任务及内容2、系统硬件设计(要求对系统每部分电路进行介绍)3、系统软件设计(画出程序流程图)4、系统调试5、课程设计总结6、参考文献7、附录(系统硬件原理图以及程序代码)一:设计任务及内容设计任务: 基于eda的fpga的实验开发板的设计与程序调试。设计内容: 开发板底板和核心板原理图以及pcb的设计,程序的编写与下载调试。二:系统硬件设计 核心板部分1、 电源部分:通过5v直流供电,经过电容滤波2、 蜂鸣器部分:通过三极管驱动蜂鸣器,可以播放一些简单的音乐3、 ps2键盘: 可以用作一般通讯目的或者嵌入式系统和片

2、上系统调试4、1602-12964lcd液晶显示屏: lcd模块接口,显示点阵为128x64;一种为t6963控制器的lcd模块5、 串口:数据通信,提高数据传输速度6、 vga部分:vga接口就是显卡上输出模拟信号的接口7、 步进电机部分:通过编写程序可以控制步进电机的转速8、 led灯部分:可以通过vhdl语言编程来控制发光二极管按顺序依次点亮9、按键部分:人机交换部分,更加智能与方便10、 数码管部分:11、 双排底座: 与核心板的链接部分 核心板部分1、 晶振部分:为芯片提供时钟信号2、 排针部分与外部器件的连接部分3、 电源部分:为芯片供电4、 jtag部分:与计算机进行数据通信,程

3、序的下载5、 核心芯片:fpga核心部分,控制各模块的工作三:系统软件设计四:系统调试软件仿真: 利用quartus2软件将编写好的程序进行时序仿真,得到波形图如下五 课程设计总结通过这次课程设计,让我们学会了如何应用ad6这款软件进行原理图与pcb的绘制,期间遇到了很多困难,不过通过查询资料和咨询老师,我们最后还是能够基本上完成了任务。通过这次课设,学会了很多东西,比如如何自己利用ad6绘制一个元器件,怎么利用ad6进行pcb正方面的设计,怎么布铜等等。当然只是通过这次课设我们也学会了团队合作的重要性,组员之间分工明确,使得任务完成的更加轻松。总之,这次可是让我们受益匪浅,感谢学校给我们这次

4、机会,更加感谢刘老师的悉心指导!六 参考文献1、sopc-eda实验指导书2、阎石.数字电子技术基础.北京:高等教育出版社,20063、ad6使用指导4、fpga开发板使用说明书附录:底板原理图与pcb核心板原理图与pcb程序代码:library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity seg70 is port ( clk : in std_logic; rst : in std_logic; dataout : out std_l

5、ogic_vector(7 downto 0); -各段数据输出 en : out std_logic_vector(7 downto 0); -com使能输出 end seg70;architecture arch of seg70 issignal cnt_scan : std_logic_vector(15 downto 0 );signal data4 : std_logic_vector(3 downto 0);signal dataout_xhdl1 : std_logic_vector(7 downto 0);signal en_xhdl : std_logic_vector(7

6、 downto 0);begin dataout<=dataout_xhdl1; en<=en_xhdl; process(clk,rst) begin if(rst='0')then cnt_scan<="0000000000000000" elsif(clk'event and clk='1')then cnt_scan<=cnt_scan+1; end if; end process; process(cnt_scan(15 downto 13) begin case cnt_scan(15 downto

7、 13) is when"000"=> en_xhdl<="11111110" when"001"=> en_xhdl<="11111101" when"010"=> en_xhdl<="11111011" when"011"=> en_xhdl<="11110111" when"100"=> en_xhdl<="11101111" wh

8、en"101"=> en_xhdl<="11011111" when"110"=> en_xhdl<="10111111" when"111"=> en_xhdl<="01111111" when others=> en_xhdl<="11111110" end case; end process;process(en_xhdl)begin case en_xhdl is when "1111111

9、0"=> data4<="0000" when "11111101"=> data4<="0001" when "11111011"=> data4<="0010" when "11110111"=> data4<="0011" when "11101111"=> data4<="0100" when "11011111"=&g

10、t; data4<="0101" when "10111111"=> data4<="0110" when "01111111"=> data4<="0111" when others => data4<="1000" end case;end process;process(data4)begin case data4 is when "0000" => dataout_xhdl1 <= "

11、11000000" when "0001" => dataout_xhdl1 <= "11111001" when "0010" => dataout_xhdl1 <= "10100100" when "0011" => dataout_xhdl1 <= "10110000" when "0100" => dataout_xhdl1 <= "10011001" when &quo

12、t;0101" => dataout_xhdl1 <= "10010010" when "0110" => dataout_xhdl1 <= "10000010" when "0111" => dataout_xhdl1 <= "11111000" when "1000" => dataout_xhdl1 <= "10000000" when "1001" => datao

13、ut_xhdl1 <= "00011001" when "1010" => dataout_xhdl1 <= "00010001" when "1011" => dataout_xhdl1 <= "11000001" when "1100" => dataout_xhdl1 <= "01100011" when "1101" => dataout_xhdl1 <= "10000101" when "1110"

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论