




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、.湖南工业大学理学院实验名称熟悉QuartusII的图形输入法实验地点理学楼210实验时间2016.10.16实验成绩一、 实验目的及任务掌握QuartusII的使用方法(1) 熟悉图形输入法(2) 理解编译方法(3) 了解定时仿真二、 实验内容与步骤(1)设计一个二选一数据选择器、全加法器。(2)根据图形输入法编译和波形仿真。三、 实验电路或者实验源程序二选一电路图:全加器电路图:四、实验结果二选一结果图:全加器结果图:实验名称熟悉QuartusII的VHDL语言描述输入法实验地点理学楼210实验时间2016.10.23实验成绩1、 实验目的及任务(1) VHDL语言描述输入法(2) 理解编
2、译方法(3) 熟悉波形仿真2、 实验内容与步骤(1)设计一个4位并行奇校验发生器(2)根据VHDL语言描述输入法编译和波形仿真三、实验电路或者实验源程序VHDL程序:library ieee;use ieee.std_logic_1164.all;entity parity_loop isport (a : in std_logic_vector(0 to 2); b : in std_logic; y : out std_logic);end parity_loop;architecture a of pa rity_loop issignal s : std_logic_vector(0
3、to 3);beginprocess(a)begins(0)<=b;for i in 0 to 2 loops(i+1)<=s(i)xor a(i);end loop;y<=s(3);end process;end a;电路图:四、实验结果实验名称JK触发器的设计实验地点理学楼210实验时间2016.10.31实验成绩一、实验目的及任务掌握QuartusII的VHDL语言描述输入法(1) 掌握VHDL语言描述输入法(2) 掌握VHDL语言二、实验内容与步骤(1)设计一个JK触发器(2)根据VHDL语言描述输入法编译和波形仿真。输入输出prnclrclkJKQQb01xxx10
4、10xxx0100xxxxx11上升沿00不变不变11上升沿010111上升沿101011上升沿11翻转翻转其中 预置端prn 复位端clr 时钟端clk三、实验电路或者实验源程序源程序:四、实验结果实验名称6位双向移位寄存器的设计实验地点理学楼210实验时间2016.11.03实验成绩一、实验目的及任务掌握QuartusII的VHDL语言描述输入法(1) 掌握VHDL语言描述输入法(2) 掌握VHDL语言(3) 理解if语句进行描述计数器。(4)设计一个6位双向移位寄存器2、 实验内容与步骤(1)根据VHDL语言描述输入法编译和波形仿真。端口说明:预置数据输入端:predata 脉冲输入端:
5、clk 移位寄存器输出端:dout 工作模式控制端:M1,M0 左移串行数据输入:ds1 右移串行数据输入(低位向高位):dsr 寄存器复位端:reset(2) 用QuartusII软件编译和波形仿真(3) 工作模式控制表:M1 M0模式0 0保持0 1右移1 0 左移1 1预加载三、实验电路或者实验源程序源程序:4、 实验结果 前半段 后半段实验名称电子钟的VHDL程序设计实验地点理学楼210实验时间2016.11.10实验成绩一、实验目的及任务掌握QuartusII的VHDL语言描述输入法(1) 掌握VHDL语言描述输入法(2) 掌握VHDL语言(3) 掌握VHDL语言描述和图形设计的结合
6、(4) 设计一个含时、分、秒的时钟 (5) 用QuartusII软件编译和波形仿真二、实验内容与步骤(1)设计电子钟的VHDL程序(2)根据VHDL语言描述输入法编译和波形仿真。三、实验电路或者实验源程序源程序:(1) 60进制(分和秒):(2) 十进制VHDL: (3)六进制VHDL: (4)24进制(时):(4) 电子时钟顶层文件四、实验结果 实验名称七段数码显示译码器设计实验地点理学楼210实验时间2016.11.24实验成绩一、实验目的及任务(1) 掌握使用并行下载程序(2) 掌握数码显示的原理(3) 掌握FPGA开发板的基本结构(4) 设计一个能显示1-9数字的程序,用数码管显示数字
7、二、实验内容与步骤(1)设计译码器的VHDL程序(由计数器得到译码器的输入值)(2)将VHDL程序下载到FPGA芯片中(3)连接连线,观察数码显示的结果(共阴数码管)3、 实验电路或者实验源程序源程序:4、 实验结果实验名称预置分频器实验实验地点理学楼210实验时间2016.12.01实验成绩一、实验目的及任务(1) 掌握使用并行下载程序(2) 掌握VHDL语言(3) 掌握分频器的设计方法(4) 设计一个预置分频器,用扬声器测试分频结果(5) 掌握if语句二、实验内容与步骤(1)根据VHDL语言描述输入法编译和波形仿真(2)将VHDL程序下载到FPGA芯片中(3)连接连线,用扬声器听不同分频数
8、的声音三、实验电路或者实验源程序源程序:四、实验结果实验名称交通灯控制器实验实验地点理学楼210实验时间2016.12.12实验成绩一、实验目的及任务(1) 掌握使用并行下载程序(2) 掌握VHDL语言(3) 掌握时序逻辑电路的设计方法(4) 设计一个交通灯控制器,用LED显示控制过程(5) 掌握使用process进程二、实验内容与步骤(1)根据VHDL语言描述输入法编译和波形仿真(2)将VHDL程序下载到FPGA芯片中(3)连接连线,模拟观察交通灯控制的过程三、实验电路或者实验源程序(1)顶层模块图:(2) 数码管VHDL: (3) 状态VHDL:四、实验结果实验心得在刚开始学习电子设计自动化那几节课,我感觉这课程挺无聊的,各种型号、各种构造、各种下载方式搞得我眼花缭乱。在第五章开始学习VHDL编程语法的时候,虽然听得是很仔细,却总是感觉并没有真正了解。当开始安排实验课程之后,才对这门课程有了更为深刻的认识,这个科目是个更偏向于实践的课程,自我感觉,实验需要赶上理论课程,因为我觉得在实验中,我能更全面的了解整个FPGA工程的构造,就像是面向对象编程的思想,先抽象出一个整体,在把各个方面的东西具体化,进而全面了解整个体统,而不是先把各个整体弄出来,然后再拼装成一个整体。事实证明,我的想法是对的。经过第二个实验之后,我觉得我已经了解FP
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 广西社会工作者成绩复核流程及办理指南
- 小学生作文辩论课件
- 《铸智慧殿堂》课件
- 《构建物联网》课件
- 专职安全生产管理人员(C类)模拟试题含答案(附解析)
- 配电线路工专业模考试题与参考答案解析
- 2024年11月预防医学考试题(附答案解析)
- 11月财务报表管理模拟试题(附参考答案解析)
- 航空物流中的航空货运标准化与规范化考核试卷
- 互联网生活服务行业智能硬件应用考核试卷
- 各类安全事故案例图片合集
- 通信原理1抽样定理课件
- 浙江理工大学研究生培养方案专家论证意见表
- 高空坠落事故专项应急救援预案
- TCWAN 0027-2022 TCEEIA 584-2022 新能源汽车铝合金电池托盘焊接制造规范
- 中国历史地理概论课件
- 大倾角皮带输送机设计(全套图纸)
- 《老北京四合院》
- 筋膜间室综合征
- 基于UC3842的反激式开关电源的设计
- 生态防护林建设项目建议书范文
评论
0/150
提交评论