



下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、高性能锁相环 PE3293 及其应用摘要: 在无线通信中, 降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293是 Peregrine公司生产的高性能. GHz 550MHz双模整数分频集成锁相环电路,它具有超低的寄生输出。文中介绍了PE3293 的特点功能和组成原理,给出了PE3293在频率综合器设计 中 的 应 用 电路。关键词:频率合成器;相位噪声;寄生输出; PLL ; PE3293 引言在无线应用中, 相位噪声和寄生输出是频率合成器的关键参数。 、 和等相位调制蜂窝系统的系统设计均需要低噪声的频率合成模块,同时频率切换时间和寄生输出的抑制对系统也很重要
2、。频率合成器作为一种高质量的信号源,与电子系统的性能有很大关系。在通信系统中,使用高稳定的信号源,可以充分利用频率资源。实际上, 在电子对抗、导航等电子系统中,高指标的信号源会给系统带来良好的性价比,从而为系统设计师提供可靠的技术保障。频率合成主要有直接式、 锁相式和直接数字式三种方法。其中直接式频率合成法由于输出的谐波、噪声及寄生频率均难以抑制而较少采用;目前广泛采用的直接数字式频率合成方法也面临输出频率上限难以提高和寄生输出难以抑制两个难题。 而锁相式频率合成器是七十年代锁相技术发展和应用的结果,随着集成化程度的越来越高, 各种控制电路、 程序分频器、 鉴频鉴相器等数字电路目前已可集成到一
3、个芯片中。 因此,现在,许多微波和毫米波频率合成器的设计往往采用锁相式的频率合成方法来实现。 的特点功能主要特点是公司生产的一款高性能双模整数分频集成锁相环,它内部集成了脉冲整形电路、鉴频鉴相器电路、预分频、程序分频器、÷和÷两个双模式分频器、控制电路和锁相指示等电路。由于该采用了的专利技术,因此,它的寄生输出成分在整个工作频段内都极低。具有以下特点:采用先进的寄生输出抑制技术,具有非常好的相位噪声特性和较高的频率稳定度;具有÷和÷前者的工作频率能达到,后者的工作频率能达到;功耗很小,采用双环工作模式时,其典型工作电流为;工作电压为;具有脚和脚两种封装形
4、式;可用于基站、和手持式无线产品中。引脚说明具有图和图所示的两种封装形式其中脚封装只比脚封装多个保留引脚,其余引脚的引脚定义均相同,表所列是脚封装的引脚定义。表 1 PE3293(以 20 脚 TSSOP封装为例)的引脚定义序号名称类型功能描述1N/C不连接2VDD电源, 2.7 3.3V ,需用一个电容就近旁路接地3CP1输出PLL1 内部的脉冲成形输出,用作外部VCO的输入驱动4GND地端5fin1输入从 PLL1( RR) VCO来的预分频器输入,最大频率为1.8GHz6Dec1PLL1 的电源去耦端,有必要用一个电容就近接地7VDD1PLL1 预分频器的电源,一般经3.3k 的电阻连到
5、 VDD8fr输入参考频率输入9GND地端10f0LD输出复用器输出, 包括 PLL1 和 PLL2 主计数器或参考计数器输出/时钟检测信号,以及移位寄存器移出数据11Clock输入CMOS时钟输入,在时钟信号的上升沿,各种计数器的串行数据将送入 21bit 的移位寄存器12Data输入二进制串行数据输入,为CMOS输入数据, MSB先, 2bit的LSB 为控制比特负载使能 CMOS入,当 LE 为高时, 21bit 的串行移位移位寄13LE输入存器中的数据字将被送入相应的四个锁存器之一中(由控制比特决定)14VDD2输出PLL1 预分频器的电源,使用时经3.3k 的电阻连到 VDD015D
6、ec2输出PLL1 的电源去耦端,有必要用一个电容就近接地16fin2输入从 PLL1( IF ) VCO来的预分频器输入,最大频率为500MHz17GND地端18CP2输出PLL1 内部的脉冲成形输出,用作外部VCO的输入驱动19VDD2.7 3.3V 电源,需经一个电容就近接地20VDD电源, 2.7 3.3V ,需经一个电容就近接地的组成原理的功能原理框图如图所示,它主要由串行控制寄存器、一个复用输出器以及锁相环和组成。每个都有一组除的整数主计数器、一个参考计数器、一个鉴相器以及带内部补偿电路的内部脉冲成形器,而每个除的整数主计数器则包括一个内部双模预分频器,可用作计数和小数累加。串行数
7、据输入端输入的数据可在时钟的上升沿逐次移入的决定的的移位寄存器的相应地址中。图所示是的寄存器位。如果将用作数据输出,那么移位寄存器中的的内容将在的下降沿送入,这样,和相应的器件就构成了环状结构。()的频率的大小与的值有关,它们之间的关系如下: ( × ) ( )值得注意的是, 为了获得连续的信道, 必须满足小于等于, 而且必须大于等于倍的()。()的频率的大小与的值有关,它们的关系如下: ( ) × ( )同理, 为了获得连续的信道, 必须满足小于等于, 必须大于等于倍的()。可用于决定的分频比,如果为偶整数,那么,可自动化简分,和。相应地,可用于决定的分频比。的典型应用电
8、路非常适合基于基站的无线通信系统,它能保持很低的相位噪声和寄生输出成分,而且功耗非常低,使用也很方便,几乎不需要多少外围电路。它的另一个优点是具有一个高阻输入引脚,因此这就避免了在、和电路中使用功分器的麻烦。在频率综合器的设计中,环路滤波器的优化设计要权衡很多因素,环路带宽一般定为步进频率的。 对二阶环来说, 可以提供快速的锁定时间,而且环路带宽的增加还可以减少锁定时间,但过宽又会导致系统稳定性变差。如果对锁定时间的要求不是很高的阶环在锁定时间和残留中可进行较好的协调。器件中的自带接地电容和成形电路,其中自带的接地电容,而自带的接地电容。对于窄带环路滤波来说,这些电容是相对透明的。但随着环路带
9、宽的增加,内部电容将起主要作用,它将限制环路带宽。而对大多数应用系统来说,这不是考虑的主要因素。比如,当用作步进频率为时,环路带宽可以为。这对于二阶环和三阶环的环路滤波器的设计来说,利用公司的软件很容易实现。该软件可以在公司的主页上免费下载。数据输入端输入的数据在时钟输入的上升沿逐次移入的移位寄存器且( ) 在先,因此,当为高时, 数据送入由图所示的最后位地址位所决定的移位寄存器的相应地址中。比如,当程序对计数器进行控制时,送入寄存器的最后两比特 ( , ) 应为 ( , ) ,计数器中的比特位也应设为。应注意的是, 的工作模式、鉴相器极性和功率控制均可以由和来控制。表 2 PE3293 的计数器设计表分频比MSBLSB地址位S11S10S9S8S7S1S0A14A13A12A11A1011000000111000011120001011-11311111111在该频率合成器的程序控制中,如果控制引脚处于低阻状态,将有可能产生频率波动现象,这种情况可以通过 的串联电阻来解决。在图中,第、和为保留引脚,可以将其连接到地或电源。为
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 中国红尾扯旗鱼项目创业计划书
- 中国桑蚕养殖项目创业计划书
- 中国开源软件项目创业计划书
- 中国集群通信系统项目创业计划书
- 2025年学校教职工公寓租赁合同样本示例
- 中国牛肝菌项目创业计划书
- 中国奶山羊养殖项目创业计划书
- 中国干黄花菜项目创业计划书
- 中国豆制品加工项目创业计划书
- 网络营销与品牌建设-洞察阐释
- 2024年黑龙江医疗卫生事业单位招聘(药学)备考试题库(含答案)
- 2024年新高考1卷数学真题试卷及答案
- 湖北省武汉市洪山区2023-2024学年七年级下学期期末考试语文试卷
- 施工现场水电费协议
- 畜产品加工学复习资料
- 预防接种门诊验收表4-副本
- 离心泵的结构与工作原理通用课件
- 畜牧业的生物安全与疫情防控
- 国开电大可编程控制器应用实训形考任务5
- 关于皮肤科药物知识讲座
- 【小学心理健康教育分析国内外文献综述4100字】
评论
0/150
提交评论