第11章门电路和组合逻辑电路_第1页
第11章门电路和组合逻辑电路_第2页
第11章门电路和组合逻辑电路_第3页
第11章门电路和组合逻辑电路_第4页
第11章门电路和组合逻辑电路_第5页
已阅读5页,还剩73页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、(下)(下)返回返回第第1111章章 组合逻辑电路组合逻辑电路返回返回后一页后一页11.4 11.4 组合逻辑电路组合逻辑电路返回返回前一页前一页 后一页后一页模拟信号:模拟信号:随时间连续变化的信号随时间连续变化的信号前一页前一页 后一页后一页模拟信号模拟信号数字信号数字信号电子电路中的信号电子电路中的信号t1. 数字电路数字电路正弦波信号正弦波信号三角波信号三角波信号t返回返回 数字信号数字信号是一种跃变信号,并且持续时间短暂。是一种跃变信号,并且持续时间短暂。矩形波矩形波t尖顶波尖顶波t前一页前一页 后一页后一页返回返回 处理数字信号的电路称为数字电路,处理数字信号的电路称为数字电路,它

2、注重研究的是输入、输出信号之间的它注重研究的是输入、输出信号之间的逻辑关系。逻辑关系。 在数字电路中,晶体管一般工作在截在数字电路中,晶体管一般工作在截止区和饱和区,起开关的作用。止区和饱和区,起开关的作用。前一页前一页 后一页后一页矩形波矩形波t返回返回 电平的高低一电平的高低一般用般用“1”和和“0”两种状态区别,两种状态区别,若规定高电平为若规定高电平为“1”,低电平为,低电平为“0”则称为正逻则称为正逻辑。反之则称为辑。反之则称为负逻辑。若无特负逻辑。若无特殊说明,均采用殊说明,均采用正逻辑。正逻辑。100VUcc高电平高电平低电平低电平前一页前一页 后一页后一页返回返回2. 数字信号

3、与逻辑信号数字信号与逻辑信号前一页前一页 后一页后一页Vm0.9A0.5A0.1AtptrtfT脉冲幅度脉冲幅度 Vm脉冲上升沿脉冲上升沿 tr 脉冲周期脉冲周期 T脉冲下降沿脉冲下降沿 tf 脉冲宽度脉冲宽度 tp 返回返回前一页前一页 后一页后一页一一. 数制与码制数制与码制返回返回 1.数制:任意进制数表达式的普遍形式为数制:任意进制数表达式的普遍形式为 niii=0NSK N 2.码制码制 逻辑代数(逻辑代数(又称布尔代数又称布尔代数),它是分析和),它是分析和设计逻辑电路的数学工具。设计逻辑电路的数学工具。虽然它和普通代虽然它和普通代数一样也用字母表示变量,数一样也用字母表示变量,但

4、变量的取值只但变量的取值只有有“0”,“1”两种,分别称为逻辑两种,分别称为逻辑“0”和逻和逻辑辑“1”。这里这里“0”和和“1”并不表示数量的大小,并不表示数量的大小,而是表示两种相互对立的逻辑状态。而是表示两种相互对立的逻辑状态。 逻辑代数所表示的是逻辑代数所表示的是逻辑关系逻辑关系,而不,而不是是数量关系数量关系。这是它与普通代数的本质。这是它与普通代数的本质区别。区别。返回返回二二. 逻辑代数的基本运算逻辑代数的基本运算 基本逻辑关系为基本逻辑关系为“与与”、“或或”、“非非”三种。三种。 设:设:开关断开、灯不亮用逻辑开关断开、灯不亮用逻辑 “0”表示,表示,开关闭合、灯亮用开关闭合

5、、灯亮用 逻辑逻辑“1”表示。表示。状态表状态表逻辑表达式:逻辑表达式: Y = A B前一页前一页 后一页后一页B灯灯。220V。A “与与”逻辑关系是指当决定某事件的逻辑关系是指当决定某事件的条条件全部具备时,该事件才发生。件全部具备时,该事件才发生。000101110100ABF返回返回 “或或”逻辑关系是指当决定某事件的逻辑关系是指当决定某事件的条条件之一具备时,该事件就发生。件之一具备时,该事件就发生。前一页前一页 后一页后一页逻辑表达式:逻辑表达式: Y = A + B。+UABY00011101ABY状态表状态表0111返回返回 “非非”逻辑关系是否定或相反的意思。逻辑关系是否定

6、或相反的意思。AY+UR。逻辑表达式:逻辑表达式:Y=A状态表状态表101AY0前一页前一页 后一页后一页返回返回&ABY逻辑符号:逻辑符号:状态表状态表ABY输输 入入输出输出000111100111前一页前一页 后一页后一页Y=A B.逻辑表达式:逻辑表达式: 逻辑关系:逻辑关系:“与非与非”逻辑逻辑即:有即:有“0”出出“1”, 全全“1”出出“0”返回返回“与非与非”门门。&。ABYAB。&“与与”门门Y。1“非非”门门“或非或非” 电路电路逻辑符号:逻辑符号:Y=A+B逻辑表达式:逻辑表达式:状态表状态表ABY输输 入入输出输出0001011001011ABY

7、前一页前一页 后一页后一页即:有即:有“1”出出“0”,全全“0”出出“1”返回返回Y。1“非非”门门。AB1。“或或”门门。“或非或非”门门AB1。Y逻辑状态表逻辑状态表ABY001 100100111输入输入相同相同输出为输出为“1”,输入,输入相异相异输出为输出为“0”,Y= A . B +AB=A B逻辑式逻辑式 =ABY逻辑符号逻辑符号“同或同或”逻辑逻辑逻辑状态表逻辑状态表ABY001 100111001输入输入相同相同输出为输出为“0”,输入,输入相异相异输出为输出为“1”,Y= AB +AB=A B逻辑式逻辑式 =1ABY逻辑符号逻辑符号“异或异或”逻辑逻辑&BAF11

8、BAF2例:根据输入波形画出输出波形例:根据输入波形画出输出波形F2ABF1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全全“0”出出“0”前一页前一页 后一页后一页返回返回前一页前一页 后一页后一页普通代数普通代数不适用!不适用!结合律结合律(A+B)+C=A+(B+C) (A B) C = A (B C).返回返回三三. 逻辑代数的基本公式逻辑代数的基本公式A BBAA+BA B. A B.A+B0001101111100100前一页前一页 后一页后一页CBABCAAA BCB)A(CA BCB)CA(1 BCA A+1=1 A A=A.证证: (A+B) (A+C)

9、.A+(B C)=(A+B) (A+C) .反演律反演律A+B=A B.A B=A+B.1100000011111100列真值表证明:列真值表证明:返回返回(1) A+AB = A (2) A(A+B) = A对偶式对偶式对偶关系:对偶关系: 将某逻辑表达式中的将某逻辑表达式中的与与( )换成换成或或 (+),或或(+)换成换成与与( ),得到一个新的逻,得到一个新的逻辑表达式,即为原逻辑式的对偶式。若原逻辑表达式,即为原逻辑式的对偶式。若原逻辑恒等式成立,则其对偶式也成立。辑恒等式成立,则其对偶式也成立。前一页前一页 后一页后一页证明证明:BA)AA(BA 例如例如:DEBCADCBCAA

10、(3) A(A+B) = AB(4) A+AB = A+BA+A =1A+AB = ABAABABAA 被吸收被吸收返回返回(5) AB+AB = A(6) (A+B) (A+B) = A.四四. 逻辑函数的表示方法逻辑函数的表示方法五五. 逻辑函数式的最小项之和形式逻辑函数式的最小项之和形式 利用上述逻辑代数的基本公式,可对某些利用上述逻辑代数的基本公式,可对某些逻辑关系式进行运算和简化,逻辑关系式进行运算和简化,则可使用较少的则可使用较少的逻辑门实现同样的逻辑功能。逻辑门实现同样的逻辑功能。从而可节省器件,从而可节省器件,降低成本,提高电路工作的可靠性。降低成本,提高电路工作的可靠性。前一

11、页前一页 后一页后一页例例1:ABCABC+AB化简化简 Y= AB (C + C) +AB= AB+AB = B返回返回六六. 逻辑函数的公式化简法逻辑函数的公式化简法 吸收吸收例例3:化简化简CBACBAY CBCBAY )(CBCBA CBA A B=A+B.BABAA 前一页前一页 后一页后一页例例2: 证明:证明:AB+AC+BC=AB+ACAB+AC+(A+A)BC吸收吸收吸收吸收=AB +AC左边左边=AB +ABC + AC +ACB=返回返回 组合逻辑电路:任何时刻电路的输出状组合逻辑电路:任何时刻电路的输出状态只取决于该时刻的输入状态,而于该时刻态只取决于该时刻的输入状态,

12、而于该时刻以前的电路状态无关。以前的电路状态无关。组合逻辑电路框图组合逻辑电路框图X1XnX2Y2Y1Yn. . . . .组合逻辑电路组合逻辑电路输入输入输出输出前一页前一页 后一页后一页返回返回 1 . 由逻辑图写出输出端的逻辑表达式由逻辑图写出输出端的逻辑表达式2. 运用逻辑代数化简或变换运用逻辑代数化简或变换3. 列逻辑状态表列逻辑状态表4. 分析逻辑功能分析逻辑功能已知逻辑电路已知逻辑电路确定确定逻辑功能逻辑功能分析步骤:分析步骤:前一页前一页 后一页后一页返回返回Y1.AB。&YY3Y2.例例 1:分析下图的逻辑功能:分析下图的逻辑功能 1. 写出逻辑表达式写出逻辑表达式Y

13、 = Y2 Y3= A AB B AB.A B.A B.A.A B.B前一页前一页 后一页后一页返回返回2. 应用逻辑代数化简应用逻辑代数化简Y = A AB B AB. = A AB +B AB.= AB +AB反演律反演律 = A (A+B) +B (A+B).反演律反演律前一页前一页 后一页后一页 = A AB +B AB.返回返回 3. 列逻辑状态表列逻辑状态表ABY001 100111001 4. 分析逻辑功能分析逻辑功能 输入输入相同相同输出为输出为“0”,输入,输入相异相异输出为输出为“1”,称为称为“异或异或”逻辑关系。这种电路称逻辑关系。这种电路称“异或异或”门门。Y= AB

14、 +AB=A B逻辑式逻辑式 =1ABY逻辑符号逻辑符号前一页前一页 后一页后一页返回返回1. 写出逻辑式写出逻辑式例例 2:分析下图的逻辑功能:分析下图的逻辑功能。.&。&。1。1.BAY&A B.Y = AB AB .A B AB= AB +AB化简化简前一页前一页 后一页后一页返回返回 2. 列逻辑状态表列逻辑状态表ABY001 100100111Y= AB +AB3. 分析逻辑功能分析逻辑功能 输入输入相同相同输出为输出为“1”,输入,输入相异相异输出为输出为“0”,称为称为“判一致电路判一致电路”,可用于判断各输入端的,可用于判断各输入端的状态是否相同。状态是

15、否相同。前一页前一页 后一页后一页返回返回例例 3:分析下图的逻辑功能:分析下图的逻辑功能Y。&。&。1.BA&C写出逻辑式:写出逻辑式:=AC +BCA101AY=AC BC设:设:C=1前一页前一页封锁封锁打开打开选通选通A信号信号前一页前一页 后一页后一页返回返回例例 3:分析下图的逻辑功能:分析下图的逻辑功能封锁封锁打开打开B0Y。&。&。1.BA&C11B选通选通B信号信号写出逻辑式:写出逻辑式:=AC +BCY=AC BC设:设:C=0前一页前一页 后一页后一页返回返回21.7.2 21.7.2 组合逻辑电路的综合组合逻辑电路的综合根

16、据逻辑功能要求根据逻辑功能要求逻辑电路逻辑电路设计设计 1. 由逻辑要求,列出逻辑状态表由逻辑要求,列出逻辑状态表 2. 由逻辑状态表写出逻辑表达式由逻辑状态表写出逻辑表达式 3. 简化和变换逻辑表达式简化和变换逻辑表达式 4. 画出逻辑图画出逻辑图设计步骤如下:设计步骤如下:前一页前一页 后一页后一页返回返回例例 1:设计一个三变量奇偶检验器。:设计一个三变量奇偶检验器。 要求要求: 当输入变量当输入变量A、B、C中有奇数个同时为中有奇数个同时为“1”时,输出为时,输出为“1”,否则为,否则为 “0”。用用“与非与非”门实现。门实现。 1. 列逻辑状态表列逻辑状态表 A B C Y 0 0

17、0 00 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1前一页前一页 后一页后一页返回返回 2. 写出逻辑表达式写出逻辑表达式 A B C Y 0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1ABCCBACBACBAY 前一页前一页 后一页后一页取取 Y=“1”( 或或Y=“0” ) 列逻辑式列逻辑式取取 Y = “1”若输入变量为若输入变量为“1”,则取,则取输入变量本身输入变量本身(如如 A );若输入变量为若输入变量为“0”则取其则取其反变量反变量(如如 A )。各组合之间各组

18、合之间是是“或或”关系关系在一种组合中,各输入在一种组合中,各输入变量之间是变量之间是“与与”关系关系ABCCBACBACBA 返回返回 3. 画出逻辑图画出逻辑图0110011111&000101110111前一页前一页 后一页后一页返回返回例例 2: 某工厂有某工厂有A、B、C三个车间和一个自备三个车间和一个自备电站,站内有两台发电机电站,站内有两台发电机G1和和G2。G1的容量是的容量是G2的两倍。如果一个车间开工,只需的两倍。如果一个车间开工,只需G2运行即运行即可满足要求;如果两个车间开工,只需可满足要求;如果两个车间开工,只需G1运行,运行,如果三个车间同时开工,则如果三个

19、车间同时开工,则G1和和 G2均需运行。均需运行。试画出控制试画出控制G1和和 G2运行的逻辑图。运行的逻辑图。前一页前一页 后一页后一页 设:设:A、B、C分别表示三个车间的开工状态:分别表示三个车间的开工状态:开工为开工为“1”,不开工为,不开工为“0”; G1和和 G2运行为运行为“1”,不运行为,不运行为“0”。1. 根据逻辑要求列状态表根据逻辑要求列状态表 首先假设逻辑变量、逻辑函数取首先假设逻辑变量、逻辑函数取“0”、“1”的含义。的含义。返回返回 逻辑要求:如果一个车逻辑要求:如果一个车间开工,只需间开工,只需G2运行即可运行即可满足要求;如果两个车间满足要求;如果两个车间开工,

20、只需开工,只需G1运行,如果运行,如果三个车间同时开工,则三个车间同时开工,则G1和和 G2均需运行。均需运行。开工开工“1” 不开工不开工“0”运行运行“1” 不运行不运行“0”1. 根据逻辑要求列状态表根据逻辑要求列状态表前一页前一页 后一页后一页1 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G20001 11 0 1返回返回2. 由状态表写出逻辑式由状态表写出逻辑式取取 G = “1”若输入变量为若输入变量为“1”则取则取输入变量本身输入变量本身(如如A );若输入变量为若输入变量为“0”则取则取其反变量

21、其反变量(如如 A )。ABCCABCBABCAG1 前一页前一页 后一页后一页1 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G20001 11 0 1在一种组合中,各输入在一种组合中,各输入变量之间是变量之间是“与与”关系关系各组合之间是各组合之间是“或或”关关系系ABCCBACBACBAG2 返回返回 3. 化简逻辑式化简逻辑式4. 用用“与非与非”门构成逻辑电路门构成逻辑电路前一页前一页 后一页后一页ABCCABCBABCAG1 ABCCBACBACBAG2 ACBCAB ACBCAB1 GACBCAB

22、ABCCBACBACBA2 G返回返回例:用例:用“与非与非”门实现下面逻辑关系,画出逻辑门实现下面逻辑关系,画出逻辑图图F=AB+AC+ABC =AB+AC+ABC=AB AC ABC.ACB11&.FAC前一页前一页 后一页后一页返回返回&=11.AiCiSiCi-1Bi逻辑图逻辑图COCO1AiBiCi-1SiCi半加器构成的全加器半加器构成的全加器11 iiiiiiiCACBBAC1 iiiiCBAS前一页前一页 后一页后一页返回返回21.9 21.9 编码器编码器 把二进制码按一定规律编排,使每组代把二进制码按一定规律编排,使每组代码具有一特定的含义,称为编码。码具有

23、一特定的含义,称为编码。具有编码功能的逻辑电路称为编码器。具有编码功能的逻辑电路称为编码器。n 位二进制代码有位二进制代码有 2n 种组合,可以表示种组合,可以表示 2n 个信息;个信息;要表示要表示N个信息所需的二进制代码应满足个信息所需的二进制代码应满足 2n N。前一页前一页 后一页后一页返回返回21.9.1 二进制编码器二进制编码器将输入信号编成二进制代码的电路。将输入信号编成二进制代码的电路。2n个个n位位编码器编码器二二进进制制代代码码高高低低电电平平信信号号前一页前一页 后一页后一页返回返回1. 分析要求:分析要求: 输入有输入有8个信号,即个信号,即 N=8,根据,根据 2n

24、N 的的关系,即关系,即 n=3,即输出为三位二进制代码。,即输出为三位二进制代码。例:设计一个编码器,满足以下要求:例:设计一个编码器,满足以下要求:a、将、将 I0、I1、I7 8个信号编成二进制代码。个信号编成二进制代码。b、编码器每次只能对一个信号进行编码,不、编码器每次只能对一个信号进行编码,不 允许两个或两个以上的信号同时有效。允许两个或两个以上的信号同时有效。c、设输入信号高电平有效。、设输入信号高电平有效。前一页前一页 后一页后一页返回返回输入输入输输 出出Y2 Y1 Y00 0 10 1 11 0 10 0 00 1 01 0 01 1 01 1 1I0I1I2I3I4I5I

25、6I7 2. 列编码表:列编码表:前一页前一页 后一页后一页返回返回 3. 写出逻辑式并转换成写出逻辑式并转换成“与非与非”式式Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7.= I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7.= I1 + I3+ I5 + I7前一页前一页 后一页后一页返回返回 4. 画出逻辑图画出逻辑图.&1111111.I7I6I5I4I3I1I2Y2Y1Y010000000111前一页

26、前一页 后一页后一页返回返回将十进制数将十进制数 09 编成二进制代码的电路编成二进制代码的电路21.9.2 二二 十进制编码器十进制编码器10个个4位位编码器编码器二二进进制制代代码码高高低低电电平平信信号号前一页前一页 后一页后一页表示十进制数表示十进制数返回返回000输输 出出输输 入入Y1Y2Y00 (I0)1 (I1)2 (I2)3 (I3)4 (I4)5 (I5)6 (I6)7 (I7)8 (I8)9 (I9)Y30001110100001111000110110000000000111 列编码表:列编码表:四位二进制代四位二进制代码可以表示十码可以表示十六种不同的状六种不同的状态

27、,其中任何态,其中任何十种状态都可十种状态都可以表示以表示09十十个数码,最常个数码,最常用的是用的是8421码。码。前一页前一页 后一页后一页8421BCD码编码表码编码表返回返回 写出逻辑式并化成写出逻辑式并化成“或非或非”门和门和“与非与非”门门Y3 = I8+I9 = I4 + I5 I6 +I7.Y2 = I4 +I5 +I6 +I7Y1 = I2 +I3 +I6 +I7 = I2 + I6 I3 +I7.Y0 = I1 +I3 +I5 +I7 +I9.= I1+I9 I3 +I7 I5 +I7.前一页前一页 后一页后一页返回返回1& 1 1 1 1 1 1. I1 I2 I

28、3 I4 I5 I6 I7 I8 I9Y3Y2Y1Y0画出逻辑图画出逻辑图1000000001110110100前一页前一页 后一页后一页返回返回 当有两个或两个以上的信号同时输入编当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高码电路,电路只能对其中一个优先级别高的信号进行编码。的信号进行编码。 即即允许几个信号同允许几个信号同时有效,但电路只对时有效,但电路只对其中优先级别高的的信号进行编码其中优先级别高的的信号进行编码,而对,而对其它优先级别低的信号不予理睬。其它优先级别低的信号不予理睬。前一页前一页 后一页后一页21.9.3 优先编码器优先编码器返回返回T4147

29、 编码器功能表编码器功能表I9Y0I8I7I6I5I4I3I2I1Y1Y2Y3 1 1 1 1 1 1 1 1 1 1 1 1 1输输 入入 (低电平有效低电平有效)输输 出出(8421反码反码) 0 0 1 1 0 1 0 0 1 1 1 1 1 0 1 0 0 0 1 1 1 0 1 0 0 1 1 1 1 1 0 1 0 1 0 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 0前一页前一页 后一页后一页返回返回GND 1287654YYIIIII09123

30、3 YIIIIYNUCC16 15 14 13 12 11 10 91 2 3 4 5 6 7 8T4147前一页前一页 后一页后一页低电平低电平有效有效引脚图引脚图返回返回 译码是编码的反过程,它是将代码的组合译码是编码的反过程,它是将代码的组合译成一个特定的输出信号。译成一个特定的输出信号。21.10.1 二进制译码器二进制译码器8个个3位位译码器译码器二二进进制制代代码码高高低低电电平平信信号号前一页前一页 后一页后一页返回返回输输 入入A B CY0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 0 1 0 0 0 0 0 0 00 0 1 0 1 0 0 0 0 0 00 1 0

31、0 0 1 0 0 0 0 00 1 1 0 0 0 1 0 0 0 01 0 0 0 0 0 0 1 0 0 01 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 01 1 1 0 0 0 0 0 0 0 1输输 出出状状 态态 表表 例:三位二进制译码器(输出高电平有效)例:三位二进制译码器(输出高电平有效)前一页前一页 后一页后一页返回返回写出逻辑表达式写出逻辑表达式Y0=A B CY1=A B CY7=A B CY2=A B CY3=A B CY4=A BCY6=A B CY5=A B C前一页前一页 后一页后一页返回返回111.&.Y0Y1Y2Y

32、3Y4Y5Y6Y7CBA0 1 11 0 010000000逻辑图逻辑图前一页前一页 后一页后一页返回返回0Y1Y2Y3Y0A1AS2-4线译码器线译码器ABCD三态门三态门三态门三态门三态门三态门三态门三态门AEBECEDE总线总线时时,当当 0 S前一页前一页 后一页后一页返回返回000数据数据0Y1Y2Y3Y0A1AS2-4线译码器线译码器ABCD三态门三态门三态门三态门三态门三态门三态门三态门AEBECEDE总线总线前一页前一页 后一页后一页时时,当当 0 S脱离总线脱离总线全为全为“1”返回返回CT74LS139型型译码器译码器前一页前一页 后一页后一页引线排列图引线排列图GND11

33、11 1 1 1321010YYYYAAS16 15 14 13 12 11 10 91 2 3 4 5 6 7 874LS1393210102222222YYYYAASUCC 双双 2/4 线译码器线译码器A0、A1是输入端是输入端Y0Y2是输出端是输出端 S 是使能端是使能端返回返回CT74LS139型型译码器译码器前一页前一页 后一页后一页双双 2/4 线译码器线译码器A0、A1是输入端是输入端Y0Y2是输出端是输出端 S 是使能端是使能端 输输 入入 输输 出出SA0A1Y0110000011001101110139功能表功能表 Y1Y2Y3111011101110111S = 0时译

34、码器工作时译码器工作输出低电平有效输出低电平有效返回返回20.10.2 20.10.2 二二- -十进制十进制 在数字电路中,常常需要把运算结果用在数字电路中,常常需要把运算结果用十进制显示出来,这就要用显示译码器。十进制显示出来,这就要用显示译码器。二二 十十进进制制代代码码译译码码器器驱驱动动器器显显示示器器前一页前一页 后一页后一页返回返回。.abcdefg共阴极接法共阴极接法gfedcba 1. 半导体数码管半导体数码管 由七段发光二极管构成由七段发光二极管构成例:例: 共阴极接法共阴极接法a b c d e f g 0 1 1 0 0 0 01 1 0 1 1 0 1gfedcbag

35、fedcba低低电电平平时时发发光光高高电电平平时时发发光光。.。a bcdefg共阳极接法共阳极接法。前一页前一页 后一页后一页返回返回 2. 七段译码显示器七段译码显示器前一页前一页 后一页后一页Q3 Q2Q1Q0agfedcb译译码码器器二二 十十进进制制代代码码7个个4位位10010111111(共阴极共阴极)返回返回前一页前一页 后一页后一页Q3 Q2 Q1 Q0a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 00 0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论