电梯控制电路设计_第1页
电梯控制电路设计_第2页
电梯控制电路设计_第3页
电梯控制电路设计_第4页
电梯控制电路设计_第5页
已阅读5页,还剩28页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电梯控制电路设计电梯控制电路设计电梯控制电路设计电子技术课程设计电子技术课程设成绩评定表计设计课题:电梯控制电路设计学院名称:专业班级:学生姓名:学号:指导教师:设计地点:31-225设计时间:2014-7-72014-7-14指导教师意见:成绩:签名:年月日2单片机原理与接口技术课程设计电子技术课程设计课程设计名称:电梯控制电路设计专业班级:学生姓名:学指导教号师:课程设计地点:课程设计时间:2014-7-7 2014-7-14电子技术课程设计任务书学生姓名专业班级学号53单片机原理与接口技术课程设计题目电梯控制电路设计课题性质工程设计课题来源自拟指导教师刘林芝设计一个简易4 层电梯控制电路

2、,具体指标如下:主要内容(参数)( 1)观察电梯的工作过程,描述出所设计电梯控制电路的逻辑功能。( 2)电梯升降一层所需时间可自行设计。( 3)能记忆电梯内、外的所有请求信号,并按照电梯运行规则按顺序响应,每个信号保留至执行后消失。任务要求(进度)第 1-2 天:熟悉课程设计任务及要求,查阅技术资料,确定设计方案。第 3-4 天:按照确定的方案设计单元电路。要求画出单元电路图,元件及元件参数选择要有依据,各单元电路的设计要有详细论述。第 5-6 天:撰写课程设计报告。要求内容完整、图表清晰、文理流畅、格式规范、方案合理、设计正确,篇幅合理。主要参考资料1 5 版)M 北京:高等教育出版社, 2

3、0042 阎石数字电子技术基础(第5 版)M 北京:高等教育出版社,20063 陈光明 . 电子技术书课程设计与综合实训 M 北京航空航天出版社 . 2007审查意见系(教研室)主任签字:年月日目录一课程设计目的.54单片机原理与接口技术课程设计二. 课程设计的内容及要求.52.1课程设计内容.52.2课程设计要求.5三. 正文部分 .73.1 按键控制模块 .7.3.1.1目标楼层号按钮编码电路73.1.2比较制动电路 .1 0.3.1.3与逻辑起动控制 1. 1.3.2数码管显示模块.123.2.1显示译码器组成电路如下.123.2.2CD4510(可逆计数器)组成电路. 163.3脉冲发

4、生器模块.173.3.1、0.2S 脉冲发生器 .173.3.2、6S 脉冲发生器 .183.4、LED滚动显示模块.193.4.1、LED显示电路译码器.193.4.2三位二进制可逆计数器.203.4.3、LED显示器 .223.5原理图 .23四. 设计总结 .23附录 1. 整体电路图 .245单片机原理与接口技术课程设计电梯控制电路设计一、课程设计目的:通过本课程设计, 使学生加强对电子技术课程内容的理解和掌握, 学会使用半导体元件和集成电路, 掌握电子电路的基本分析方法和设计方法, 进一步提高分析解决实际问题的综合能力。二、课程设计的内容及要求:2.1 课程设计内容:设计集中控制电梯

5、的控制、信号显示电路2.2 课程设计要求:1、基本技术要求 :(1) 设计模拟位移传感器信号的脉冲发生器, 脉冲周期为6 秒;(2) 设计由模拟位移传感器信号的脉冲发生器驱动的楼层号数码管显示电路, 设置楼层号 07 号(0 号为地下室 );(3) 设计 LED滚动箭头方向显示电路;(4) 设计电梯集中控制电路, 要求具有以下功能:采用起动键和楼层号键实现起动控制(两种键均按下时电梯起动);电梯起动后 LED滚动箭头方向显示电路开始按图 5(A)或图 5(B)从起始状态工作,循环周期为 1.6 秒(每个图案显示 0.2 秒)。当电梯停止时,要求复位起始状态;电梯运行时, 楼层号数码管显示电路在

6、电梯到达某层时 (对应模拟位移传感器信号的脉冲发生器输出的下降沿)显示该层楼号;电梯运行至目标楼层时, 电梯自动停止;96单片机原理与接口技术课程设计图 5(A)上行方向循环显示7单片机原理与接口技术课程设计图 5( B)下行方向循环显示(方向箭头移动 显示) LED显示器显示译码器(楼层号显示) 数码管显示器显示译码器按钮起动控制与逻辑动控制复位N进制可逆计数器M进制可逆计数器A=B保持标志输出目标楼层号按钮编码电路方向信号脉冲发生器模拟位移传感器信号脉冲发生器比较制动电路CR有效CR有效A=B时置 0CR有效制动信号(A=B)三、正文部分3.1 按键控制模块图 6参考电路原理框图3.1.1

7、 目标楼层号按钮编码电路器件组成: 74148(83 编码器),八个限流电阻,八个开关。74148是一个八线 - 三线优先级编码器。如图所示的是八线- 三线编码器74148 的惯用符号及管脚图引脚图。8单片机原理与接口技术课程设计74148优先编码器为16 脚的集成芯片,除电源脚VCC(16)和 GND(8)外,其余输入、输出脚的作用和脚号如图中所标。其中I0 I7 为输入信号, A2,A1,A0 为三位二进制编码输出信号,IE 是使能输入端, OE是使能输出端, GS为片优先编码输出端。由 74148 真值表可列输出逻辑方程为A2=(I4+I5+I6+I7)IEA1A0=(I2I4I5+I3

8、I4I5+I6+7)(I1I2I4I6+I3I4I6+I5I6+I7)· IE· IE9单片机原理与接口技术课程设计使能输出端OE的逻辑方程为:OE=I0 ·I1 ·I2 ·I3 · I4 ·I5 ·67· IE当使能输入IE=1 时,禁止编码、 输出( 反码) :A2,A1,A0 为全 1( 如表第一行所示) 。当使能输入IE=0 时,允许编码,在I0 I7 输入中,输入I7 优先级最高, 其余依次为: I6,I5,I4,I3,I2,I0, I0 等级排列。OE为使能输出端,它只在允许编码(IE=0)

9、,而本片又没有编码输入时为0(如表中第二行所示) 。扩展片优先编码输出端GS的逻辑方程为: GS=(I0+I1+I2+I3+I4+I5+I6+I7)·IEGS 为片优先编码输出端,作为与逻辑起动控制的一个输入控制信号,它在允许编码 (IE=0) ,且有编码输入信号时为 0( 如表中第三至第十行 ) ;若允许编码而无编码输入信号时为 1( 如表第二行 ) ;在不允许编码 (IE=1) 时,它也为 1( 如表第一行) 。GS=0 表示“电路工作,而且有编码输入”功能表如下( 74148 优先编码器真值表):输入输出IEI0I1I2I3I4I5I6I7A2A1A0GSOI1XXXXXXXX

10、11111011111111111100XXXXXXX0000010XXXXXX00010XXXXX00100XXXX00110XXX011100010XX0111010X01111000111110单片机原理与接口技术课程设计3.1.2 比较制动电路器件组成 :CD4585功能说明: CD4585为四位数值比较器,输入端十号接A0,七号接 A1,二号接 A2,十五号接A3。A0、A1、A2、A3 分别接八进制可逆计数器的输出端。输入端十一号接B0,九号接B1,一号接 B2,十四号接B3。B0、B1、B2 分别接编码器的输出端, B3 接地。 A 与 B 进行比较,输出端F(A>B)作为

11、与三位二进制可 逆计数器中的异或门控制输入端,F( A=B)通过与非门与上述起动控制中的与门相连作为制动信号。 当 A=B时使八进制可逆计数器停止计数并保持。脉冲发生器的清零端有效, 停止产生脉冲并保持。 三位可逆计数器复位。 输出端(A>B)(A<B)作为方向信号控制八进制可逆计数器、三位二进制可逆计数器, 使其实现加计数和减计数。为了输出F(A=B)的输出控制信号,应使输入端的A<B接地, A>B, A=B接高电平。电路图如下:2211单片机原理与接口技术课程设计补充说明:CD4585是四位数字比较器, 可比较他的两个输入, 比较后在 A>B, A=B, A&

12、lt;B这三个输出端输出,输入形式可以是二进制,也可以是BCD码。3.1.3 与逻辑起动控制器件组成: CD407(3三 3 与门)、CD406(9六反相器) 、开关、限流电阻。功能说明:按钮起动控制、编码电路输出标示GS有效与比较制动电路A=B 不成立, 三者均满足时, 与逻辑起动控制输出为高电平,控制 D 触发器构成的三位二进制可逆计数器的清零端,和 555 定时器组成的0.2S 和 6S 周期脉冲发生器的清零端。当此与逻辑起动控制的输出为高电平时,脉冲发生器产生正常脉冲,三位二进制可逆计数器正常计数。当此与逻辑起动控制的输出为高电平时,脉冲发生器产生正常脉冲,三位二进制可逆计数器正常计数

13、。当此与逻辑起动控制的输出为低电平时,脉冲发生器停止产生脉冲, 并保持,12单片机原理与接口技术课程设计三位二进制可逆计数器停止计数,并保持。开关闭合为高电平有效。电路图如下:3.2 数码管显示模块3.2.1 显示译码器组成电路如下:组成器件: CD4511显示译码器、LED(数码管)显示器CD4511是一个用于驱动共阴极LED(数码管) 显示器的 BCD码七段码译 码器,特点是:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS13单片机原理与接口技术课程设计电路能提供较大的拉电流。可直接驱动CD4511芯片图及引脚如下:LED显示器。图 3-2CD4511的引脚图CD4511引脚

14、功能:BI :4 脚是消隐输入控制端, 当 BI=0时,不管其它输入端状态是怎么样的, 七段数码管都会处于消隐也就是不显示的状态。LE:锁定控制端,当LE=0时,允许译码输出。LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。LT:3 脚是测试信号的输入端,当BI=1 ,LT=0时,译码输出全为1,不管输入DCBA 状态如何, 七段均发亮全部显示。 它主要用来检测数7 段码管是否有物理损坏。A1、A2、A3、A4、为 8421BCD码输入端。a、b、c、d、e、f 、g:为译码输出端,输出为高电平1 有效。 CD4511的里面有上拉电阻,可直接或者接一个电阻与七段数码管接口。

15、14单片机原理与接口技术课程设计CD4511具有锁存、译码、消隐功能,通常以反向器作输出级, 通常用以驱动LED。其引脚图如上图所示。各引脚名称:其中7、1、2、6 分别表示A、B、C、D。5、4、3 分别表示LE、BI 、LT。13、12、11、10、9、15、14 分别表示 a、b、c、d、e、f 、g。左边引脚表示输入,右边引脚表示输出,还有两个引脚8、16 分别表示的是接地和VDD.CD4511的工作原理1. CD4511的真值表如下表所示2. 译码器:CD4511译码器用两级或非门担任,为了简化电路先用二输入端 与非门对输入数据B、C 进行组合,得出00、01、10、11(用二进制对

16、B、C编码)四项,然后将输入的数据A、D 一起用或非门译码。3. 锁存功能 : 译码器的锁存电路由传输门和反向器组成,传输门的导通或截止由控制端LE 的电平状态。当 LE 为低电平导通时, TG2截止;当 LE为高电平时, TG1截止,TG2导通, 此时有锁存作用。15单片机原理与接口技术课程设计4. 消隐:BI为消隐功能端,该端施加低电平后,迫使七段数码管均处于熄灭状态,不显示数字,即字形消隐。消隐输出 J=(B+C)D+BI。如不考虑消隐BI 项,便得J=(B+C)D。根据上式, 当输入 BCD代码从 1010 1111 时, J 端都为高电平,从而使显示器中的字形消隐。输入输出LEBIL

17、IDCBAabcdefg显示XX0XXXX11111118X01XXXX0000000消隐01100001111110001100010110000101100101101101201100111111001301101000110011401101011011011501101100011111601101111110000701110001111111801110011110011901110100000000消隐01110110000000消隐01111000000000消隐01111010000000消隐01111100000000消隐0111111000000消隐111XXXX缓存消

18、隐CD4511的真值表16单片机原理与接口技术课程设计3.2.2 CD4510(可逆计数器)组成电路器件组成: CD4510(可逆计数器)功能说明:CD4510器件的 1 号接地,15 号接 CP端,9 号接地。10 号 UP/DOWN接 F(A<B),以控制加减计数。 5 号 CARRYIN接 F(A=B)为低电平时, UP/DOW为N 高,进行加计数, UP/DOW为N 低,进行减计数。2 号 DOU,T14 号 COU,T11 号 BOUT,6 号 AOUT,分别接 CD4510的 D,C,B,A 作为地址端以驱动显示译码器。在使用时先将 9 号接高电平,使CD4510复位,然后再

19、使9 号接地。CD4510为可预置BCD可逆计数器,该器件主要尤四位具有同步时钟的D型触发器(具有选通结构,提供T 型触发器功能)构成。具有可预置数、加减计数器和多片级联使用等功能。 CD4510具有复位 CR,置数控制 LD、并行数据D0 D3、加减控制 U/D、时钟 CP和进位 CI 等输入。 CR为高电平时,计数器清零。当LD 为高电平时, D0 D3上的数据置入计数器中,CI 控制计数器的计数操作,CI 0 时,允许计数。此时,若U/D 为高电平,在CP时钟上升沿计数器加1 计数;反之,在 CP时钟上升沿减1 计数。除了四个Q输出外,还有一个进位/ 错位输出CO/BO。电路图如下:功能

20、表如下:17单片机原理与接口技术课程设计CRLDCIU/DCPQ1XXXX清零01XXX预置数0001加计数0000减计数001XX保持3.3 脉冲发生器模块3.3.1 、0.2S 脉冲发生器器件组成: NE555定时器,电阻,电容。功能说明:根据NE555定时器构成多谐振荡器,使其周期为0.2S ,周期公式为: T=(R1+2R2)*C/1.43 ,R1=10K,R2=10K, C=10UF。与之间的 0.015UF 电容为抗干扰电容。 清零端和与逻辑起动控制输出端即 CD4073的输出相连,可实现清零。只有当按钮起动控制、编码电路输出标识GS有效与比较控制电路 A=B不成立三者均满足时,与

21、逻辑起动控制的输出为高电平,清零端无效,脉冲发生器产生正常脉冲;当上述三者只要有一个不成立时, 与逻辑起动控制的输出为低电平, 清零端有效,脉冲发生器停止产生脉冲,并保持。电路图如下:18单片机原理与接口技术课程设计0.2s脉冲发生器555 定时器功能表:阈值输入( VN)触发输入( VN)复位( RD)输出( VO)放电管( T) XX00导通2Vcc 32Vcc 31 Vcc31Vcc 311截止10导通2Vcc31Vcc31不变不变3.3.2 、6S 脉冲发生器器件组成: NE555定时器,电阻电容。功能说明:根据NE555定时器构成多谐振荡器,使其周期为6S,周期公式为: T=(R1+

22、2R2)*C/1.43 , R1=82K, R2=390K,C=10UF。与之间的0.015UF电容为抗干扰电容。清零端和与逻辑起动控制输出端即CD4073的输出相连,可19单片机原理与接口技术课程设计实现清零。只有当按钮起动控制、 编码电路输出标识GS有效与比较控制电路A=B不成立三者均满足时, 与逻辑起动控制的输出为高电平,脉冲发生器产生正常脉冲;当上述三者只要有一个不成立时,与逻辑起动控制的输出为低电平,清零端有效,脉冲发生器停止产生脉冲,并保持。电路图如下:3.4 、LED滚动显示模块3.4.1 、LED显示电路译码器LED显示电路译码器功能概述:根据真值表化简得如上逻辑表达式,通过门

23、电路实现此译码器的功能。此译码器由五个两输入与门(4081),一个三输入与门,三个三输入或门组成。地址端为三位二进制可逆计数器的输出,通过此门电路组成的译码器驱动 LED显示器,通过可逆计数实现上行方向和下行方向的循环显示。其真值表为:20单片机原理与接口技术课程设计Q2Q1Q0Y3Y2Y1Y000011110011100010110001110001000000101000111000111110111电路图如下所示:门电路组成的LED显示电路译码器3.4.2 三位二进制可逆计数器2421单片机原理与接口技术课程设计器件组成: CD4013(双 D触发器), CD4070(四 2 与或门)功

24、能说明:此D触发器为上升沿触发器,通过脉冲发生器产生0.2S 脉冲作为 CP端输入。将每个D触发器的 D端与 Q端相连构成T触发器。将三个 T触发器的清零端相连可实现复位,接控制电路三与门的输出。三个 S 端连在一起接地。 Q2,Q1, Q0作为输出驱动显示译码器的地址端。将 Q与 EI 通过异或门实现加计数和减计数:EI=0 时减计数,下行;EI=1时加计数,上行。EI 与 CD4585的 F(A>B)=0 端即与 13 号相连,因为 B>A时,即编码器的输入比此时电梯显示的楼层号大,应该上行,而此时 F(A<B)=1 即 EI=1 加计数恰好可实现上行;当 B=A计数器被锁定,故保持不变; B<A时 F( A<B)=0 即 EI=0 减计数,恰好可以实现下行。下面对此构成可逆计数器的器件进行介绍:CD4013是有两个具有置位和复位功能的触发器构成的。它以时钟的低电平读入,以高电平输出。功能

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论