铜陵学院数字电子技术集成逻辑门电路学习教案_第1页
铜陵学院数字电子技术集成逻辑门电路学习教案_第2页
铜陵学院数字电子技术集成逻辑门电路学习教案_第3页
铜陵学院数字电子技术集成逻辑门电路学习教案_第4页
铜陵学院数字电子技术集成逻辑门电路学习教案_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、会计学1铜陵学院铜陵学院(xuyun) 数字电子技术集成逻辑数字电子技术集成逻辑门电路门电路第一页,共28页。第2页/共28页第二页,共28页。Ts(1)DuViIe第3页/共28页第三页,共28页。第4页/共28页第四页,共28页。第5页/共28页第五页,共28页。第6页/共28页第六页,共28页。第7页/共28页第七页,共28页。第8页/共28页第八页,共28页。表3-4 CT54系列和CT74系列参数CT54系列CT74系列最小一般最大最小一般最大电源电压/V4.55.05.54.7555.25工作温度/C-552512502570第9页/共28页第九页,共28页。参数名称与符号7474

2、H74L74S74LS74AS74ALS74F工作电压/V55555555输入低电平最大值(VIL(max)/V)0.80.80.80.80.80.80.80.8输出低电平最大值(VOL(max)/V)0.40.40.40.50.50.50.50.5输入高电平最小值(VIH(min)/V)2.02.02.02.02.02.02.02.0输出高电平最小值(VOh(min)/V)2.42.42.42.72.72.72.72.7低电平输入电流最大值(IIL(max)/mA)-1.0-1.0-1.0-2.0-0.4-0.5-0.2-0.6低电平输出电流最大值(IOL(max)/mA)161616208

3、20820高电平输入电流最大值(IIH(max)/A)4040405020202020高电平输出电流最大值(IOH(max)/Ma)-0.4-0.4-0.4-1.0-0.4-2.0-0.4-1.0传输延迟时间(tpd/ns)9101039.51.743每个门的功耗(/mW)10101019281.24延迟-功耗积(pd/Pj)909090571913.64.812最高工作频率/MHz353501254520080100第10页/共28页第十页,共28页。第11页/共28页第十一页,共28页。第12页/共28页第十二页,共28页。第13页/共28页第十三页,共28页。第14页/共28页第十四页,共28页。第15页/共28页第十五页,共28页。第16页/共28页第十六页,共28页。第17页/共28页第十七页,共28页。第18页/共28页第十八页,共28页。第19页/共28页第十九页,共28页。第20页/共28页第二十页,共28页。第21页/共28页第二十一页,共28页。第22页/共28页第二十二页,共28页。第23页/共28页第二十三页,共28页。第24页/共28页第二十四页,共28页。第25页/共28页第二十五页,共28页。第26页/共28页第二十六页,共28页。第

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论