多功能数字时钟报告_第1页
多功能数字时钟报告_第2页
多功能数字时钟报告_第3页
多功能数字时钟报告_第4页
多功能数字时钟报告_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、学 号 09070009数字逻辑与系统课程设计说明书多功能数字时钟设计起止日期: 2010 年 12 月 27 日 至 2010 年 12 月 31 日学生姓名班级成绩指导教师计算机工程系计算机工程系2010 年年 12 月月 27 日日天津理工学院中环信息学院课程设计任务书20102011 学年第学年第 1 学期学期 计算机工程 系 计算机科学与技术 专业 09 计科 1 班级课程设计名称: 数字逻辑与系统课程设计 设计题目: 多功能数字时钟设计 完成期限:自 2010 年 12 月 27 日至 2010 年 12 月 31 日共 1 周设计依据、要求及主要内容(可另加附页):数字逻辑与系统

2、课程设计是计算机科学与技术专业学生的必修专业实践课程,通过完成课程设计达到目的:一、初步掌握电子线路的设计、组装及调试方法。即根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让学生开始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。设计主要内容:运用已学知识,通过查阅文献资料,收集、分析类似电路,设计一个数字电子钟,具体功能如

3、下:(1)准确计时,以数字形式显示时、分、秒的时间;(2)有校正时间功能;(3)整点报时。指导教师 : 渠丽岩 批准日期: 2010 年 12 月 27 日多功能数字钟设计多功能数字钟设计摘摘 要要近年来随着计算机在社会领域的渗透和大规模集成电路的发展,数字钟的应用正在不断地走向深入,由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,因此特别适合于与控制有关的系统,越来越广泛地应用于自动控制、智能化仪器、仪表、数据采集、军工产品以及家用电器等各个领域。 多功能数字钟采用数字电路实现对“时” 、 “分” 、 “秒”数字显示的计时装置。具有时间显示、闹钟设置、报时功能、校正作用

4、。电路装置十分小巧,安装使用方便。它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广大消费的喜爱。关键词: 晶体振荡器、分频器、计数器、显示器和校时电路目目 录录1 1 绪论绪论 .1 11.11.1 设计背景设计背景.1 11.21.2 设计任务与要求设计任务与要求.2 22 2 总体设计方案总体设计方案.2 22.12.1 方案选择方案选择.2 22.22.2 多功能数字钟设计多功能数字钟设计总体方框图总体方框图.4 43 3 系统详细设计系统详细设计.5 53.13.1 振荡电路振荡电路.5 53.23.2 分频器电路分频器电路.6 63.33.3 计数器计数器.7 7

5、3.3.13.3.1 计数器六十进制的接法计数器六十进制的接法 .8 83.3.23.3.2 二十四进制计数器的接法二十四进制计数器的接法 .8 83.43.4 译码显示电路译码显示电路.10103.53.5 校时电路校时电路.12123.63.6 整点报时电路整点报时电路.13133.6.13.6.1 控制门电路部分控制门电路部分 .15153.6.23.6.2 音响电路部分音响电路部分 .16163.73.7 相关元器件的介绍相关元器件的介绍.18183.7.13.7.1 74LS27974LS279 .18183.7.23.7.2 74LS14874LS148 .18183.7.33.7

6、.3 555555 定时器定时器 .19194 4 安装与调试安装与调试.19194.14.1 接通电源逐步调试接通电源逐步调试.20204.24.2 按顺序对电路连线和调试按顺序对电路连线和调试.20205 5 结束语结束语 .2121参考文献参考文献.2121附录附录 元器件清单元器件清单.2222多功能数字时钟设计11 1 绪论绪论1.11.1 设计背景设计背景世界上第一只石英钟出现在二十世纪二十年代,从三十年代开始得到了推广,从六十年代开始,由于应用半导体技术,成功地解决了制造日用石英钟问题,石英电子技术在计时领域得到了广泛的应用。并取代机械钟做了更精确的时间标准。早在 1880 年,

7、法国人皮埃尔居里和保罗雅克居里就发现了石英晶体有压电的特性,这是制造钟表“心脏”的良好材料。科学家以石英晶体制成的振荡计时器和电子钟组合制成了石英钟。经过测试,一只高精度的石英钟表,每年的误差仅为 3-5 秒。1942 年,著名的英国格林威治天文台也开始采用了石英钟作为计时工具。在许多场合,它还经常被列为频率的基本标准,用于日常测量与检测。大约在 1970 年前后,石英钟表开始进入市场,风靡全球。随着科学的进步,精密的电子元件不断涌现,石英钟表也开始变得小巧精致,它既是实用品,也是装饰品。它为人们的生活提供方便,更为人们的生活增添了新的色彩。 在现行情况下根据简单实用强的、走时准确进行设计。而

8、实验证明,钟表的振荡部分采用石英晶体作为时基信号源时,走时更精确、调整更方便。钟是一种计时的器具,它的出现开拓了时间计量的新里程。提起时钟大家都很熟悉,它是给我们指明时间的一种计时器,并且我们每天都要用到它。20 世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 我们相信在科技高速发展的今天,钟表业运用当今材料工业、电子工业和其他领域的最新技术,一定会生产出代表中国科学水平的产品。我们希望钟表业的精英们在提高制造技术水平中不断创新,培育出拥有

9、自主知识产权的品牌。目前,数字钟正朝着高性能和多品种方向发展趋势将是进一步向着低功耗、小体积、大容量、高性能、低价格和外围电路内装化等几个方面发展。数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,广泛用于个人多功能数字时钟设计2家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩

10、展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。1.21.2 设计任务与要求设计任务与要求设计目的:熟悉数字逻辑设计的基本概念和原理。掌握计数器、定时器等逻辑芯片的工作原理及应用设计。熟悉数字逻辑集成芯片的外围电路设计与使用。设计任务及要求:设计一个数字电子钟,具体要求如下:(1)准确计时,以数字形式显示时、分、秒的时间;(2)有校正时间功能;(3)整点报时。2 2 总体设计方案总体设计方案2.12.1

11、 方案选择方案选择方案一:由集成逻辑门与 RC 组成的时钟源振荡器或由集成电路定时器 555 与 RC组成的多谐振荡器作为时间标准信号源。 多功能数字时钟设计3图 A 方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。图 B 如图(2)所示为电子手表集成电路(如 5C702)中的晶体振荡器电路,常取晶振的频率为 32768Hz,因其内部有 15 级 2 分频集成电路,所以输出端正好可得到 1Hz的标准脉冲。结论:与方案一相比,方案

12、二使用的振荡器频率的精度与稳定度基本决定了数字电子钟的质量保证数字钟的走时准确及稳定,故选用方案一。多功能数字时钟设计42.22.2 多功能数字钟设计多功能数字钟设计总体方框图总体方框图数字钟实际上是一个对标准频率进行计数的计数电路。它的计时周期是 24 小时,由于计数器的起始时间不可能与标准时间(如北京时间)一致所以采用校准功能和报时功能。数字钟电路主要由译码显示器、校准电路、报时电路、时计数、分计数、秒计数器,振荡电路和单次脉冲产生电路组成。其中电路系统由秒信号发生器、“时”、“分”、“秒”计数器、译码器及显示器、校准电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时

13、系统的精度,一般用石英晶体振荡器加分频器来实现,将标准秒信号送入“秒计数器”,“秒计数器”采用 60 进制计数器,每累计 60 秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用 60 进制计数器,每累计 60 分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用 24 进制计时器,可实现对一天 24 小时的计时。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过显示驱动电路,七段显示译码器译码,在经过六位 LED 七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一个脉冲信号,然后去触发一音频发生器实现低、高音报时。校准电路时用来对“时

14、”、“分”、“秒”显示数字进行校对调整的。如图 1 所示多功能数字钟的组成框图。多功能数字时钟设计5译码驱动译码驱动时十位计数分频器电路分频器电路振荡器电路译码驱动译码驱动译码驱动译码驱动时个位计数分十位计数分个位计数秒十位计数秒个位计数校时电路校分电路 图 1 数字钟组成框图3 3 系统详细设计系统详细设计3.13.1 振荡电路振荡电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。如图2 所示电路通过非门构成的输出为方波的数字式晶体振荡电路,这个电路中,非门U1 与晶体、电容和电阻构成晶体振荡器电路,U2 实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输

15、出反馈电阻 R1 为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容 C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个 180 度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。晶体 XTAL1 的频率选为 32768Hz。其中 C1 的值取 520 pF,C2 为 30pF。C1 作为校正电容可以对温度进多功能数字时钟设计6行补偿,以提高频率准确度和稳定度。由于电路的输入阻抗极高,因此反馈电阻 R1可选为 10M。较高的反馈电阻有利于提高振荡频率的稳定性

16、。图 2 振荡电路图3.23.2 分频器电路分频器电路由数字钟的晶体振荡器输出频率较高,为了得到 1Hz 的秒信号输入,需要对振荡器的输出信号进行分频。实现分频器的电路是计数器电路,一般采用多级 2 进制计数器来实现。例如,将 32767Hz 的振荡信号分频为 1Hz 的分频倍数为32767(2) ,即实现该分频功能的计数器相当于 15 极 2 进制计数器。本实验中采用 CD4060 来构成分频电路。CD4060 在数字集成电路中可实现的分频次数最高,而且 CD4060 还包含振荡电路所需的非门,使用更为方便。CD4060 计数为最高为 14级 2 进制计数器,首先由 U1(CD4060)的

17、Q14(第 3 脚)产生 2Hz 的振荡信号,然后由二进制计数器 CD4040 和两个 U3A(74LS20),U3B(74LS20)组成 120 计数器分频,从U3B 的输出端输出一个的分脉冲,作为分钟计数器的分钟信号,按键开关 S 作为分钟调时有手动脉冲开关,每按动一次,从 U3B 的输出端输出一个脉冲,同时 U2 的 Q1 管脚输出秒脉冲信号驱动发光二极管 LED1,LED2,作为秒指示(因为 2Hz 的信号经 1 位二进制计数器分频后为 1Hz)。如图 3 所示。多功能数字时钟设计7 图 3 分频电路 3.33.3 计数器计数器秒脉冲信号经过级计数器,分别得到“秒”个位、十位, “分”

18、个位、十位以及“时”个位、十位的计时。 “秒” 、 “分”计数器为 60 秒为 1 分、60 分为 1 小时、24 小时为 1 天的计数周期,分别组成两个六十进制(秒、分) 、一个二十四进制(时)的计数器。将这些计数器适当地连接,就可以构成秒、分、时的计数,实现计时的功能进制计数器。它们都可以用两个“二- 十进制”计数器来实现。六十进制计数器和二十四进制计数器均可由双 BCD 加法计数器 CC4518 组成。因为一片CC4518 内含有两个十进制计数器,因此用一片 CC4518 就可以构成六十进制或二十四进制计数器了。选取 CC4518 和与非门 CC4511、采用反馈复位法构成的六十进制和二

19、十四进制加法计数器电路分别见图 4(a)和图 4 (b)所示。 1Cp11EN21Cr71Q131Q241Q351Q46Vss8Vdd162Cr152Q4142Q3132Q2122Q1112EN102CP9A4518&1&VCC位位位位5V位位位位位位位位位图 4(a)计数器六十进制多功能数字时钟设计83.3.13.3.1 计数器六十进制的接法计数器六十进制的接法图 4(a)个位为十进制,一片 74LS290 计数规律是满十就清零,这样就构成了10 进制的计数器,一片 74LS290 满六就清零,这样就构成了 6 进制的计数器。当十进制计数器满十以后,输出一个信号给六进制计数器

20、。当六进制计数器满六的时候,两片同时清零。这样就是一个六十进制的计数器了。 4(a) 十进制计数器3.3.23.3.2 二十四进制计数器的接法二十四进制计数器的接法 个位为进制计数器,当计数器计数到 24 时,即十位为 0010,个位为 0100 时,同时清零,达到了二十四进制计数器的目的,即高位的 Q2,底位的 Q3 送入与非门做清零信号,如图 4(b) 二十四进制计数器。多功能数字时钟设计91Cp11E N21Cr71Q131Q241Q351Q46Vss8Vdd162Cr152Q4142Q3132Q2122Q1112E N102CP9A4518&1&VCC位位位位5V位位位

21、位位位位位位4(b) 二十四进制计数器在这两个电路中,计数器的控制脉冲由 CP 端输入,1EN 接高电平;计数器的控制脉冲由 EN 端输入,状态如图 5 看出:当“计数器的状态由 1001 向 0000 转换时,1Q4(2EN)正好是一个下降沿,高位的计数器开始计数。在图 4 (a)中,将 2Q3 和2Q2 相与后接至 CR 端,构成了六十进制计数器,在图 4(b)中,将 2Q2 和 1Q3 相与后接至 CR 端构成了二十四进制计数器。为了保证电路能可靠地工作,在“秒” 、“分” 、 “时”计数器反馈复位支路中,加了一个 RS 触发器,如图 7 所示。CPQ1Q2Q3Q42E N(1Q4)10

22、011图 5 计数器状态多功能数字时钟设计10QC QBE NCPCP1位位位位CR图 6“秒”进位电路各功能模块中用到的门电路可以采用 4011(四 2 输入与非门)来实现,其外部引线排列见图 7 所示。将与非门组成的 RS 触发器的输出接至计数器的复位端,展宽了复位和进位信号的脉冲宽度,使其在本位可靠地复位的同时向高位提供了进位触发C C 4 0111 2 3 4 5 6 78910111213141A1B1Y2Y2A2BV SS3A3B4Y3Y4A4BV D D图 7 CC4011 引线排列3.43.4 译码显示电路译码显示电路数码管是数码显示器的俗称。常用的数码显示器有半导体数码管,荧

23、光数码管,辉光数码管和液晶显示器等。译码和数码显示电路是将数字钟和计时状态直观清晰地反映出来,被人们的视觉器官所接受。显示器件选用 LED 七段数码管。在译码显示电路输出的驱动下,显示出清晰、直观的数字符号。本设计所选用的是半导体数码管,是用发光二极管(简称 LED)组成的字形来显示数字,七个条形发光二极管排列成七段组合字形,便构成了半导体数码管。半导体数码管有共阳极和共阴极两种类型。共阳极数码管的七个发光二极管的阳极接在一起,而七个阴极则是独立的。共阴极数码管与共阳极数码管相反,七个发光二极管的阴极接在一起,而阳极是独立的。 多功能数字时钟设计11当共阳极数码管的某一阴极接低电平时,相应的二

24、极管发光,可根据字形使某几段二极管发光,所以共阳极数码管需要输出低电平有效的译码器去驱动。共阴极数码管则需输出高电平有效的译码器去驱动。当数字钟的计数器在 CP 脉冲韵作用下,按 60 秒为 1 分、60 分为 1 小时, 24小时为 1 天的计数规律计数时,就应将其状态显示成清晰的数字符号。这就需要将计数器的状态进行译码并将其显示出来。我们选用的计数器全部是二-十进制集成片, “秒” 、 “分” 、 “时”的个位和十位的状态分别由集成片中的四个触发器的输出状态来反映的。每组(四个)输出的计数状态都按 BCD 代码以高低电平来表现。因此,译码显示电路选用 BCD-7 段锁存译码驱动器 CC45

25、11。七段显示数码管的外部引线排列见图 8a)、(b)。现以 60 进制“秒”计时电路为例,将计数器、译码显示器和显示数码管连在一起,其电路示意图见图 9图 8(a) 译码器外引线排列 图 8(b) 二极管示意图12456791038edc pdbafgabcdefg15610多功能数字时钟设计122Cr152CP92E N102Q4142Q1112Q2122Q3131Q351Q241Q131E N21CP11Cr71Q46VDD161Vcc8U?4518&15LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3LI4BI1

26、B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115V5Vabfcgdeabfcgdegdgd图 9 译码显示器和显示数码管3.53.5 校时电路校时电路实际的数字钟表电路由于秒信号的精确性不可能做到完全(绝对)准确无误,加之电路中其它原因,数字钟总会产生走时误差的现象。因此,电路中就应该有校准时间功能的电路。校准的方法很多,常用的有“快速校时法” 。现在以“分计时器”的校时电路为例,简要说明它的校时原理,见图 10,与非门 1,2 构成的双稳态触发器,可以将 1Hz 的“秒”信号和“秒计数器的进位信号”送至“分计数器的CP 端” 。两个信号中究竟选哪个送入由开关

27、 K 控制,它的工作过程是这样的:当开关 K 置“B”端时,与非门 1 输出低电平,门 2 输出高电平。 “秒计数器进位信号”通过门 4 和门 5 送至“分计数器的 CP 端” ,使“分计数器”正常工作;需要校正“分计时器”时,将开关 K 置“A”端,与非门 1 输出高电平,门 2 输出低电平,门 4 封锁“秒计数器进位信号” ,而门 3 将 1Hz 的 CP 信号通过门 3 和门 5 送至“分计时器”的 CP 控制端,使“分计数器”在“秒”信号的控制下“快速”计数,直多功能数字时钟设计13至正确的时间,再将开关置于“B”端,以达到校准时间的目的RR12345CP(1H z)V DDkAB位位

28、位位位位位位位位位位CP位图 10 校时电路3.63.6 整点报时电路整点报时电路报整点时数电路的功能是:每当数字钟计时到整点时发出音响,并且几点响几声。实现这一功能的电路主要有以下几个部分。减法计数器:完成几点响几声的功能。即从小时计数器的整点开始进行减法计数,直到零为止。编码器:将小时计数器的 5 个输出端4Q 、3Q 、2Q 、1Q、0Q 按照“12 翻 1”的编码要求转换为减法计数器的 4 个输入端3D、2D、1D、0D所需要的 BCD 码。在电路图中编码器是由与非门实现的组合逻辑电路。其中编码器是由与非门实现的组合逻辑电路,其输出端的逻辑表达式由 5 变量的卡若图可得。多功能数字时钟

29、设计1400DQ 14114DQ QQQ 2241DQQ Q 334DQQ分进位脉冲 小时计数器输出 减法计数器输入CK 4Q 3Q 2Q1Q0Q 3D 2D 1D 0D1 0 0 0 0 1 0 0 0 12 0 0 0 1 0 0 0 1 03 0 0 0 1 1 0 0 1 14 0 0 1 0 0 0 1 0 05 0 0 1 0 1 0 1 0 16 0 0 1 1 0 0 1 1 07 0 0 1 1 1 0 1 1 18 0 1 0 0 0 1 0 0 09 0 1 0 0 1 1 0 0 110 1 0 0 0 0 1 0 1 011 1 0 0 0 1 1 0 1 112 1

30、 0 0 1 0 1 1 0 0表 1 编码器的真值表0123D D D D逻辑控制电路 控制减法计数器的清“0”与置数,控制音响电路的输入信号。数字钟整点报时是最基本的功能之一。现在设计的电路要求在离电路应在整点前 10 秒钟内开始整点报时,即当时间在 59 分 51 秒到 59 分 59 秒期间时,报时电路报时控制信号每隔 1 秒钟鸣叫一次,每次持续时间为 1 秒,共响 5 次,前四次为低音 500Hz,最后一声为高音 1000Hz。整点报时电路的电路原理图如图 11 所 多功能数字时钟设计1511 整点报时电路图3.6.13.6.1 控制门电路部分控制门电路部分 图 11 中与非门 1,

31、3,5 的输入信号 Q4,Q3,Q2,Q1 分别表示“分十位” “分个位”“秒十位”和“秒个位”的状态,下标中 D,C,B,A 分别表示组成计数器的四个触发器的状态。Y1=QC4.QA4.QD3.QA3, Y2=Y1.QC2.QA2. Y3=Y2.QD1.F1(1KHz), Y4=Y2.QD1.QA.F2(500Hz).每当分和秒计数到 59 分 50 秒时,QD4.QC4.QB4.QD4.=0101, QD3,QC3,QB3,QD3=1001,QD2,QC2,QB2,QA2=0101, QD1,QC1,QB1,QA1=0000可见,从 59 分 50 秒到 59 分 59 秒之间,只有秒个位

32、计数,而分有十位,分的个位,秒的十位中 QC4=QA4=QD3=QA3=QC2=QA2=1 不变.将它们相”与”,即图 11 中Y2=QC4.QA4.QD3.QA3.QC2.QA2 作为控制信号,去控制 Y3 和 Y4.在每小最最后 10 秒Y2=1,Y3输入端加有频率为 2048Hz 的信号 B(可取自分频器 CD 的 Q4 端),同时又受QD1,QA1 的控制,即 C 就是在 59S 时,QD1QA1C=1,将 Y4 关闭,Y3 打开,B 信号通过 Y3.Y4的输入端加有频率为 1024Hz 的信号 A,同时又受 QD1,QA1 的控制,即在 51,53,55,57s时,C.QD1.QA1

33、=1,将 Y3 关闭 Y4 打开,A 信号通过 Y4,则 Z=CQD1 QA1B+C.QD1,QA1A,即可实现前四响为 1024Hz 的底音,后一响为 2048Hz 的高音,最后一响完毕正好整点。1K51T3DG12345678V DDF2(500Hz)f1(1kH z)A 1QQD1QA 2QC2QA 3QD3QA 4QC4Y 1Y 2Y 3Y 4Y 5 多功能数字时钟设计16QD1QC2QB3QA1D1QA100000000110010000111010000101101100011113.6.23.6.2 音响电路部分音响电路部分音响电路中采用射极输出器,推动 8 的喇叭,三极管基极串

34、接 lk 限流电阻,是为了防止电流过大损坏喇叭,集电极串接 51 限流电阻, 三极管选用高频小功率管即可。当 Y5 端为高电平时,三极管 T 导通,有电流流经喇叭,使之发出鸣叫声。通过以上分析可知,当计时至 59 分 51、53、55、57 秒时,频率为 500Hz 的信号通过喇叭,当计时至 59 分 59 秒时,频率为 1000Hz 的信号通过喇叭,因而发出四低一高的声音,音响结束正好为 59 分 60 秒。 多功能数字时钟设计17CIN11COUT9COUT10RST12Q47Q55Q64Q76Q814Q913Q1015Q121Q132Q143U14060CLK10RST11Q19Q27Q

35、36Q45Q53Q62Q74Q813Q912Q1014Q1115Q121U24040X132768R321MR33100KRR&RR&RR&2Cr152CP92EN102Q4142Q1112Q2122Q3131Q351Q241Q131EN21CP11Cr71Q46VDD161Vcc8U?45182Cr152CP92EN102Q4142Q1112Q2122Q3131Q351Q241Q131EN21CP11Cr71Q46VDD161Vcc8U?45182Cr152CP92EN102Q4142Q1112Q2122Q3131Q351Q241Q131EN21CP11Cr71Q46

36、VDD161Vcc8U?4518&1&1&15LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?45115LE2C3

37、LI4BI1B6D7A9e10d11c12b13a15f14g8Vss16VDDU?4511abfcgdeabcdefgDS? 40195abfcgdeabcdefgDS?40195abfcgdeabcdefgDS?40195abfcgdeabcdefgDS?40195abfcgdeabcdefgDS?40195abfcgdeabcdefgDS?401955V5V5V5V5V5V5V2567813511KT3DG4VDDY1Y2Y3Y4Y5QC4QA4QD3QA3QC2QA2QD1QA1B(1K H z)A(500H z)&图 12 数字钟的布线图 多功能数字时钟设计183.73.7

38、相关元器件的介绍相关元器件的介绍该设计用到较多集成电路电路芯片,在此给出其管脚图和部分功能介绍。3.7.13.7.1 74LS27974LS27974LS279 是四 RS 锁存器,当 R=1,S=0 时,输出为;当 R=1S=1 时,锁存器具有保持功能,将输出一直保持为 1,达到锁存的目的。表 2 174LS279 锁存器功能 3.7.23.7.2 74LS14874LS14874LS148 是优先编码器。下图为 74LS148 的功能介绍,ST 为使能端,控制芯片的工作;当无输入时,YEX=1,有输入时,YEX=0。其功能真值表如下:表 3 74LS148 功能表输入输出ST0 1 2 3

39、 4 5 6 7ININININININININ2 1 0YYY YEXYs1X X X X X X X X1 1 11 101 1 1 1 1 1 1 11 1 1 1 00X X X X X X 00 0 0 0 1输入1 2 SSR输出 Q0 0 00 X 1 X 0 1 1 1 0 1 1 1 1110没改变 多功能数字时钟设计193.7.33.7.3 555555 定时器定时器555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压

40、范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。图 13 555 定时器 多功能数字时钟设计204 4 安装与调试安装与调试在实验板上组装组装电子时钟时,应严格按图连接引脚,注意走线整齐,布局合理,器件的悬空端,清0端,置1端要正确处理。插拔集成芯片时要用力均匀,避勉芯片管脚在插拔过程中变弯,折断。4.14.1 接通电源逐步调试接通电源逐步调试如果出现错误,可先检查各芯片的电源线是否接上,并保证有正常的工作电压。按图 9 电路在数字电路实验箱上连线。它是由十进制加法计数器 CC4518、B

41、CD-7 段锁存译码驱动器 CC4511 和 LED 七段数码管组成。观察在 CP 作用下数码管的显示情况。需要注意的是,CC4511 正常工作时,为高电平,LE 应为低电平。按图 4 电路在实验箱上连线。因为 CC 4518 内含有两个同步十进制计数器,CC 4011 内含有四个 2 输入与非门,因此分别用一片 CC4518 和 CC4011 就够了。按图 4(a)电路连线,输出可接发光二极管。观察在 CP 作用下(CP 为 1Hz 可直接由实验箱连续脉冲输出端提供)输出端发光二极管的状态变化情况,验证是否为六十进制计数器。按图4(b)电路连线验证该电路是否为二十四进制计数器。其次安装的是晶体振荡电路电路。按图 2 电路连线,输出接发光二极管,观察发光二极管的显示情况。4.24.2 按顺序对电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论