维持阻塞D触发器电路结构及工作原理描述_第1页
维持阻塞D触发器电路结构及工作原理描述_第2页
维持阻塞D触发器电路结构及工作原理描述_第3页
维持阻塞D触发器电路结构及工作原理描述_第4页
维持阻塞D触发器电路结构及工作原理描述_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、维持阻塞D触发器电路结构及工作原理描述边沿触发器只是在 CP的某一边沿(上升沿或下降沿)时刻才能对所作用的输入信号产 生响应,即只有在 CP边沿时输入信号才有效(输出状态与输入有关),而其他时间触发器 都处于保持状态。可见,这种触发器不会有空翻现象,并且抗干扰能力增强,工作更可靠。 边沿触发器有上升沿触发和下降沿触发两种。啊1.维持阻塞D触发器(1)电路结构电路由六个与非门组成。其中Gi、G2组成基本RS触发器,G3、G6组成控制门。引入置1维持线L1、置0维持线L3、置1阻塞线L4、置0阻塞线L2。D为输入信号。QQCPL1D(a)1D C1(b)图8.28维持阻塞D触发器(2)功能分析在C

2、P=0时,G3、G4门被封锁,输入信号 D的状态虽然能反映到 G5、G6门的输出端,但不能作用到G3、G4门上,触发器状态保持不变。若在CP上升沿到来前 D=0,因G3、G4门被封锁,使 Q3=1、Q4=1、Q6=1、Q5=0。此时D不能通过G3、G4门反映到触发器上而是在此等待。当 CP上升沿到来,Q5=0作用到G3门上,使G3门被封锁,使 Q3保持不变。Q6=1作用到G4门上,使G4门打开,Q4翻转为0,使触发器输出 Q=0、Q =1o无论CP上升沿到来前触发器状态如何,只要D=0,但CP上升沿到来后,触发器状态变为0。同时Q4=0通过置0维持线L3反馈到G6门的输入端,将G6门封锁,即在

3、CP=1期间,无论D如何变化,触发器状态保持0不变。若在CP上升沿到来前 D=1 ,因G3、G4门被封锁,使 Q3=1、Q4=1、Q6=0、Q5=1 o此 时Q6、Q5的状态不能通过 G3、G4门反映到触发器上。触发器保持原状态。当 CP上升沿到 来,Q6、Q5的状态反映到触发器上, Q6=0, G4门被封锁,使 Q4保持不变。Q3翻转为0, 使触发器输出Q=1、Q=0o无论CP上升沿到来前触发器状态如何,只要 D=1, CP上升沿到来后,触发器状态变为 1。同时Q3=0通过置0阻塞线L2反馈到G4门的输入端,将G4门 封锁,通过置1维持线L1反馈到G5门的输入端,将 G5门封锁,即在 CP=

4、1期间,无论D如何变化,触发器状态保持 1不变。例:已知维持阻塞 D触发器的CP和D的波形,画出触发器 Q的波形。初始状态为 0。CPDQ图8.29例题2.利用传输延迟时间的边沿JK触发器(1)电路结构电路由两个与或非门 G1、G2、G3和G4、G5、G6组成基本RS触发器,两个与非门G7、G8构成输入控制门。如图 8.30所示。QQ1J C1 1K(b)图8.30 具有传输延迟时间的边沿 JK触发器(2)功能分析因时钟脉冲CP接在G2、G5、G7、Gg门的输入端,而 G7、Gg门输入端的信号需经一级 与非门传输延迟后才能到达G3、G6门输入端。因此,在 CP上升沿或下降沿到来的瞬间,CP对G

5、2、G5门的影响要先于对 G3、G6门的影响。这种结构的边沿触发器正是利用G7、G8门的传输延迟时间使触发器具有下降沿触发特性。设触发器初始状态为 0,输入JK=10。在CP=0期间,因CP为低电平,G7、G8门输出为1, J、K输入端信号对触发器输出没 有影响。在CP由0变为1瞬间,CP 一方面直接作用于 G2、G5,使G2输出由0变为1, G5输 出仍为0,另一方面 CP作用在G7、Gg门上,由于 G7、Gg门的传输延迟时间较长,在 CP 为1瞬间,G7、Gg的状态还不能改变,所以触发器保持原来状态。在CP=1期间,最初因Q=0,封锁了 Gg,使输入端信号 K对触发器输出没有影响,Q=1。

6、而Q =1反馈给G2、G3和G7,使G2输出仍为1,触发器保持0状态。当经过一个与非门的传输时间后,G7状态变为0,使G3的状态也变为0。但由于G2输出仍为1, G3状态的变化并不影响G4,使触发器继续保持原来 0状态不变。当CP由1变为0时,G2输出由1变为0,于是触发器状态 Q便由G3状态决定。由于G2、G3输出为0,所以Gi的输出Q由0变为1,而Q=1又反馈给G5、G6和Gg,使G6输出为1, G4输出Q由1变为0。具有传输延迟时间的边沿 JK触发器,其状态的翻转仅取决于JK值。可克服空翻、抗干扰能力强,使用方便。例4-3已知具有传输延迟时间的边沿JK触发器的输入信号如图始状态为0。试画

7、出触发器输出的波形图。CP下降沿到来前一刻的4-21所示,设触发器的初CPJKQ图8.31例题解:图中边沿D、JK触发器的逻辑符号,在 C1的一端加动态符号 法”表示为边沿触发器, 并且为上升沿触发,如果在4”处又带小圆圈“C则表示为下降沿触发。3. CMOS主从结构的边沿 D触发器(1)电路结构图8.32为CMOS主从结构的边沿 D触发器,传输门 TGr TG2和非门G1、G2组成主 触发器,传输门 TG3、TG4和非门G3、G4组成从触发器,传输门的控制端由一对互补的时 钟脉冲控制。具有边沿触发器的特性。(2)功能分析在CP变为1时,CP变为0。这时TG1导通,TG2截止。主触发器接收输入端 D的信 号,经TG1传到主触发器的输出端。 同时TG3关闭,切断了两个触发器间的联系。 TG4导通, 从触发器保持原来状态。当CP由1变为0时,CP变为1,这时TG1截止,切断主触发器与输入端 D的联系, TG2导通,将G1的输入端与 G2的输出端连通,使主触发器保持原来

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论