常用芯片引脚图_第1页
常用芯片引脚图_第2页
常用芯片引脚图_第3页
常用芯片引脚图_第4页
常用芯片引脚图_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、常用芯片引脚74LS00数据手册74LS01数据手册74LS02数据手册74LS03数据手册74LS04数据手册74LS05数据手册74LS06数据手册74LS07数据手册74LS08数据手册74LS09数据手册74LS10数据手册74LS11数据手册74LS12数据手册74LS13数据手册74LS14数据手册74LS15数据手册74LS16数据手册74LS17数据手册74LS19数据手册74LS20数据手册74LS21数据手册74LS22数据手册74LS23数据手册74LS26数据手册74LS27数据手册74LS28数据手册74LS30数据手册74LS32数据手册74LS33数据手册74LS

2、37数据手册74LS38数据手册74LS40数据手册74LS42数据手册1.要求015时,灭灯输入(BI)必须开路或保持高电平,如果不要灭十进制数零,则动态灭灯输入(RBI)必须开路或为高电平。2.将一低电平直接输入BI端,则不管其他输入为何电平,所有的输出端均输出为低电平。3.当动态灭灯输入(RBI)和A,B,C,D输入为低电平而试灯输入为高电平时,所有输出端都为低电平并且动态灭灯输入(RBO)处于第电平(响应条件)。4.当灭灯输入/动态灭灯输出(BI/RBO)开朗路或保持高电平而试灯输入为低电平时,所有各段输出均为高电平。表中1=高电平,0=低电平。BI/RBO是线与逻辑,作灭灯输入(BI

3、)或动态灭灯(RBO)之用,或者兼为二者之用。1.要求015时,灭灯输入(BI)必须开路或保持高电平,如果不要灭十进制数零,则动态灭灯输入(RBI)必须开路或为高电平。2.将一低电平直接输入BI端,则不管其他输入为何电平,所有的输出端均输出为低电平。3.当动态灭灯输入(RBI)和A,B,C,D输入为低电平而试灯输入为高电平时,所有各段输出都为0,并且动态灭 灯输出(RBO)为低电平(响应条件)。4.当灭灯输入/动态灭灯输出(BI/RBO)开路或为高电平而试灯输入为低电平,则所有输出端都为1。74LS49数据手册74XX49简介:1.要求015时,灭灯输入(BI)必须开路或保持高电平。2.将一低

4、电平直接输入BI端,则不管其他输入为何电平,所有的输出端均输出为低电平。74LS51数据手册74LS54数据手册74LS63数据手册74LS72数据手册74LS73数据手册74LS74数据手册74LS75数据手册74LS76数据手册74LS78数据手册74LS83数据手册74LS83简介执行两个4位二进制加法,每位有一个和()输出,最后的进位(C4)由第4位提供。4位内部均有超前进位,产生进位项一般为10nS。74LS85数据手册74LS86数据手册74LS90数据手册74LS92数据手册74LS93数据手册74LS95数据手册74LS96数据手册74LS109数据手册74LS112数据手册74LS122数据手册74LS123数据手册74LS125数据手册74LS132数据手册74LS133数据手册 74ls138双24译码器74ls139 74ls151 74ls152 74ls153 74ls16174ls160 ne555类别电路简称真 值 表电路引脚图正沿触发4D触发器74LS175清零RD时钟CPD输出0111010X清零(Q=0)Q=1Q=0保持(Q=Qn)二位全加器74LS82NC 空脚A2 A1 被加数B2 B1 加数S2 S1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论