基于单片机EDA技术的波形发生器的设计_第1页
基于单片机EDA技术的波形发生器的设计_第2页
基于单片机EDA技术的波形发生器的设计_第3页
基于单片机EDA技术的波形发生器的设计_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、基于单片机、EDA技术的波形发生器的设计单片机 2009-09-23 17:30:22 阅读123 评论0 字号:大中小订阅 关键字:单片机技术 EDA技术 DDFS技术 波形发生 FPGA VHDL语言 该波形发生器以单片机(MCS8031)为中心控制单元,由键盘输入模块、数码管显示模块、D/A波形发生模块、幅值调整模块组成。采用DDFS技术,先将要求的波形数据存储于EEPROM中,这样可以保证掉电以后波形数据不丢失。为了达到所要求的高速度,采用FPGA(ALTEAR 公司的 EPF10K10LC84-4, 晶振频率可达 40MHz)来实现波形的发生,通过DDFS技术(直接数字频率合成技术)

2、、VHDL语言和单片机汇编语言编程技术的完美结合实现了对正弦波、方波和三角波三种波形的频率、幅值的设置和发生。随着深亚微米半导体技术的进步,可编程逻辑器件及EDA技术的应用已经相当普及。基于可编程逻辑器件的高频性质和单片机强大的数据处理功能,二者结合的技术也有相当的影响力。本设计中涉及到单片机汇编语言、VHDL语言的运用,充分地利用了二者的优点,制作了一套波形发生系统。1 系统设计整体设计由三大模块组成:单片机控制部分、可编程逻辑器件(FPGA)部分、模拟电路部分。其系统方框原理图如下所示:波形发生采用DDS技术,可以很方便地产生各种高质量的波形,DDS的基本原理是:先将要产生的波形数据存入波

3、形发生器,然后通过改变参考脉冲的频率,将波形数据传送给DA转换器,滤波处理后便可以输出光滑的合成波形。为了提高所产生的波形频率,采用高频率特性的FPGA(ALTERA公司的 EPF10K10LC844),后级电路采用有较高的转换速度的DAC0832作为D/A转换。1.1 单片机部分在设计中,采用MCS8031为处理器,P2.7作为8279的片选端,P2.6作为FPGA的片选端, P2.5为DAC0832(a)的片选端。P0口作为三者的低8位地址和数据线。单片机控制DAC0832(a),使其输出为05V可变电压,作为 DAC0832(b)的参考电压,于是可控制输出波形的幅值。由于采用7位数据控制

4、,精度可达到0.039V。1.2 FPGA模块设计中我使用了ALTRA公司的MAXPLUS 10.0系统,采用原理图和VHDL语言编程相结合的形式,充分地发挥了FPGA的高速和现场可编程的能力。在FPGA中通过编程片内实现比例乘法器(cc14527),在单片机的控制下,FPGA接收单片机传送过来的用户要求的波形数据及其频率数据,并送到比例乘法器以产生所需要的输出频率值。顶层图如下:其中:P20作为FPGA的片选端,低电平有效,高电平时保持现有状态,与单片机的P2.6相连。WR为FPGA的写信号,与单片机的写端口相连。当P20为低电平时,单片机可向FPGA写数据,以达到传送命令以及数据的目的。A

5、LE为输入信号,与单片机的ALE信号相连,用于FPGA片内锁存地址,配合WR信号进行单片机与FPGA的通讯。P07.0共8条数据线,为单片机P0口的接口,用于地址和数据的传送。CLK为FPGA的基准频率(16MHz)。WR0832用于控制DAC0832(b),与其WR端相连,在其下跳沿时DAC0832(b)可以取到存储器中相应给定地址的数据。 CE:用于控制EEPROM28C64,与其片选端CE相连。CE1用于控制DAC0832(b),与其片选端CE相连。ADDRESS9.0为 EEPROM28C64的地址信号,用于取址。EEPROM28C64中存有波形数据,单片机通过控制FPGA使其输出的频

6、率为用户所需频率的128倍,用于控制EEPROM28C64的输出值的频率,于是DAC0832(b)的输出波形频率也相应地改变。在FPGA内主要完成比例乘法器的功能,用于频率的控制。 单片机与FPGA通讯接口原理如下图所示:其中:SEL信号,用于控制波形的形状,共有三种波形(正弦波、方波、三角波)。Q03.0Q53.0用于6级级联比例乘法器的置数输入。ST为级联比例乘法器的片选端,低有效。FPGA片内实现寄存器,可对单片机传输的数据和命令进行寄存,具体如下:命令寄存器入口地址:FFH 命令字:FFH(ST有效),00H(ST无效)入口地址:00H 命令字:E0H(显示正弦波,sel为00),E1

7、H(显示方波,sel为01),E2H(显示三角波,sel为10)。 数据寄存器入口地址:01H,02H,03H分别存储单片机传送的6位10进制数。这些数据是用户要求的频率数通过单片机乘8处理后传送过来的,为乘法器提供频率数据。FPGA对DAC0832及EEPROM28C64控制接口如下图所示:WR0832为DAC0832读信号,下跳沿读取数据。CE、CE1分别为DAC0832、EEPROM28C64片选端。ADDRESS9.0为 EEPROM28C64地址信号。ADDRESS9.0的高两位为SEL1.0,时钟信号CLK上升沿时ADDRESS6.0:自增 1,EEPROM28C64输出相应的波形数据。同时CLK下降沿时,DAC0832读取波形数据。 3 模拟部分DAC0832与单片机采用单

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论