电源时序管理和电源电压监控管理芯片_第1页
电源时序管理和电源电压监控管理芯片_第2页
电源时序管理和电源电压监控管理芯片_第3页
电源时序管理和电源电压监控管理芯片_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电源时序管理和电源电压监控管理芯片        摘要:本文介绍了一种新的用于电源控制的可编程芯片。可在单个芯片上实现多的电源时序控制和监控功能,并且所有的控制结果可以立即的仿真出来,要更改设计时,只要对器件的E2CMOS(r) 配置内存重新编程就可以了。    关键词:电源控制;场效应功率管;可编程逻辑器件;内部振荡器前言目前控制电源时序和监测方案大都是:电阻或电容等分离器件搭起来实现控制的,如A,B两种电压,要求A先上电,然后B上电。则使用A处理好的电压作为B的电荷泵的激励源,这样的两路还较

2、容易实现控制,但精确性已经不足;两路以上的话PCB画起来就不十分简洁了,若再精确的延时控制就需要加上电容实现;更加精确的延时控制还需要通过CPLD计时来实现,但这都建立在主控电压正常稳定的基础下。偌主控电压稍不正常,种种电压引起的问题依然会出现。Powepac是业界第一片混合信号可编程逻辑器件(PLD),它内含在系统可编程的模拟和逻辑组块,能提供经过优化的电源管理功能,这一功能对如今的多电源电子系统是至关重要的。而且芯片自身对电压供给要求非常低,2.25V至5V该芯片都可以稳定正常的工作,从而保证了整个板子对供电稳定性的高冗余度。该器件集成了可编程逻辑、电压比较器、参考电压及高电压的场效应管驱

3、动器,支持单芯片可编程供电定序与监控,为总值达到 120 亿美元的电源半导体市场奉献了独特的可编程控制方案。POWERPAC是目前业绩比较新、由Lattice公司推出的电源时序控制和电压保护监测等功能集于一身的芯片。2 POWERPAC的构成POWERPAC是由模拟输入、数字输入、时序控制的 PLD、时钟和定时器、模拟比较器输出、控制高压输出、逻辑输出共七部分组成(图一)。控制高压输出和逻辑输出用于控制开启MOS开关和DC/DC模块等,特别说明的是:控制高压输出可以配置成高压输出,利用内部的电荷泵,产生高达12V的电压,用于控制作为开关的小导通电阻NMOS;开启MOS开关过程长短可以编程,工程

4、师可以根据使用现场灵活控制,开关减少开启时对电源系统的冲击,以保证电源系统的稳定。另外高压输出端也可以配置为和逻辑输出一样的OC门输出,用于逻辑控制。图2    比较器输出和数字输入可和板上的相关外围电路结合起来,完成用户设计的一些特定功能。时序控制PLD是POWERPAC的主控部分,利用各种输入的检测,根据用户的控制程序,利用高压输出和逻辑输出来控制时序和实现保护,图2示出一款POWERPAC1208的详细结构框图。Lattice公司免费提供基于PC机的设计工具 PAC-Designer,具有功能强大、简单易用的特点,帮助您设计、综合仿真和烧写电路板上的电源管理

5、电路。当你仿真完成后,通过POWERPAC的JTAG口下载到器件中的E2COMS中,实现了 JTAG 在系统可编程能力 ,灵活、有效地跟踪电源。3 POWERPAC在单板上的应用本板上需要控制电源的主要芯片为:网络处理器(NPU)、QDR、DDR。各芯片要求上电顺序如下;具体见图3单板电源时序和监控管理框图。图3    时序中的时间间隔设计见后面介绍的程序,可以用POWERPAC提供的四个定时器来定时,也可以用检测某一电压开通之后作为条件,再开通另一电压的方法实现。4 POWERPAC的编程及配置POWERPAC的编程和配置,利用Lattice公司免费提供基于PC

6、机的设计工具 PAC-Designer,简单易用。先可以写出需要控制的伪代码,然后利用PAC-Designer设计出代码。仿真无错后,下载于器件中。我们利POWERPAC1208控制时序的伪代码如图4。    其中等待时间如图5 ,t1,t2,t3,t4,t5,t6 为Powerpac1208内部的250 kHz 的内部振荡器在芯片产生时钟, 产生四个可编程的定时器:Timer1-16.38ms ; Timer2-2.048ms ; Timer3-2.048ms ; Timer1-262.1ms 来实现的.如果有些设计需要的定时器时间超过了512ms,那么就可以双

7、击图5中的开关,把开关配置在外部的时钟上,灵活实现各种时延要求。图5利用POWERPAC的开发工具PAC-Designer可以将伪代码设计成工程正式代码,编译仿真后可写于器件中。本板开发代码的界面如下图6。图6    通过图6,我们可以看到整个控制实现的配置过程:Step0 :Begin Startup Sequence 是每个设计都需要的一句开始语,告诉我们的软件设计开始了,是ispPAC-POWER1208复位指示.Step3:一个条件>满足Step2的条件以后,等待一个16.38ms的时间(16.38ms是用的计时器Timer2)。Step4: 执行一

8、个结果了,在满足Step3以后,把Brick1V3_En的信号拉高,实现了输出1.3V的允许,就把单板的1.3V的电压打开了。Step5:一个条件>等输入1.3V为高电平以后。Step6:一个条件>满足Step5的条件以后,等待一个2.048ms的时间(2.048ms是用的计时器Timer1)。Step7:执行一个结果了,在满足Step6以后,把FET_Drive_3.3V的信号拉高,实现了输出打开3.3VFET的允许,就把单板的3.3VFET MOS管开始打开了。至于打开FET的导通斜率,在图7 中有阐述。以后Step8,Step9,Step10,Step11意思相同,这里就不一一解释了。图7在图7中,可以通过调节Charge Pump Output 的Voltage 和Source 值来,控制FET导通时的斜率。从图中我们可以看到,如果这四个控制输出不用作FET的导通,可以把它们配置成Open Drain Logic Output ,即可用作为一般的控制LDO,DC/DC的控制导通信号。5 使用POWERPAC电源控制结论现在采用在线可编程数字逻辑和在线可编程模拟电路实现电源时序控制和电压监测和保护功能。无需使用较多的比较器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论