接口技术各个芯片资料_第1页
接口技术各个芯片资料_第2页
接口技术各个芯片资料_第3页
接口技术各个芯片资料_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、8251A串行接口芯片一、8251A主要管脚的含义TxD:数据发送端,用来输出串行数据。 TxRDY:发送器准备就绪信号。当发送缓冲器空(状态字D0位为1)、TxEN(命令字D0位)=1且CTS=0时,该引脚为1,CPU可将新的数据写入8251A。采用中断方式时,该信号可作为中断请求信号。TxEMPTY:发送器空闲信号。TxEMPTY=1,则发送移位寄存器空;TxEMPTY=0,则发送移位寄存器满。 TxC :发送时钟,由外部输入。在同步方式下,TxC的频率等与发送数据的波特率;在异步方式下,TxC的频率可以是发送波特率的1、16或64倍,具体的倍数可由用户编程决定。RxD:数据接收端,用来接

2、收外部输入的数据。 RxRDY:接收器准备就绪信号。当接收缓冲器中已经装配好一个完整的数据字节时,RxRDY变为高电平,用来通知CPU读取数据。当CPU用输入指令取走数据后,8251A便立即将RxRDY位置0。采用中断方式时,该信号可作为中断请求信号。 SYNDET/BRKDET:同步检测/间断检测信号内外同步的区别在于帧同步。内同步时,收方通过搜索同步字来判定一个帧的开始;外同步时,收方通过判定自己SYNDET引脚是否被置位来判定一个帧的开始,这个置位由发方在开始发送一个帧的时候完成。RxC :接收时钟,外部输入。RESET:复位信号。当该信号为高电平并持续6个时钟周期以上时,8251A被复

3、位,收发线路均处于空闲状态。 CS:片选信号,输入,低电平有效。若CS为高,则D0D7为高阻状态。C/D:控制/数据信号,输入。当C/D=1时,数据总线上传送的是控制字、命令字或状态字;当C/D=0时,数据总线上传送的是数据。RD、WR:读、写控制信号,输入,低电平有效。RD有效时,表示CPU正在读取接收缓冲器的数据;WR有效时,CPU正将数据写入发送缓冲器。 CLK:接收外部时钟源的时钟信号,用来产生8251A的内部时序。在同步方式下,CLK的频率要大于波特率的30倍;在异步方式下,CLK的频率要大于波特率的4.5倍。 DTR(Data Terminal Ready):数据终端就绪信号,输出

4、,低电平有效。它由命令字的D1位置“1”变为有效,用以表示CPU准备好进行数据传送。 DSR(Data Set Ready):数据装置就绪信号,输入,低电平有效。它是的应答信号,有效时表示MODEM或外设已准备好发送。CPU通过读取状态寄存器的D7位来检测此信号。RTS(Request To Send):请求发送信号,输出,低电平有效。它由命令字的D5置“1”而变为有效,用以表示CPU已准备好发送数据。CTS(Clear To Send):清除发送信号,输入,低电平有效。它是MODEM的应答信号,有效时表示MODEM或外设已做好接收数据准备。二、8251A初始化:方式字各位的含义。8251A的

5、基本内部结构。8259A中断芯片一、8259A主要管脚的含义D7D0:双向、三态数据线,可与系统的数据总线直接相连。WR:写控制信号,输入,低电平有效。与控制总线上的信号相连。RD:读控制信号,输入,低电平有效。与控制总线上的信号相连。CS:片选信号,输入,低电平有效。CPU的高位地址经地址译码电路选中它。INT:中断请求信号,输出,高电平有效。是8259A向CPU输出的中断请求。A0:地址选择信号,输入,用来选择内部端口。8259A只有两个端口地址,常把A0=0所对应的端口称为“偶端口”,把A0=1所对应的端口称为“奇端口”。当8259A与8位CPU8088相连时,其A0其可直接与8088的

6、A0线相连。 INTA:中断响应信号,输入,低电平有效。接收来自CPU的中断响应信号INTA。IR7IR0:外设向8259A发出的中断请求信号,输入,高电平有效。接收来自外设接口发出的中断请求。 CAS2CAS0:级联信号线,双向。当8259A作为主片时,为输出线;当8259A作为从片时,为输入线。 SP/EN:主从片设定/允许缓冲信号,双向双功能,低电平有效。当8259A工作在缓冲模式时,该引脚输出一个EN信号去控制外部缓冲器;当8259A工作在非缓冲模式时,该引脚作为输入用来接收一个SP,SP=1表示8259A作为主片工作。二、8259A级联时的接法计数器定时器一、8253的特性8253采

7、用+5V单一电源,24引脚DIP封装(1)片内具有3个独立的16位计数通道(2)计数频率(CLK时钟频率)为02.6MHz(3)每个通道独立定时或计数,可以按二进制或BCD计数(4)每个通道可编程设定6种不同的工作方式(5)可由软件或硬件控制开始计数或停止计数(6)所有输入/输出引脚与TTL兼容数据总线缓冲器D7D0读/写控制逻辑CSA0A1RDWR控制字寄存器计数器通道0计数器通道1计数器通道2CLK 0GATE 0OUT 0CLK 1GATE 1OUT 1CLK 2GATE 2OUT2二、8253的工作方式0、1、2、3三、8253的主要管脚含义CLK0,1,2,时钟脉冲输入端。用于输入定

8、时脉冲或计数脉冲信号。OUT0,1,2,,计数输出端。GATE0,1,2,门控输入端。用于外部控制计数器的启动和停止计数的操作。两个或两个以上计数器连用时,可用此信号来同步四、8253的应用先初始化,步骤如下:1.写入方式控制字,以选择计数通道,确定其工作方式。2.写入计数初值到对应的计数通道中,确定计数定时时间。几点说明:先写控制字,后写计数初始值每个计数通道的控制字都要写入同一控制口,计数初始值则写入指定计数通道对应的端口对3个计数通道的初始化编程没有先后顺序,但对某一通道若需写初值的高位,则必须按照先写低位后些高位的顺序 8253用于定时:定时时间时钟脉冲周期Tc×计数初值N

9、8253用于计数/分频:时钟脉冲频率Tc=输出脉冲频率×计数初值N 模数、数模一、DAC0832的基本结构、主要管脚含义、三种工作方式的接口方法,认识简单的接口电路。8位输入寄存器8位DAC寄存器8位D/A转换器VREFIOUT2RFBAGNDVCCDGNDDI7DI0CSWR1WR2XFERILELELEIOUT1&&&RFB输入寄存器控制信号:D7D0:输入; 不足8位,空端应接地CS:片选信号WR1:写输入锁存器ILE:输入锁存允许(使能)用于DAC寄存器的控制信号:WR2: 写DAC寄存器XFER:允许输入锁存器的数据传送到DAC寄存器其它引脚:VREF:参考电压。-10V+10V,一般为+5V或+10VIOUT1、IOUT2:D/A转换差动电流输出。 RFB:内部反馈电阻引脚,接运放输出AGND、DGND:模拟地和数字地二、ADC0809的基本结构、主要管脚含义IN0IN7:8个模拟电压输入端ADDA、ADDB、ADDC:3个地址输入线ALE:地址锁存允许信号,ALE的上升沿,用于锁存3个地址输入的状态,然后由译码器从8个模拟输入中选择一个模拟输入端进行A/D转换S

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论