




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、摄像头视频采集系统的设计与实现徐宏亮2012.07.27系统采用AD9883a芯片将摄像头视频信号数字化;然后利用FPGA芯片进行信号处理,增加行列场有效信号;最后,采用ADV7123芯片将数字信号转为模拟信号,在本地的显示器输出。1 系统总体设计图1所示为视频采集系统框图。图1 VGA视频采集系统框图1)VGA输入模块。将RGB模拟信号或YUV信号及行同步信号(Hsync)、场同步信号(Vsync)输入给A/D转换模块。2)A/D转换模块。首先根据行、场同步信号确定采样的行频和场频,接着由行频和内部寄存器确定像素同步时钟,然后通过配置AD9883芯片内部的锁相环(PLL)产生同步时钟。该模块
2、可将输入的VGA模拟信号转换为8bit×3路的数字视频信号,并通过一系列寄存器调整图像的采样效果。3) FPGA转换控制模块。一方面FPGA通过I2C总线向AD9883a的寄存器写入控制信息;另一方面根据输入的行场同步信号生成行场有效信号。 内部还有color bar,YUV2RGB, 串口三个模块。4)D/A输出显示模块。该模块采用ADV7123芯片将8bit×3路RGB数字信号还原为模拟信号,并结合行、场同步信号构成VGA信号,供本地计算机显示输出。2 A/D转换模块本系统的A/D转换器采用AD9883a,该芯片专门用于采集模拟R,G,B信号,将其数字化显示或作为中间转
3、换器件使用。该芯片具有采样精度为8bit×3路通道,最高采样率为140MSPS/s,300MB的模拟带宽,支持最高分辨率为SXGA(1280x1024),刷新率为75Hz的视频信号。基于AD9883a的电路可为高清电视提供良好的接口,或作为高性能视频设备的前端扫描转换器,它的内部结构如图3所示,主要包括A/D转换电路、时钟产生电路、同步信号产生电路、I2C总线接口四个部分。图2 AD9883的内部结构图AD9883a内部的寄存器通过I2C总线完全可编程,芯片按照寄存器设定的模式进行工作。如AD9883支持多种VGA格式,但不能自动检测实现自适应,需要通过I2C接口进行寄存器配置,指定
4、芯片采集的视频格式。AD9883内部共25个寄存器,其中00H和14H为只读寄存器,1518H为测试用寄存器,01H13H为功能寄存器。 本系统采用的摄像头是索尼的H700,摄入视频格式是1080i/50。根据视频格式,FPGA芯片对主要功能寄存器的配置如表1所示,具体见程序:功能寄存器配置值锁相环分频控制01HA4H02HF0H时钟产生器控制03H90H04H80H箝位控制05H50H增益和偏置控制08HC0H09H80H0aH80H0bH7EH0cH7EH0dH7EH3FPGA设计FPGA以AD9883输出的像素时钟PCLK作为全局同步时钟,频率为74.25Mhz。3.1 IIC总线mas
5、ter的设计 I2C,即Inter-Integrated Circuit,是一个双线双向串行总线,提供了一种设备之间的数据交换的简单而有效的方法。这种总线最适合多设备之间需要临时的短距离通信的场合。IIC是一种多向控制总线,也就是说多个芯片可以连接到同一总线结构下,同时每个芯片都可以作为实施数据传输的控制源。I2C 总线上数据的传输速率有三种模式:ü 标准模式:100kbit/s ü 快速模式:400kbit/s ü 高速模式:3.4Mbit/s本系统用的是标准模式。3.1.1 iic总线协议通常标准的iic通信包括4部分:1) 开始信号2) Slave地址3)
6、数据传输4) 结束信号 3.1.2 IIC模块的结构 IIC模块由控制单元和数据通道单元两部分组成。控制单元的状态机根据外部控制信号和数据通道的状态信号产生控制信号,组织、协调和同步数据通道单元的的操作。数据通道单元的i2c master byte模块根据控制信号产生所需的SCL、SDA信号。结构框图如下:图3 iic模块结构图 控制单元使用一段式状态机进行定义,如图4所示。有限状态机的几个状态定义如下:define ST_IDLE 7'b000_0000; / 起始状态define ST_ADDR_W 7'b000_0001; / slave地址(用于写操作)define S
7、T_BSADDR 7'b000_0010; / 基地址define ST_WRITE 7'b000_0100; / 写数据到寄存器define ST_ADDR_R 7'b000_1000; / slave地址(用于读操作)define ST_READ 7'b001_0000; / 从寄存器读数据define ST_READ1 7'b010_0000; / 读取最后一位数据 define ST_STOP 7'b100_0000; / 结束信号IIC模块在start信号有效后,开始向AD9883a写数据,从01H写到15H; 之后进入读取模式,读取0
8、1H到15H的寄存器数据,以检查数据是否写入和AD9883a目前状态。图4 IIC通信状态机i2c master byte模块通过把一byte数据操作分解为8个bit操作,通过把对应命令送到Bit command controller实现。具体流程如下:3.2行场有效信号hvref根据输入视频格式,产生行场有效信号。当视频输入信号时1080i时,参数配置如下:parameter ROW_NUM 1920 /行有效数parameter COL_NUM 540 /列有效数parameter hre_st 159 /行有效起始计数parameter vre_st 16 /列有效起始计数paramet
9、er htotal 2640 /总行数parameter vtotal 562 /总列数3.3其他模块1. color bar模块可以生成代替ad9883a输入的彩条信号,用于测试;2. YUV2RGB模块,当AD9883a输入为YUV信号时,可以转化为RGB信号;3. Uart ctrl模块,用于将读取的AD9883a寄存器信号传输到pc机,方便调试。4D/A输出显示设计本设计采用ADV7123作为视频转换芯片,将数字视频信号转换为VGA模拟信号,供本地计算机显示输出。ADV7123具有三路高速、10位输入的视频DA转换器,具有330Mhz的最大采样速度,与多种高精度的显示系统兼容,可充分满足本系统的转换需求。ADV7123芯片产生三路模拟输出后,结合FPGA传来的行、场同步信号完成视频的显示。5. 小结通过对摄像头视频采集系统的设计,加深了对iic总线的了解,认识到了dft对设计程序调试
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 湖南工学院《固废利用与资源化》2023-2024学年第二学期期末试卷
- 毕节职业技术学院《通信原理II》2023-2024学年第二学期期末试卷
- 烟台黄金职业学院《多层框架结构设计》2023-2024学年第二学期期末试卷
- 南京工业大学《体育-羽毛球(三)》2023-2024学年第二学期期末试卷
- 邯郸幼儿师范高等专科学校《生态危机下的濒危动物》2023-2024学年第二学期期末试卷
- 香港科技大学(广州)《建筑施工技术》2023-2024学年第二学期期末试卷
- 长江大学《国际商法(双语教学)》2023-2024学年第二学期期末试卷
- 2024年工业烤箱硅碳棒项目资金筹措计划书代可行性研究报告
- 2024年文物遗址保护服务项目资金筹措计划书代可行性研究报告
- 新疆地理知识课件下载
- 礼盒包装策划方案
- 《挠挠小怪兽》小班韵律课件
- 国旗下讲话-5月19日助残日国旗下讲话稿:同享一片蓝天
- 童话故事三年级下册350字作文
- 表1网格化治理工作村(居)民基本信息统计表
- 涂装工艺流程、PFMEA2018
- 2023届淄博市建筑施工安全生产专家库
- 车站信号自动控制教案-四线制道岔控制启动电路
- 委托书挂靠样本
- 国际民事诉讼与国际商事仲裁
- 土地整治项目工程质量评定标准
评论
0/150
提交评论