格雷码二进制转换及译码电路_第1页
格雷码二进制转换及译码电路_第2页
格雷码二进制转换及译码电路_第3页
格雷码二进制转换及译码电路_第4页
格雷码二进制转换及译码电路_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、EDA技术与应用实验报告 实验名称:格雷码、二进制转换及译码电路姓 名:陈丹学 号:100401202班 级:电信(2)班时 间:南京理工大学紫金学院电光系一、实验目的 1)学习用VHDL代码描述组合逻辑电路的方法。 2) 掌握when.else.,generate和case并行语句的使用。二、实验原理1)学习VHDL的when.else.,generate和case并行语句。2)利用when.else.并行语句描述4位二进制码/格雷码转换电路。3)利用generate并行语句描述n位格雷码/二进制码转换电路。4)利用case并行语句实现译码电路。5)利用实验箱验证所设计的电路的正确性,要求将

2、输入输出的数据用数码管显示。三、实验内容1、 二进制转换为格雷码 4位二进制格雷码转换的真值表如图所示: 1.1建立工程,输入代码 先建立工程,工程命名为“btog”,顶层文件名为“btog”。 选择“filenew”,在弹出的窗口中选择“VHDL File”建立“VHDL”文件。 在新建的VHDL文件中输入二进制格雷码转换的VHDL代码,将文件保存。 二进制转换为格雷码的代码: 1.2 编译仿真对当前文件进行编译,编译通过以后建立仿真波形,保存为“b_to_g.vwf”.为波形文件添加节点,将“end time”设置为100s ,将输入输出编组,并为输入信号赋值,其中“start value

3、”为“0000”,“count every”设置为5s.其波形如下:仿真结果2、generate语句实现格雷码转换为二进制 对于n位二进制转换为格雷码的码转换电路,转换表达式如下: Bn=Gn Bi=GiB(i+1)2.1建立工程,输入代码 先建立工程,工程命名为“gtob”,顶层文件名为“g_to_b2”。 选择“filenew”,在弹出的窗口中选择“VHDL File”建立“VHDL”文件。 在新建的VHDL文件中输入格雷码二进制转换的VHDL代码,将文件保存。 转换代码: 2.2 编译仿真对当前文件进行编译,编译通过以后建立仿真波形,保存为“gtob.vwf”.为波形文件添加节点,将“e

4、nd time”设置为100s ,将输入输出编组,并为输入信号赋值,其中“start value”为“0000”,“count every”设置为5s.其波形如下:3、case语句实现译码电路 代码描述:仿真波形:4、管脚配置利用实验箱的模式6来验证设计电路的正确性。用键5键8表示输入管脚g0g3,发光二极管D1D4表示输出管脚b0b4。用7、8两个七段显示译码管表示格雷码和二进制码。选择“assignmentassignment editor”弹出管脚配置图,在“location”一栏中填入相应器件的管脚。5、下载将文件下载到实验箱,对实验箱进行操作,将键5键8按钮设置为不同的电平,观察七段显示译码管的情况。五、小结与体会 通过这次试验我对软件的运用又有了更一步的认识,熟练地操作。而且将学过的知识用新的编程来做,通过此次实验学会了二进制和格雷码之间的转换,以及用generate和generic方法书写程序。 对于n

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论