蓝牙技术原理与硬件电路_第1页
蓝牙技术原理与硬件电路_第2页
蓝牙技术原理与硬件电路_第3页
蓝牙技术原理与硬件电路_第4页
蓝牙技术原理与硬件电路_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、三、蓝牙模块的电路原理三、蓝牙模块的电路原理1.硬件电路结构无线层:频率合成、bit到符号的转换和过滤, 以及符号的收发操作;基带层:编码/解码、加密/解密、分组处理 和跳频频率的生成和选择;链路管理器层:链接的建立和链路的管理。SOC模块: 蓝牙基带核心模块、微处理器模块、 HCI模块、语音处理模块和一些可选的测试模块。RF模块:锁相环(PLL)、发送模块和接收模块组成。 发送和接收部分可以共享PLL, 数据发送和接收在不同的时隙进行。 根据给定的时间,PLL可在不同的载波频率上跳变。三、蓝牙模块的电路原理三、蓝牙模块的电路原理(续一续一)东芝公司的SOC和RF模块芯片方案三、蓝牙模块的电路

2、原理三、蓝牙模块的电路原理(续二续二)MotorolaMotorolaMC13180MC131802. 射频RF模块STST公司公司STLC2150STLC2150三、蓝牙模块的电路原理三、蓝牙模块的电路原理(续三续三)三、蓝牙模块的电路原理三、蓝牙模块的电路原理(续四续四)发送部分: 包括一个倍频器,它使用直接的VCO调制。接收部分: 包括一个低噪声混频器、一个中频放大器、一个高增益 限定放大器和一个鉴频器。NationalNational公司公司LMX3162LMX3162四、四、RF模块的电路实现模块的电路实现1. PLL锁相环 实现原理 其基本组成模块: VCO,分频器,环路滤波器和鉴

3、相器。环路滤波器电路四、四、RF模块的电路实现模块的电路实现(续一续一)2. VCO压控振荡器 实现原理 LC振荡可变电容: 阵列电容四、四、RF模块的电路实现模块的电路实现(续二续二)3. 低噪声混频器 实现原理 四、四、RF模块的电路实现模块的电路实现(续三续三)乘法电路四、四、RF模块的电路实现模块的电路实现(续四续四)4. 鉴频器 是可以产生与两个信号频率差成比例的输出电压的电路.实现原理: 是由移相器、乘法器、缓冲器和低通滤波器组成.四、四、RF模块的电路实现模块的电路实现(续五续五)5. GFSK的实现 1) 直接调制方法: VCO电路实现 VCO的振荡频率随着输入信号电压的改变而变化, 即可得到FSK信号,但调制精度受到工艺偏差的影响. 2) 数字频率合成DDFS 基于数据查表的方式,能够实现任意波形的产生,且产生相位和幅度高度匹配的正交信号,即将存储好的波形数据用可变化的速率读出,从而得到变频信号。DAC将数字形式转换模拟形式,经低通滤波器后恢复为连续波形。四、四、RF模块的电路实现模块的电路实现(续六续六)DDFS的电路实现四、四、RF模块的电路实现模块的电路实现(续七续七)6. 发射功放电路四、四、RF模块的电路实现模块的电路实现(续八续八)意法公司的单片方案意法公司的单片方案 STLC2500STLC2500五、结束语

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论