计算机组成原理实验移位暂存器_第1页
计算机组成原理实验移位暂存器_第2页
计算机组成原理实验移位暂存器_第3页
计算机组成原理实验移位暂存器_第4页
计算机组成原理实验移位暂存器_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、寄存器组的设计与实现1、 实验目的1、 学习掌握Quartus软件的基本操作;2、 理解寄存器组的工作原理和过程;3、 设计出寄存器组并对设计的正确性进行验证。2、 实验内容能移位的暂存器实验。具体要求:1、 用图形方式设计能移位的暂存器电路原理图,分别实现左移、逻辑右移和算术右移;2、 测试波形时要用时序仿真实现,测试数据不要全为0或者全为1,算术右移的测试数据要求为负数(即符号位为1);3、 将设计文件封装成器件符号;4、 数据宽度最好为16位。3、 实验装置安装有Quartus软件的PC机一台4、 实验提示1、74198:8位双向移位寄存器74198芯片如图。CLRN为清零端,S1S0为

2、模式选择端,选择移位方式;输入端口AH为并行输入端,用于为移位寄存器置数;SLSI、SRSI为串行输入端,表示移位后的补充值;CLK为移位时钟;QAQH为输出端。功能表:输入输出模式时钟串行并行CLRNS1S2CLKSLSISRSIA.HQAQB.QGQH0XXXXXX00.001XX0XXXQA0QB0.QG0QH0111XXa.hab.gh101X1X1QAn.QFnQGn101X0X0QAn.QFnQGn1101XXQBnQCn.QHn11100XXQBnQCn.QHn0100XXXQA0QB0.QG0QH074244:三态2、 设计原理提供的74198芯片具有移位暂存功能,选择合适芯片通过数据位扩展,设计16位移位暂存器。1)设计思路:将16位数据分别输入到两个8位的移位寄存器,然后将数据经过三态门输出。在左移时,整体左移,末位添0,:将低8位寄存器的最高位输出作为高8位寄存器左移的补位,低8位寄存器末位添0;逻辑右移时,首位添0:将高8位寄存器输出的最低位作为低8寄存器最高位的补位,高8位首位补0;算术右移时:高8位寄存器首位不变,低8位寄存器首位为高8位寄存器的末位输出。2)设计电路图如下:波形仿真:波形分析:输入为器件封装:总结:该实验总体上来说比较简单,但是在设计实验的时候由于对补位的设计不是很准确,出过多次毛病,在不断的尝试下最终还是解决,主要是在设计时容易

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论