ARMCortex各系列处理器分类比较_第1页
ARMCortex各系列处理器分类比较_第2页
ARMCortex各系列处理器分类比较_第3页
ARMCortex各系列处理器分类比较_第4页
ARMCortex各系列处理器分类比较_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Cortex-M系列M0:Cortex-M0是目前最小的ARM处理器,该处理器的芯片面积非常小,能耗极低,且编程所需的代码占用量很少,这就使得开发人员可以直接跳过16位系统,以接近8位系统的成本开销获取32位系统的性能。Cortex-M0处理器超低的门数开销,使得它可以用在仿真和数模混合设备中。M0+:以Cortex-M0处理器为基础,保留了全部指令集和数据兼容性,同时进一步降低了能耗,提高了性能。2级流水线,性能效率可达1.08DMIPS/MHzoM1:第一个专为FPGA中的实现设计的ARM处理器。Cortex-M1处理器面向所有主要FPGA设备并包括对领先的FPGA综合工具的支持,允许设计

2、者为每个项目选择最佳实现。M3:适用于具有较高确定性的实时应用,它经过专门开发,可使合作伙伴针对广泛的设备(包括微控制器、汽车车身系统、工业控制系统以及无线网络和传感器)开发高性能低成本平台。此处理器具有出色的计算性能以及对事件的优异系统响应能力,同时可应实际中对低动态和静态功率需求的挑战。M4:由ARM专门开发的最新嵌入式处理器,用以满足需要有效且易于使用的控制和信号处理功能混合的数字信号控制市场。M7:在ARMCortex-M处理器系列中,Cortex-M7的性能最为出色。它拥有六级超标量流水线、灵活的系统和内存接口(包括AXI和AHB)、缓存(Cache)以及高度耦合内存(TCM),为M

3、CU提供出色的整数、浮点和DSP性能。互联:64位AMBA4AXI,AHB外设端口(64MB至U512MB)指令缓存:0到64kB,双路组相联,带有可选ECC数据缓存:0到64kB,四路组相联,带有可选ECC指令TCM:0至ij16MB,带有可选ECC数据TCM:0至ij16MB,带有可选ECCCortex-M系列规格对比类别M0M3M4M7体系结构ARMv6M(冯诺依曼)ARMv6M(哈佛)ARMv6M(哈佛)ARMv7-M(哈佛)ISA支持Thumb,Thumb-2Thumb,Thumb-2Thumb,Thumb-2Thumb,Thumb-2DSP扩展单周期16/32位MAC单周期双16位

4、MAC8/16位SIMD运算硬件除法(2-12周期)单周期16/32位MAC单周期双16位MAC8/16位SIMD运算硬件除法(2-12周期)浮点单元单精度浮点单兀符合IEEE754单和双精度浮点单元与IEEE754兼容流水线3级3级3级+分支预测6级超标里+分支预测DMISP/MHz0.90.991.251.501.251.522.14/2.55/3.23中断NMI+1-32物理中断NMI+1-240物理中断NMI+1240物理中断NMI+1240物理中断中断优先级825682568256唤醒中断控制器最多240个最多240个最多240个内存保护带有子区域和后台区域的可选8区域MPU带有子区

5、域和后台区域的可选8区域MPU可选的8/16区域MPU,带后于区域和背景区域睡眠模式集成的WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号随ARM电源管理工具包提供的可选的Retention模式集成的WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号。随ARM电源管理工具包提供的可选保留模式集成WFI和WFE指令和“退出时睡眠”功能。睡眠和深度睡眠信号。随ARM电源管理工具包提供的可选Retention模式集成WFI和WFE指令以及SleepOnExit功能。休眠和深度休眠信号。ARM电源管理工具包及可选Retention模式增强的指令硬件单周期(32x32)乘法选项硬件除法

6、(2-12个周期)和单周期(32x32)乘法、饱和数学支持。调试可选JTAG和Serial-Wire调试端口。最多4个断点和2个观察点可选JTAG和串行线调试端口。最多8个断点和4个检测点。可选JTAG和Serial-Wire调试端口。最多8个断点和4个检测点。可选的JTAG和串行线调试端口。最多8个断点和4个观察点。跟踪可选指令跟踪(ETM)、数据跟踪(DWT)和测量跟踪(ITM)可选指令跟踪(ETM)、数据跟踪(DWT)和测量跟踪(ITM)可选指令跟踪(ETM)、数据跟踪(DWT)和测量跟踪(ITM)Cortex-A系歹!J:ARMCortex-A系列是一系列用于复杂操作系统和用户应用程序

7、的应用程序处理器。Cortex-A系列处理器支持ARM、Thumb和Thumb-2指令集。A5:一个高性能、低功耗的ARM宏单元,带有L1高速缓存子系统,能提供完全的虚拟内存功能。Cortex-A5处理器实现了ARMv7体系结构并运行32位ARM指令、16位和32位Thumb指令,还可在Jazelle状态下运行8位Java字节码。CortexA-5是最小以及最低功耗的Cortex-A处理器,但处理性能比其他A系列差。A7:Cortex-A7处理器的功耗和面积与超高效Cortex-A5相似,但性能提升1520%,Cortex-A7是ARM的大小核设计中的小核部分,并且与高端Cortex-A15C

8、PU体系结构完全兼容。Cortex-A7处理器包括了高性能处理器Cortex-A15的一切特性,包括虚拟化(virtualization)、大容量物理内存地址扩展(LargePhysicalAddressExtensions(LPAE)可以寻址到1TB的存储空间)、NEON、VFP以及AMBA4ACEcoherency(AMBA4CacheCoherentInterconnect(CCI)。Cortex-A7支持多核MPCore的设计以及Big+Little的大小核设计。小型高能效的Cortex-A7是最新低成本智能手机和平板电脑中独立CPU的理想之选,并可在big.LITTLE处理配置中与C

9、ortex-A15结合。A8:第一个使用ARMv7-A架构的处理器,很多应用处理器以Cortex-A8为核心。Cortex-A8处理器是一个双指令执行的有序超标量处理器,针对高度优化的能效实现可提供2.0DhrystoneMIPS(每MHz),这些实现可提供基于传统单核处理器的设备所需的高级别的性能。Cortex-A8在市场中构建了ARMv7体系结构,可用于不同应用,包括智能手机、智能本、便携式媒体播放器以及其他消费类和企业平台。分开的L1指令和数据cache大小可以为16KB或者32KB,指令和数据共享L2cache,容量可以至U1MB。L1和L2cache的cache数据宽度为128比特,

10、L1cache是虚拟索引,物理上连续,而L2完全使用物理地址。Cortex-A8的L1cache行宽度为64byte,L2cache在片内集成。另外和Cortex-A9相比,由于Cortex-A8支持的浮点VFP运算非常有限,其VFP的速度非常慢,往往相同的浮点运算,其速度是Cortex-A9的1/10。Cortex-A8能并发某些NEON指令(如NEON的load/store和其他的NEON指令),而Cortex-A9因为NEON位宽限制不能并发。Cortex-A8的NEON和ARM是分开的,即ARM核和NEON核的执行流水线分开,NEON访问ARM寄存器很快,但是ARM端需要NEON寄存器

11、的数据会非常慢。A9:Cortex-A9MPCore或者单核处理器单MHz性能比Cortex-A5或者Cortex-A8高,支持ARM,Thumb,Thumb-2,TrustZone,JazelleRCT,JazelleDBX技术。L1的cache控制器提供了硬件的cache一致性维护支持多核的cache一致性。核外的L2cache控制器(L2C-310,orPL310)支持最多8MB的cache。Cortex-A9的L1cache行宽度为32byte,L2cache因为多核的原因在核外集成,即通过SCU来访问多核共享的L2cache。常见的Cortex-A9处理器包括nVidia's

12、双核Tegra-2,以及TI'sOMAP4平台。使用Cortex-A9处理器的设备包括Apple的ipad2(appleA5处理器),LGOptimus2X(nVidiaTegra-2),SamsungGalaxySI等A15:Cortex-A15MPCore处理器是目前Cortex-A系列中性能最高的处理器,一个突出的特性是其硬件的虚拟化技术(Hardwarevirtualization)以及大物理内存的扩展(LargePhysicalAddressExtension(LPAE)能寻址至U1TB的内存)。目前集成Cortex-A15的处理器量产的只有Samsung的Exynos5系列

13、处理器,但TI的OMAP5系列处理器也采用Cortex-A15的核。具体的设备有ArndaleBoard。A17:A12的提升版,也就将A12合并到A17中,最新的高性能ARMv7-A核处理器,以更小和更节能的优势,提供与A15相仿的性能。相比A9有60%的性能提升。仍为32位ARMv7Cortex-A17处理器提供了优质的性能和高端的特性使它理想的适合每一个屏幕,从智能手机到智能电视。Cortex-A17处理器架构上与广泛使用Cortex-A7处理器一致,促使下一代中档设备基于big.LITTLE技术。A53:最低功耗的ARMv8处理器,能够无缝支持32和64位代码。是世界上能效最高,面积最

14、小的64位处理器。使用高效的8-stage顺序管道和提升的获取数据技术性能平衡。Cortex-A53提供比Cortex-A7更高的性能,并能作为一个独立的应用处理器或在big.LITTLE配置下,搭配Cortex-A57处理器,达到最优性能、可伸缩性和能效。A57:最高效的64位处理器,用于扩展移动和企业计算应用程序功能,包括计算密集型64位应用,比如高端电脑、平板电脑和服务器产品。性能比A15提升一倍。A72:Cortex-A72是ARM性能最出色、最先进的处理器。于2015年年初正式发布的Cortex-A72是基于ARMv8-A架构、并卞建于Cortex-A57处理器在移动和企业设备领域成

15、功的基础之上。在相同的移动设备电池寿命限制下,Cortex-A72能相较基于Cortex-A15处理器,28纳米工艺节点的设备,提供3.5倍的性能表现,展现优异的整体功耗效率。Cortex-A72的强化性能和功耗水平重新定义了2016年高端设备为消费者带来的丰富连接和情境感知(context-aware)的体验。Cortex-A72可在芯片上单独实现,也可以搭配Cortex-A53处理器与ARMCoreLinkTMCCI高速缓存一致性互连(CacheCoherentInterconnect)构成ARMbig.LITTLETM配置,进一步提升能效。Cortex-A列规格对比类别Cortex-A5

16、Cortex-A7Cortex-A8Cortex-A9Cortex-A15发布时间2009年12月2011年10月2006年7月2008年3月2011年4月时钟频率1GHz1GHzon28nm1GHzon65nm2GHzon40nm2.5GHzon28nm执行顺序顺序执行顺序执行顺序执行乱序执行乱序执行多核支持1to41to411to41to4MIPS/MHz1.61.922.53.5VFP/NEON支持VFPv4/NEONVFPv4/NEONVFPv3/NEONVFPv3/NEONVFPv4/NEON半精度扩展(16-bitfloating-point)是是否,只有32-bit单精度和64-

17、bit双精度浮点是是FP/NEON寄存器重命名否否否否是GP寄存器重命名否否否是是硬件的除法器否是否否是LPAE(40-bitphysicaladdress)否否否否是硬件虚拟化否是否否是big.LITTLENoLITTLENoNoBig融合的MAC乘累加是是否否是流水线级数pipelinestages88139to1215+指令译码decodes1Partialdualissue2(dual-issue)2(dual-issue)3返回堆栈stack条目488848浮点运算单元FPUOptionalOptionalYesOptionalOptionalAMB矩线宽度64-bitI/FAMBA

18、3128-bitI/FAMBA464or128-bitI/FAMBA32X64-bitI/FAMBA3128-bitL1DataCacheSize4Kto64K8KBto64KB16/32KB16KB/32KB/64KB32KBL1InstructionCacheSize4Kto64K8KBto64KB16/32KB16KB/32KB/64KB32KB2-wayset2-wayset4-wayset2-waysetassociativassociativassociativeassociativL1Cachee(Inst)e(Inst)4-wayset(Inst)e(Inst)Structur

19、e4-wayset4-waysetassociative4-wayset4-waysetassociativassociativassociativeassociative(Data)e(Data)(Data)e(Data)L2CachetypeExternalIntegratedIntegratedExternalIntegratedL2Cachesize-128KBto1MB128KBto1MB-512KBto1MBL2Cache8-wayset8-wayset8-waysetStructure-associativeassociative-associativeCacheline(byt

20、es)3232643264Classi处理器:ARM7:1994年推出,使用范围最广的32位嵌入式处理器系列。0.9MIPS/MHZ的三级流水线和冯诺依曼结构ARM9:ARM9系列技术特点 基于ARMv5TE架构 高效的5级流水线,更快的吞吐量和系统性能,哈佛结构o提取/解码/执行/内存/写回 同时支持ARM和Thumb指令集o高效ARM-Thumb交互工作允许最佳组合性能和代码密度 哈佛架构-独立的指令和数据内存接口o可用内存带宽增加o同时访问I&D内存o更高性能 31x32位寄存器 32位ALU和桶行移位器 32位MAC块增强CoreSight?ETM9接口用于增强调试和trace

21、 标准AMBA?AHB?接口 协处理器接口内存控制器 内存操作受MMU或MPU控制 MMU提供o虚拟内存支持o快速上下文切换扩展(FCSE) MPU支持o内存保护和边界o应用沙坑效应 写缓冲o从外部内存解耦内部处理器o可在4个独立地址中存储16个字o清除缓冲脏行灵活的缓存设计 硬件缓存架构 大小可从4KB到128KB(以2的方哥形式增长) I&D缓存可具有独立大小 行长度固定为8个字 固定4向集关联 零等待状态存取 关键词首先缓存行填充 无阻塞 虚拟寻址灵活的TCM设计 哈佛机构 大小可为0KB或4KB至IJ1MB(以二次方形式增长) 可具有独立大小 可为RAM或ROM 允许等待状态

22、ARM968上的双存储TCM 物理寻址o将非顺序存取停止一个周期以允许地址转换DSP增强 单周期32x16乘法器实现o加快所有乘法指令o流水线设计允许一个16x16或32x16开始每个周期 新的32x16和16x16乘法指令o允许独立存取16位半寄存器o允许压缩的16位操作数高效使用32位带宽oARMISA提供32x32乘法指令 有效微小数字饱和算法oQADD、QSURQDADDQDSUB 前导零计数指令oCLZ加快标准化和除法ARM11:350ARM11处理器系列所提供的引擎可用于当前生产领域中的很多智能手机,还广泛用于消费类、家庭和嵌入式应用程序。该处理器的功耗非常低,提供的性能范围为小面

23、积设计中的MHz到速度优化设计中的1GHz(45纳米和65纳米)。ARM11处理器软件可以与以前所有ARM处理器兼容,并引入了用于媒体处理的32位SIMD、用于提高操作系统上下文切换性能的物理标记cache、强制实施硬件安全性的TrustZone以及针对实时应用的紧密耦合内存。ARM11处理器系列功能: 强大的ARMv6指令集架构 ARMThumb?指令集可以减少高达35%的内存带宽和大小需求? 用于执仃局效欺入式Java的ARMJazelle技术 ARMDSP扩展 SIMD(单指令多数据)媒体处理扩展可提供高达2倍的视频处理性能 作为片上安全基础的ARMTrustZone?技术(ARM117

24、6JZ-S和ARM1176JZF-S处理器) Thumb-2技术(仅ARM1156(F)-S),可提高性能、能效和代码密度 低功耗:o0.21mW/MHz(65G),包括cache控制器o节能关闭模式能够处理高级工艺中的静态漏电情况 高性能整数处理器o8级整数流水线可提供高时钟频率(对于ARM1156T2(F)-S为9级)o单独的加载-存储和算术流水线o分支预测和返回栈 高性能内存系统设计o支持4-64kcache大小o针对多媒体应用领域的、带DMA的可选紧密耦合内存o对于媒体处理和网络应用领域,高性能64位内存系统加快了数据存取速度oARMv6内存系统架构加快了操作系统上下文切换速度 矢量中

25、断接口和低中断延迟模式提高了中断响应速度和实时性能 用于汽车/工业控制和三维图形加速的可选矢量浮点协处理器(ARM1136JF-SARM1176JZF-S和ARM1156T2F-S处理器) 所有ARM11系列处理器都作为符合ARM-Synopsys参考方法的可交付项来提供,从而显著缩短了生成内核的特定技术实现的时间,以及生成一组完整的行业标准视图和模型的时间。Classic处理器比较类别ARM7ARM9ARM11体系结构冯诺依曼ARMv5TE(哈佛)ARMv6M(哈佛)指令集ARM、ThumbARM、ThumbARM、Thumb、Thumb-2流水线3级5级8级DMIPS/MHz0.91.11

26、.2NMU无有有DSP扩展否是是单指令多数据扩展否否是浮点支持否是(VFP9)是(VFP11)Cache支持否一是是密集耦合内存否是是TrustZone安全扩展是(仅ARM1176JZ(F)-S)Cortex-RIR歹!J:R4:第一个基于ARMV7-R体系的嵌入式实时处理器。专用于大容量深层嵌入式片上系统应用,如硬盘驱动控制器、无限基带处理器、消费产品手机MTK平台和汽车系统的电子控制单元。R5:2010年推出,基于ARMV7-R体系,扩展了Cortex-R4处理器的功能集,支持在可靠的实时系统中获得更高级别的系统性能、提高效率和可靠性并加强错误管理。这些系统级功能包括高优先级的低延迟外设端

27、口(LLPP)和加速器一致性端口(ACP),前者用于快速外设读写,后来用于提高效率并与外部数据源达成更可靠的高速缓存一致性。基于40nmG工艺,Cortex-R5处理器可以实现以将近1GHz的频率运行,此时它可提供1,500DhrystoneMIPS的性能。该处理器提供高度灵活且有效的双周期本地内存接口,使SoC设计者可以最大限度地降低系统成本和功耗。R7:Cortex-R7处理器是性能最高的Cortex-R系列处理器。它是高性能实时SoC的标准。Cortex-R7处理器是为基于65nm至28nm的高级芯片工艺的实现而设计的,此外其设计重点在于提升能效、实时响应性、高级功能和简化系统设计。基于

28、40nmG工艺,Cortex-R7处理器可以实现以超过1GHz的频率运行,此时它可提供2,700DhrystoneMIPS的性能。该处理器提供支持紧密耦合内存(TCM)本地共享内存和外设端口的灵活的本地内存系统,使SoC设计人员可在受限制的芯片资源内达到高标准的硬实时要求。TightlyCoupledMemoryTightlyCoupledMemoryTightlyCoupledMemoryCortex-R系列处理器比较ARMCortex-R4ARMCortex-R5ARMCortex-R71.68/2.02/2.45DMIPS/MHz*3.47CoreMark/MHz*1.67/2.01/2

29、.45DMIPS/MHz*3.47CoreMark/MHz*2.50/2.90/3.77DMIPS/MHz*4.35CoreMark/MHz*LockstepconfigurationLockstepconfigurationDual-coreAsymmetricMulti-Processing(AMP)configurationLockstepconfigurationDual-coreAsymmetricMulti-Processing(AMP)withQoSconfigurationDualcoreSymmetricMulti-Processing(SMP)configurationARMCortex-R4ARMCortex-R5ARMCortex-R7(TCM)LowLatencyPeripheralPortAcceleratorCoherencyPortMicroSnoopControlUnit(fSCU)LowLatencyPeripheralPortAcceleratorCoherencyPortSnoopControlUnit(SCU)8-stagedualissuepipelinewithinstructionpre-fetchandbranchp

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论