第7章 时序逻辑电路_第1页
第7章 时序逻辑电路_第2页
第7章 时序逻辑电路_第3页
第7章 时序逻辑电路_第4页
第7章 时序逻辑电路_第5页
已阅读5页,还剩129页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 原来的状态原来的状态 下面介绍下面介绍,“0”和和“1”态态; 2. ;“0”或或“1”&G1& G2两互补输出端两互补输出端两输入端两输入端反馈线反馈线 触发器输出与输入的逻辑关系触发器输出与输入的逻辑关系101设触发器原态设触发器原态为为“1”态。态。翻转为翻转为“0”态态(1) SD=1,RD = 0&G1& G2设原态为设原态为“0”态态10触发器保持触发器保持“0”态不变态不变复位复位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=1, RD=0时时, 将使将使触发器触发器 置置“0”或称或称 为为复位复位。&am

2、p;G1& G2设原态为设原态为“0”态态0翻转为翻转为“1”态态(2) SD=0,RD = 1&G1& G2设原态为设原态为“1”态态01触发器保持触发器保持“1”态不变态不变置位置位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=0, RD=1时时, 将使将使触发器触发器 置置“1”或称或称 为为置位置位。&G1& G2设原态为设原态为“0”态态1保持为保持为“0”态态(3) SD=1,RD = 1&G1& G2设原态为设原态为“1”态态11触发器保持触发器保持“1”态不变态不变 当当 SD=1,

3、RD=1时时, 触发器保持触发器保持 原来的状态,原来的状态, 即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。&G1& G2&G1& G2110011111110若若G1先翻转,则触发器为先翻转,则触发器为“0”态态“1”态态(4) SD=0,RD = 0 当信号当信号SD= RD = 0同时变为同时变为1时,由时,由于与非门的翻转于与非门的翻转时间不可能完全时间不可能完全相同,触发器状相同,触发器状态可能是态可能是“1”态,态,也可能是也可能是“0”态,态,不能根据输入信不能根据输入信号确定。号确定。10逻辑符号逻辑符号QQSDRDSDRDQ1 0

4、 0 置置00 1 1 置置11 1 不变不变 保持保持0 0 同时变同时变 1后不确定后不确定功能功能基本基本R-S触发器触发器导引电路导引电路& G4SR& G3CP& G1& G2SDRDQQ当当CP=0时时01111& G1& G2SDRDQQ& G4SR& G3CP当当 CP = 1 时时1打开打开11& G1& G2SDRDQQ& G4SR& G3CP当当 CP = 1 时时1(1) S=0, R=00011触发器保持原态触发器保持原态触发器状态由触发器状态由R,S 输入状态决定。输入状

5、态决定。11& G1& G2SDRDQQ& G4SR& G3CP1101010(2) S = 0, R= 1触发器置触发器置“0”(3) S =1, R= 0触发器置触发器置“1”11& G1& G2SDRDQQ& G4SR& G3CP1110011110Q=1Q=011(4) S =1, R= 1 当时钟由当时钟由 1变变 0 后后触发器状态不定触发器状态不定11& G1& G2SDRDQQ& G4SR& G3CP约束条件01RSQRSQnn0 0 SR0 1 01 0 11 1 不定不定Qn+1

6、QnQn+1时钟到来后触发器的状态时钟到来后触发器的状态逻辑符号逻辑符号QQSRCPSDRD跳转跳转不定不定不定不定QQ10 0 SR0 1 01 0 11 1 不定不定Qn+1QnCP0 0 SR 0 1 0 1 0 1 1 1 不定不定Qn+1QnQ=SQ=R从触发器从触发器主触发器主触发器CP CPKQRQJS 1互补时互补时钟控制钟控制主、从主、从触发器触发器不能同不能同时翻转时翻转RS C从触发器从触发器QQQQSDRDR C主触发器主触发器QJKQS主触发器主触发器 主触发器主触发器01CP011RS C从触发器从触发器QQQQSDRDR C主触发器主触发器QJKQS10主触发器封

7、锁主触发器封锁0C01CP0101RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器010 CP高电平时触发高电平时触发器接收信号并暂存器接收信号并暂存 (即主触发器状态由即主触发器状态由 J、K决定,从触发器状决定,从触发器状态保持不变)。态保持不变)。 要求要求CP高电平期间高电平期间J、K的状态保持不变。的状态保持不变。CP下降沿下降沿( )触发器触发器翻转翻转(主、从触发器状主、从触发器状态一致态一致)。 CP低电平时低电平时, 主主触发器触发器封锁封锁, J、K不起作用不起作用1RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器01CP

8、01CP010(1)J=1, K=1 设触发器设触发器原态为原态为“0”态态翻转为翻转为“1”态态11 0110101001011RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器CP01010设触发器原设触发器原态为态为“1”态态为为“?”状态状态J=1, K=1时,每来时,每来一个时钟脉冲,状一个时钟脉冲,状态翻转一次,态翻转一次,即具即具有计数功能。有计数功能。(1) J=1, K=1跳转跳转1RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器01CP010(2) J=0,K=1 设触发器原设触发器原态为态为“1”态态翻转为翻转为“0”态态

9、01 100101011001设触发器原设触发器原态为态为“0”态态为为“?”态态1RS 从触发器从触发器QQQQSDRDR QJKQSCP 主触发器主触发器01CP010(3) J=1,K=0 设触发器原设触发器原态为态为“0”态态翻转为翻转为“1”态态10 011010100101设触发器原设触发器原态为态为“1”态态为为“?”态态RS 从触发器从触发器QQQQSDRD1R Q JKQSCP 从触发器从触发器CP010(4) J=0,K=0 设触发器原设触发器原态为态为“0”态态保持原态保持原态00 010001RS C从触发器从触发器QQQQSDRD1R CQ JKQSCP 从触发器从触

10、发器CP01001nQJS nKQR CP高电平时主触高电平时主触发器状态由发器状态由J、K决决定,从触发器状态定,从触发器状态不变。不变。 CP下降沿下降沿( )触触发器翻转发器翻转(主、从触主、从触发器状态一致)。发器状态一致)。RS 从触发器从触发器QQQQSDRD1R Q JKQSCP 从触发器从触发器nQJS nKQR Qn10 0 1 1 1 0 0Qn 0 10 1 0 1 0 1 0 1 CP高电平时,主高电平时,主触发器状态由触发器状态由J、K决定,从触发器状决定,从触发器状态不变。态不变。 CP下降沿下降沿( )触触发器翻转发器翻转(主、从触主、从触发器状态一致)。发器状态

11、一致)。0 0 0 1 1 0 1nnnQJQKQJ K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn ()触发器工作时触发器工作时SD 、 RD应接高电平。应接高电平。CPQJKSDRDQ例:例:JK 触发器工作波形触发器工作波形CPJKQ下降沿触发翻转下降沿触发翻转基本基本R-S触发器触发器导引电路导引电路& G2& G1QQSDRD& G3& G4& G5& G6CPD反反馈馈线线跳转跳转& G2& G1QQSDRD& G3& G4& G5& G6CPD01101100101&

12、amp; G2& G1QQSDRD& G3& G4& G5& G6CD01011110110D Qn+1 0101逻辑符号逻辑符号D CPQQRDSDQn+1 =Dn; CPDQD Qn+1 0101J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnD1CPQJKSDRDQ仍为下降沿仍为下降沿触发翻转触发翻转T CPQJ KSDRDQ(保持功能保持功能)(计数功能计数功能)J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 QnT CPQD=QD Qn+1 0101CPQQD 按功能分按功能分RDQDFF0d0Q0QDFF1

13、d1Q1d2QDFF2Q2QDFF3d3Q3清零清零寄存指令寄存指令000011011101触发器状态不变触发器状态不变RDSDd3RDSDd2RDSDd1RDSDd010清零清零1100&Q0&Q1&Q2&Q31100&QQQQ0000001110101111清零清零D1移位脉冲移位脉冲23410111QQ3Q1Q2RD000000010011101110111 1QJKFF0Q1QJKFF2QJKFF1QJKFF3QQQ从高位向低从高位向低位依次输入位依次输入数码输入数码输入111010110011000输出输出清零清零D10111QQ3Q1Q2RD

14、10111 1QJKFF0Q1QJKFF2QJKFF2QJKFF3QQQ5移位脉冲移位脉冲786数码输入数码输入左移寄存器波形图左移寄存器波形图12345678CP111111DQ0Q3Q2Q1111待存待存数据数据01110001123移位脉冲移位脉冲Q2 Q1 Q0移位过程移位过程Q3寄寄 存存 数数 码码 D001110000清清 零零110左移一位左移一位001011左移二位左移二位01011左移三位左移三位10114左移四位左移四位101并并 行行 输输 出出动画动画1 清零清零0DQ2SDRDd2&F2Q1SDRDd1&F1Q0SDRDd0&F0DDQ3SD

15、RDd3&F3DDCPFF3FF1FF0d0d1d2d3Q0Q1Q2Q3FF2dQ0Q1Q2Q3FF3FF1FF0FF2d0d1d2d3Q3FF3FF1FF0FF2Q3dFF3FF1FF0FF2既能左移也能右移。既能左移也能右移。DQ2DQ1DQ01&111&1&.RDCPS左移输入左移输入 待输数据由待输数据由 低位至高低位至高 位依次输入位依次输入待输数据由待输数据由高位至低位高位至低位依次输入依次输入101右移输入右移输入移位控制端移位控制端000000&010右移右移串行串行输入输入左移左移串行串行输入输入UCCQ0Q1Q2Q3S1S0 CP16

16、151413121110913456782D0D1D2D3DSRDSL RDGND 74LS194并行输入并行输入011110 00 11 01 1直接清零直接清零(异步异步)保保 持持右移右移(从从Q0向右移动向右移动)左移左移(从从Q3向左移动向左移动)并行输入并行输入 RDCPS1 S0功功 能能 UCCQ0Q1Q2Q3S1S0CP16151413121110974LS19413456782D0D1D2D3DSRDSL RDGND同步时序电路同步时序电路:电路中所有触发器受同一时:电路中所有触发器受同一时钟钟CP控制,其状态更新是同步的。控制,其状态更新是同步的。异步时序电路异步时序电路

17、:电路中,并非所有的触发器电路中,并非所有的触发器都受同一个都受同一个CP信号。信号。 有的触发器受时钟有的触发器受时钟CP控制,有的则受控制,有的则受其它触发器的输出信号控制,其状态更新其它触发器的输出信号控制,其状态更新有先有后,不同在有先有后,不同在CP下动作。下动作。2、各触发器的输入(驱动)方程。、各触发器的输入(驱动)方程。1、电路组成部分的分析。、电路组成部分的分析。3、各触发器的输出(状态)方程。、各触发器的输出(状态)方程。4、列出电路的状态表。、列出电路的状态表。5、画出波形图。、画出波形图。6、分析电路的逻辑功能。、分析电路的逻辑功能。同步同步/异步异步JK触发器触发器D

18、触发器触发器各触发器的动作时刻各触发器的动作时刻D?J?,?,K?Qn+1?CPJ、K、DQ分析步骤:分析步骤:例:。解:三个三个JK-FF,接在同一个,接在同一个CP。此电路是此电路是同步同步时序逻辑电路时序逻辑电路JK-FF,在,在CP下降沿下降沿 时触发时触发K1=1 J1 =1J3=Q1Q2K3 =Q1 J2 = K2 = Q1Q3(1)11(1)1(1)nnnQJ QK Q(2)12(2)2(2)nnnQJ QK Q(3)13(3)3(3)nnnQJ QK QCP12345Q1Q2Q36RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲 CP0= CP

19、K0 =1 J0 =Q2K1 =1 J1 =1CP1= Q0J2=Q0Q1K2 =1CP2= CP RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲 CP0= CP=0 K0 =1 J0 =Q2=1 K1 =1 J1 =1 CP1= Q0=0J2=Q0Q1=0K2 =1CP2= CP=0 RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2 CP计数脉冲计数脉冲011111 011111011111111111011101011111000010012010301141005000CP1= Q0CP12345Q0Q1Q2 二二 进进 制制 数数 Q2 Q1

20、 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(CP)1010清零清零RDQJKQQ0FF0QJKQQ1FF1QJKQQ2FF2CP计数脉冲计数脉冲三位异步二进制加法计数器三位异步二进制加法计数器在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发当相邻低位触发器由器由1变变 0 时翻转时翻转异步二进制加法器工作波形异步二进制加法器工作波形 每个触发器翻转的时间有先后,每个触发器翻转的时间有先后,与计数脉冲不同步与计数脉冲不同步 CP12345678 Q0Q1Q2?思考思

21、考1、各触发器、各触发器CP应如何连接?应如何连接?CPRDQDQQ0F0QDQQ1FF1QDQQ2FF2 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 12 0 1 0 3 0 1 14 1 0 0 5 1 0 16 1 1 0 7 1 1 18 0 0 0 脉冲数脉冲数(CP)计数计数脉冲数脉冲数二进制数二进制数十进十进制数制数Q3 Q2 Q1 Q0012345678 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 00 12345678计数计数脉冲数脉冲数二进制数二进制数十

22、进十进制数制数Q3 Q2 Q1 Q0 9 10 11 12 13 14 15 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 19 101112131415 16 0 0 0 0 0 四位二进制加法计数器的状态表四位二进制加法计数器的状态表FF0每输入一每输入一C翻一次翻一次FF1FF2FF3J0 =K0 =1Q0 =1J1 =K1 = Q0Q1 = Q0 = 1J2 =K2 = Q1 Q0Q2 = Q1 = Q0 = 1J3 =K3= Q2 Q1 Q0J0 =K0 =1J1 =K1 = Q0J2 =K2 = Q1 Q0J3 =K3

23、= Q2 Q1 Q0 计数脉冲同时加到各位触发器上,计数脉冲同时加到各位触发器上,当每个到来后当每个到来后触发器状态是否改变要看触发器状态是否改变要看J、K的状态。的状态。QQFF3QQFF2QQFF1QQFF0Q3Q2Q0Q1DRCPJKJKJKJK由主从型由主从型 JK 触发器组成的同步四位二进制加法计数器触发器组成的同步四位二进制加法计数器当当Q2=Q1 = Q0=1 时再来一时再来一个时钟个时钟翻转。翻转。 74LS161型四位同步二进制计数器型四位同步二进制计数器(a) 外引线排列图;外引线排列图; (b) 逻辑符号逻辑符号A0A1A3A2UCC:16 GND:8EPETCPLDRD

24、34561112131415Q0Q3Q1Q2RCO74LS161710291A01CP234RCO5A36EP7GND8911101213141516+UCC74LS161LDA1A2ETQ0Q3Q1Q2RD(a)(b)01111 1 10 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0111LDQ3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0计计 数数保保 持持 保保 持持 0 0 0 01.同步同步二进制数二进制数Q3Q2Q1Q0脉冲数脉冲数(CP)十进制数十进制数0123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1

25、 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 001234567890RDQJKQFF0QJKQFF1 CP计数脉冲计数脉冲QJKQFF2QJKQQ3FF3Q2Q1Q0Q0Q1Q2Q3CP12345678910 常用常用74LS160型同步十进制加法计数器型同步十进制加法计数器, 其外引脚排其外引脚排列及功能表与列及功能表与74LS161型计数器相同。型计数器相同。Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0110 10清零清零0000Q1

26、RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF00置置“9”1100 1 1 Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0 0 011Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0 0 011输入脉冲输入脉冲输出二进制输出二进制输入脉冲输入脉冲输出五进制输出五进制Q1RD

27、CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0 0 011输入脉冲输入脉冲输出十进制输出十进制Q1RD CP0&R02R01S91S92&QJKQFF1QJKQFF2Q2QJKQFF3Q3RDRDRDSDSD CP1Q0QJKQFF0输输 入入输输 出出Q2Q3R01S92S91R02Q1Q011011011000000001010R01S92S91R02有任一为有任一为“0”有任一为有任一为“0” 输入计输入计数脉冲数脉冲十分频输出十分频输出(进位输出进位输出)计数状态计数状态

28、计数器输出计数器输出S91N74LS290S92Q2Q1NUCCR01R02CP0CP1Q0Q3地地17814S92S91Q3Q0Q2Q1R01R02CP1CP0Q1Q2Q3Q0CP1 2 3 4 5 6 7 8 9 10工作波形工作波形S92S91Q0Q3Q1Q2R01R02CP1CP0S92S91Q3Q0Q2Q1R01R02CP1CP0五进制输出五进制输出计数脉冲计数脉冲输入输入CP12345Q1Q2Q3工作波形工作波形Q3Q2Q1Q00123456789100 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0

29、 0 10 0 0 001234567890例:六进制计数器例:六进制计数器六六种种状状态态Q3Q2Q1Q00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 01111S92S91Q3Q0Q2Q1R01R02CP1CP0计数器清零计数器清零S92S91Q3Q0Q2Q1R01R02CP1CP0计数器清零计数器清零&.0100(4)S92S91Q3Q0Q2Q1R01R02CP1CP0计数计数脉冲脉冲S92S91Q3Q0Q2Q1R01R02CP1CP0十位十位个位个位 例例2: 六十进制计数

30、器六十进制计数器Q3 Q2 Q1 Q0S9(1) S9(2) R0(1) R0(2)CP1 CP0 个位个位Q3 Q2 Q1 Q0S9(1) S9(2) R0(1) R0(2)CP0CP1 十位十位 个位为十进制,十位为六进制。个位为十进制,十位为六进制。个位的最高位个位的最高位 Q3 接十位的接十位的 CP0 ,个位十进制,个位十进制计数器经过十个脉冲循环计数器经过十个脉冲循环一次,每当第十个脉冲来到后一次,每当第十个脉冲来到后 Q3由由 1 变为变为 0,相当于,相当于一个下降沿,使一个下降沿,使十位六进制十位六进制计数器计数。经过六十个计数器计数。经过六十个脉冲,个位和脉冲,个位和十位十

31、位计数器都恢复为计数器都恢复为 0000。11689UCC1Q21Q11RD1Q01Q3地地1CP02Q32Q2 2Q12Q0 2RD2CP02CP1 1CP1计数计数脉冲脉冲十位十位个位个位&1Q31Q01Q21Q11RD1CP11CP02Q32Q02Q22Q12RD2CP12CP0D (DOWN) 减法脉冲输入端减法脉冲输入端U(UP) 加法脉冲输入端加法脉冲输入端L(LOAD) 置数端置数端CO 进位端进位端BO 借位端借位端C(CLR) 清零端清零端11689UCCQ2UQ1Q0Q3地地D1LBOCPCODD0D2D3Q1DF1Q2DF2Q3DF3Q0DF0CPQ3 Q2 Q1

32、 Q0=1000 1000010000100001CP1234Q2Q1Q0Q3K0 = Q2 J0 =Q2 J1 =Q0J2 =Q1 K1 =Q0 K2 =Q1Q0Q1Q2 CPQJKQFF2Q0Q1Q2QJKQFF1QJKQFF0Q2Q1Q0CP12345678Q0Q1Q2 可产生相移为可产生相移为 的顺序脉冲。的顺序脉冲。VAVBUCC调转调转地地+C1+C2QQRDSD5k5k5kT52/3 UCC2/3 UCC1/3 UCC011/3 UCC112/3 UCC2/3 UCCRD=1SD=0uCR1R2.+C充电充电C放电放电12/3 UCC01101Q=0导通导通1(地地)1101Q=

33、1截止截止00012/3 UCC1010Q=1010 110Q=0(1/3UCC)Q=0Q=1T导通,导通,C通过通过T放放电电,uC 0接通电源接通电源RD=0SD=1保持保持“0”态态RD=1SD=1+UCC48562713.uCCuiuOR0.01F上升到上升到2/3 UCCuituCtuOtuituCtuOt暂稳态暂稳态tptp=RC ln3=1.1RC2/3UCCQ=1Q=0T截止截止C充电充电RD=0SD=1Q=0Q=1因此暂稳态的长短因此暂稳态的长短取决于取决于RC时间常数时间常数RD=1SD=0+UCC48562713.uCCuiuOR0.01F&uiuBuAuouit

34、uBtuotuAt短时用照明灯短时用照明灯48162357uOui+UCCSRCuituottpuO按一下按一下按钮按钮 S未按未按0KT的线圈的线圈不通电不通电KT 的触点的触点断开断开灯灯灭灭1通电通电闭合闭合亮亮48162357uOui+UCCCSKTKTD1D2R&1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ&1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ开始比赛时,按下复位开关开始比赛时,按下复位开关S。0011100未比赛时未比赛时A1, A2为为“0”复位开关复位开关S断开。断开。&am

35、p;1&LED1150 150 LED2+UA1A2RSRDRDSDSDQQQQ00110010110001保持不变保持不变7.5.2 四人抢答电路四人抢答电路CT74LS1751234567816151413121110 9D1D2D3D4Q1Q3Q2Q41Q2Q3Q4QDRGNDCPUCC CT74LS175外引线排列图外引线排列图四人抢答电路的主要器件是四人抢答电路的主要器件是 CT74LS175 型四上升沿型四上升沿 D 触发器,触发器,其外引线排列图如右图,它的清其外引线排列图如右图,它的清零端零端 和时钟脉冲和时钟脉冲CP是四个是四个 D 触触发器共用的。发器共用的。DR抢答前先清零抢答前先清零, Q4 Q1 均为均为0, 相应的发光二极管相应的发光二极管 LED 都不亮;都不亮; 均为均为 1, 与非门与非门G1的输出为的输出为 0,扬声器不响。同时,扬声器不响。同时,G2 输出为输出为 1,将,将 G3 打开,时钟脉冲打开,时钟脉冲 CP 经过经过 G3 进入进入 D 触发器的触发器的 CP 端。此时,端。此时,由于由于 S1 S4 均未按下均未按下, D1 D4 均为均为 0, 所以触发器的状态不变。所以触发器的状态不变。1Q4Q工作原理:工作原理:4 300 LEDCRD1Q1Q&G174LS175S14 1M +5VS2S3S4&a

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论