数字逻辑实验常用器件收集_第1页
数字逻辑实验常用器件收集_第2页
数字逻辑实验常用器件收集_第3页
数字逻辑实验常用器件收集_第4页
数字逻辑实验常用器件收集_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、逻辑门电路一二输入四与非门74LS00 二 。二输入四或非门74LS02 三六门反向器74LS04 六 四入双与非门74LS20七八二输入四或门74LS32 九. 二输入四异或门74LS86 74LS138:38线译码器/分配器 逻辑图: 真值表: 74LS153:双4选1数据选择器 逻辑图: 说明:H 表示高电平,L 表示低电平,X 为任意。备注:(1) S 普选输入。(2) I ,I 多路选择输入。 (3) Z :多路选择输出。功能表: 说明:芯片含有两个4输入的多路选择电路。使各个电路有效的选择引脚分别是E a ,E b 。 Z a ,Z b 分别是其输出。芯片在E a ,E b 为低电

2、平时可以工作,其逻辑表达 式为: Z a E a (I 0a S 1S 0I 1a S 1S 0+I 2a S 1S 0+I 3a S 1S 0I 3a S 1S 0), Z b =E b (I 0b S 1S 0+I 1b S 1S 0+I 2b S 1S 0+I 3b S 1S 0 。触发器一 (c 功能表注:* 这种情况下是不稳定的,即当预置和清除输入回到高电平时,状态将不能保持。功能部件一十进制计数器74LS90 (b )复位记数功能表 74LS162:同步十进制计数器 PE :允许同步输入(低电平有效) P0 P3 :同步输入; Q 0 Q 3 :同步输出; 功能表: *SR L H

3、 H H H PE X L H H H CET X X H L X CEP X X H X L 上升沿触发 ( 复位 (清零 置位 (PnQn 计数(递增计数) 保值 保值 计数状态转移图如下: 七七段译码 / 驱动器 74LS48 B C LT IB / QBR IBR D A GND 1 16 2 15 3 14 4 13 5 引线名称 Vcc f g 功 能 LT a 检查显示码各段工作 灭零输入 8421BCD 码 灭零输入/ 灭零输出 (b)引线功能表 b c I BR d DCBA e 12 (a 外引线排列图 6 11 7 I B / Q BR 入 a,b,c,d,e,f,g 输 七段译码值 输 出 LT I BR D C B A 8 10 I B / Q BR a b H L H H L H L H H H H H H H H L L H H H c H H L H H H H H H H d H L H H L H H L H L e H L H L L L H L H L f H L L L H H H L H H g L L H H H H H L H H H H H H H H H H H H H 9 X X X X X X X X X L L L L L L L L H H L L L L H H H H L L L L H

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论