第四单元 集成逻辑门电路和组合逻辑门电路_第1页
第四单元 集成逻辑门电路和组合逻辑门电路_第2页
第四单元 集成逻辑门电路和组合逻辑门电路_第3页
第四单元 集成逻辑门电路和组合逻辑门电路_第4页
第四单元 集成逻辑门电路和组合逻辑门电路_第5页
已阅读5页,还剩19页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、国家职业技能鉴定培训高级维修电工培训课程第四单元 集成逻辑门电路和组合逻辑门电路昆山市劳动局培训中心本单元重点知识点1、三态门和OC门逻辑应用。2、组合逻辑电路的分析与设计方法。3、编码器和译码器的实践应用。4、数据选择器和全加器的实践应用。王树生 劳动局第四单元 集成逻辑门电路和组合逻辑门电路第四单元 集成逻辑门电路和组合逻辑门电路 数字集成电路:在一块半导体基片上制作出一个完整的逻辑电路所需要的全部元件和连线。 作为高级电工,主要能看懂典型数字集成电路的真值表,熟悉逻辑功能,以便正确使用。 使用时连接:电源、输入和输出。具有体积小、可靠性高、速度快、而且价格便宜的特点。 数字集成电路按内部

2、结构分为TTL电路和MOS电路两种。第四单元 集成逻辑门电路和组合逻辑门电路第一节 TTL电路一、TTL与非门的工作原理 TTL型电路:输入和输出端结构都采用了半导体晶体管,称之为: Transistor Transistor Logic。第四单元 集成逻辑门电路和组合逻辑门电路+5VABR1V1R2V2R3L=ABR4R5V3V4V5输入级输出级中间级ABL逻辑功能:全1出0,有0出1TTL与非门第四单元 集成逻辑门电路和组合逻辑门电路悬空的输入端相当于接高电平。为了防止干扰,可将悬空的输入端接高电平。 通 用:UOH2.4V ,UOL 0.4V 典型值:输出高电平 UOH= 3.4V ,输

3、出低电平 UOL= 0.3V TTL与非门电路的阈值电压 UT =1.4V1、输出端2、输入端:典型值:输入高电平 UIH = 3.4V ,输入低电平 UIL = 0.3V 当UI UT 时,UI=“1”, UIUT 时, UI=“0”TTL电路的典型参数:TTL电路的传输特性:第四单元 集成逻辑门电路和组合逻辑门电路+5VABR1V1R2V2R3LR4R5V3V4V5EABL EEN二、三态门当EN=1时,正常工作;当EN=0时,高阻状态。第四单元 集成逻辑门电路和组合逻辑门电路+5VABR1V1R2V2R3LV5ABL三、OC门第四单元 集成逻辑门电路和组合逻辑门电路ABL1ABL2ABL

4、3+Ucc L=L1L2L3RcOC门的线与接法: 使用OC门的关键是选择外接RL:根据带负载情况确定。 一般与非门电路不允许采用线与接法。第四单元 集成逻辑门电路和组合逻辑门电路第二节 MOS电路一、场效应管简介 场效应管是一种电压型控制器件; 分为结型和绝缘栅型(MOS型)两种;1、NMOS增强型场效应管gdsgds+UDDUiUoR第四单元 集成逻辑门电路和组合逻辑门电路二、NMOS电路 1、NMOS非门gds+UDDUiUo当Ui为低电平,截止,Uo为高电平当Ui为高电平,导通,Uo为低电平R第四单元 集成逻辑门电路和组合逻辑门电路2、CMOS门电路 CMOS门电路是由N沟道MOS管和

5、P沟道MOS管互补而成。CMOS非门逻辑关系:当Vi为低电平时,VN截止,VP导通。VOVDD,输出为高电平。当Vi为高电平时,VN导通,VP截止, VO0V,输出为低电平。 由于CMOS非门电路工作时总有一个管子导通,所以当带电容负载时,给电容充电和放电都比较快。VOVDDVNVP第四单元 集成逻辑门电路和组合逻辑门电路第三节 组合逻辑电路的分析与设计方法组合电路时序电路功能:输出只取决于当前的输入 数字电路组成:门电路,不存在记忆元件功能:输出取决于当前的输入 原来的状态组成:门电路记忆元件例如:编码器、译码器、数据选择器等例如:寄存器、记数器等 第四单元 集成逻辑门电路和组合逻辑门电路一

6、、组合逻辑电路的分析方法分析步骤: 给定逻辑图 电路逻辑功能分析1、由给定的逻辑图逐级写出逻辑函数式;2、对函数式进行化简,化简成最简与或式;3、列出真值表,得出电路的逻辑功能。第四单元 集成逻辑门电路和组合逻辑门电路二、组合逻辑电路的设计方法设计步骤: 给出逻辑功能 画出逻辑图设计1、分析实际问题的逻辑含义,列出真值表;2、根据真值表列出函数式,化简为最简与或式;3、根据最简与或式画出逻辑电路图。第四单元 集成逻辑门电路和组合逻辑门电路第四节 常用中规模集成组合逻辑电路 一、编码器 编码器是把 信号转换为二进制码 的组合逻辑电路。 功能: 一组高低电平 二进制码以8421BCD编码器为例,熟

7、悉编码器的设计过程和工作原理。编码器Y0Y1Y2Y9DCBA二进制代码 (8421BCD)一组高低电平第四单元 集成逻辑门电路和组合逻辑门电路二、译码器 与编码器功能相反的逻辑电路就是译码器。 编码器是把 二进制码 转换 信号 为的组合逻辑电路。 功能: 二进制码 一组高低电平 以2/4译码器为例,熟悉译码器的设计过程和工作原理。24 线译码器BAY0Y1Y2Y3E一组高低电平二进制码使能端3/ 8译码器输入选择允许(使能)输出数 据 输 出1234567816151413121110974LS138第四单元 集成逻辑门电路和组合逻辑门电路第四单元 集成逻辑门电路和组合逻辑门电路三、译码显示器

8、 数字系统中,常需要将运算结果用人们习惯的十进制显示出来,这就要用到显示译码器。1、七段译码器工作原理 例如:当a=b=c=d=e=f=1,g=0时, 显示0BCD数码显示译码器数码显示器abcdefg每一字段为发光二极管第四单元 集成逻辑门电路和组合逻辑门电路2、译码显示器abcdefgabcdefgDCBA74LS48组成:BCD-七段译码器 数码显示器(共阴极)例如:当DCBA=0110时,74LS48的输出abcdefg = 1011111, 数码显示器显示6。 0110第四单元 集成逻辑门电路和组合逻辑门电路 从一组数据中选择一路信号进行传输的电路,称为数据选择器。S0S1 I3 I2 I1 I0Y 控制信号输入信号输出信号数据选择器类似多路开关。选择哪一路信号由相应的一组控制信号控制。四、数据选择器例如:当S1S0=10时,Y=I2第四单元 集成逻辑门电路和组合逻辑门电路常用数据选择器:集成8选1数据选择器74LS151第四单元 集成逻辑门电路和组合逻辑门电路aibici-1sici全加器六、全加器既考虑加数、被加数又考虑低位的进位位。ai-加数 bi-被加数 ci-1 -低位的进位;si-本位和;ci -进位。第四单元 集成逻辑门电路和组合逻辑门电路用两片74LS183 构成的全加器逻辑图:1(1) c01A1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论