




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
A1包、集成电路软件升级一、技术指标要求集成电路软件升级项目:序号货物名称技术参数要求数量1硬件描述语言仿真器(可接受进口产品)具备多核技术。★可实现设计级并行处理(。1?)和应用级并1套行处理(ALP)。提供对全功能SystemVerilog和OpenVera测试平台的本征编译支持,包括面向对象、受约束型随机激励和功能覆盖率功能。本征断言技术提供一种部署可验证设计(DFV)技术的高效方法。Echo测试平台覆盖率收敛技术可缩短达到全激励功能覆盖率的时间。提供用于测量验证覆盖率完整性的高性、内置覆盖率技术。包含DiscoveryVisualizationEnvironment(DVE)。2逻辑综合器(可接受进口产品)对时序和面积的综合优化。基于联线模型的综合优化。基于真实物理联线模型的物理综合,物理综合后的时序与实际芯片值误差W10%。关键路径优化。数据通路优化。常数寄存器优化。自适应的时序再分配(Retiming)优化技术。流水线数据通路时序再分配(Retiming)优化技术和芯片硬件算法构造库中的定点运算、浮点运算可配置流水线模块配合,优化电路。逻辑层次自动打平。快逻辑层次优化。冗余逻辑自动删除。寄存器的自动合并与分拆。对目标库的自动优化。支持UPF国际标准。1套3Verilog编译器(可接受进口产品)可以配合逻辑综合器对Verilog硬件设计语言进行编译。1套4VHDL编译器(可接受进口产品)可以配合逻辑综合器对VHDL硬件设计语言进行编译。1套
5图形化界面(可接受进口产品)可以为逻辑综合器提供图形化操作界面。1套6设计库(可接受进口产品)包括适用于设计和验证工作的主要知识产权组件,包括高速数据通路部件、AMBA片内总线、(8051,6811)存储器组合(存储器控制器、存储器BIST、存储器构建组块)、标准总线和I/O的验证IP、常用StarIP模型的设计视图、板卡验证IP(N10000种)和ASIC心片设计者使用的Foundry设计库。用户只需单一受权许可便可使用库内全部的可综合IP和验证IP。包括验证IP解决方案,其中包括AMBA3AXI、AMBA2.0、PCIExpress、USB2.0OTG、Ethernet、SerialATA等模型。1套7静态时序分析器(可接受进口产品)建立在成功流片验证过的PrimeTime平台之上的,提供精确的串扰延迟分析,电压降落分析和静态时序分析。可对数百万门级设计的进行全芯片分析。可用带窜绕信息的ILM模型做层次化的分析。内建的RC延迟计算与Hspice比,误差W5%。通过考虑Slew传播,到达时间窗口,和逻辑信号的关系来减少不必要的约束违反。使用Liberty噪声库信息来做噪声计算,探测及传递。提供完备高效的信号完整性分析,自动使用PrimeTime所有的约束,指令和报告等功能。集成在SynopsysGalaxy平台内,提供迅速的信号完整性收敛,通过一个开放的接口可以无缝集成所有的功耗分析工具如PrimeRail来分析电压降落,为后端优化和布局布线工具自动生成修补文件。1套8高精度电路仿真器(可接受进口产品)为电路模拟提供了最高的精度。支持主流的业界标准和知识产权仿真模型。支持多种互联和信号完整性分析。支持大量单元特性的功能。1套
提供对电路优化、对设计进行测定分析的功能。9波形分析器(可接受进口产品)支持多种波形格式(超过40余种)。实时波形显示;支持64bit文件系统;支持频谱分析、史密斯园图、极坐标图等分析功能。支持交互式眼图、柱状图、二维/三维等扫描分析。内嵌ADC、DAC、PLL、DSP、Memory等设计的专业测试工具包1套10电压降分析器(可接受进口产品)集成^CompilerIn-DesignRailAnalysis环境。一键式设置和数据完整性检查。集成Milkyway™数据库。将显示环境叠加图直接集成到版图中。内置错误浏览器,提供详细的问题报告和解决指南;能够在ICCompiler的整个流程中提供动态和静态rail分析。精度W5%(与HSPICE相比)。1套11低功耗逻辑优化器(可接受进口产品)支持各种低功耗技术,如多电压域综合、自动插入功耗管理单元等。与DCUltra配合使用时,可在综合设计早期为实际的布局布线结果提供精确的时序、功耗、一致性分析(W10%)。为层次化(全局)、基于功耗约束和多级门控设计提供自动时钟门平衡和重配置优化功能。支持用于实现最佳漏电功耗优化的多门限库。可靠的功耗模型估测和控制:翻转(电容)功耗、单元内部(短路)功耗和漏电(静态)功耗。1套12功耗分析器(可接受进口产品)门级性能的估算误差为5%—10%(与SPICE相比);基于事件的峰值功耗验证提供了分辨率达100ps的分析能力;1套对千万门级的电路的分析能力。13FPGA综合工具(可接受进口产品)需支持所有主流厂商的FPGA的器件类型。拥有专门的FPGA领域的售前售后技术支持。可与时序检查工具,形式验证工具无缝连接。工具可生成最佳质量的综合效果(QOR)。支持HDL,包括SystemVerilog和VHDL2008环境。可以进行自动优化,以缩小面积。通过创建快速的关键路径消除时序瓶颈。从RTL生成一个RTL框图,用于与源代码进行交叉调试,并标识关键路径。根据约束条件自动提取和优化有限状态机(FSM)。自动创建用于调试和记录FSM的泡泡图。支持逻辑等价流程,可与主流仿真器和FPGA厂商的布局布线工具紧密集成。集成RTL调试功能,提供高级触发条件。具备可实现快速的时序收敛的物理综合功能。支持功耗估计的格式文件生成功能。支持版图规划功能1套注:以上加“”部分为★条款内容,如不满足,按无效投标处理。二、服务要求技术指标中第1-12项软件包含一年维护费,第13项软件含永久许可、一年维护费以及不少于30天的免费现场培训。三、其他要求无四、投标保证金1、投标保证金数额:人民币贰万肆仟柒佰圆整(¥24700.00)。2、投标保证金交纳采用下列形式之一:电汇、银行本票、银行汇票、现金、投标担保函。投标保证金为电汇形式的,汇款单上须注明采购项目编号、包号。若交款人名称与投标人名称不一致,投标人须出具加盖公章的书面材料,退款时,款项退至投标人帐户。收款单位:山东省省级机关政府采购中心开户银行:建行济南市高新支行黄金时代分理处
银行帐号:37001618819059099999采用投标担保函形式交纳的,按山东省财政厅《关于印发(山东省政府采购信用担保试点方案)的通知》(鲁财采[2011]49号)规定执行。A2包、集成电路软件升级一、技术指标要求集成电路软件升级项目:序号货物名称技术参数要求数量1模拟电路图编辑器接口软件(可接受进口产品)提供更加紧密的Verilog硬件描述语言接口,通过与Virtuoso原理图输入工具的配合,实现混合语言和图形化的设计输入。1套2数字电路仿真软件(可接受进口产品)支持UVM方法学,低功耗仿真,混合语言仿真;增加了对断言,SystemVerilog,e等验证语言的支持;并且可以对整个验证过程进行管理,分析覆盖率。1套3数模混合电路版图实现软件(可接受进口产品)★在Virtuoso设计环境中完成50K规模以下的数字电路从RTL描述到GDSII制造数1套据产生的完整设计流程。适合大模拟/小数字混合信号电路的设计。4模拟电路仿真软件(可接受进口产品)提供更加快速和精确的SPICE级别的模拟仿真工具,实现晶体管电路的直流,交流和瞬态的仿真。并且加强了与模拟设计环境的集成,方便地完成初始设置,仿真交互和分析结果后处理。1套5射频电路仿真软件(可接受进口产品)提供射频电路设计功能,提供快速的频域谐波平衡分析、准确的时域强烈非线性电路的分析。1套6物理验证设计规则检查软件(可接受进口产品)检验版图是否违反DRC规则,针对纳米设计所出现的特殊的物理效应,保证所绘制版图能够被完整而正确地加工制造。1套7物理验证等效性验证软件(可接受进口产品)检验版图对LVS规则的违反,以保证版图和原理图的等效性,保证所绘制的版图是原理图正确的延伸,确保版图的拓扑结构的正确性。1套8模拟电路原理图软件(可接受进口产品)提供原理图编辑输入功能,支持所有主流厂商提供的器件类型和结构,能够在完全图形化的界面卜,完成交互式设计输入。1套9模拟电路仿真环境软件(可接受进口产品)提供电路设计流程中的模拟设计和仿真的环境,为仿真类型设置和仿真波形显示提供方便的交互环境。1套
10模拟电路版图设计软件(可接受进口产品)提供层次化、多输入窗口的交互式物理版图设计环境。可以利用参数化单元灵活地进行版图设计,并支持SKILL编程语言。1套11模拟电路高级版图设计软件(可接受进口产品)提供普通模拟电路版图软件所需要的交互式物理版图布局/布线的功能。采用约束条件、设计规则及原理图连接关系驱动的物理实现方法,在器件、单元与模块级定制数字、混合信号与模拟设计的物理布局/布线设计。1套12数字电路低功耗软件(可接受进口产品)支持非层次化和层次化低功耗描述语言,支持多阈值电压、门控时钟、多电压域、电源关断等低功耗技术,并且支持电源关断技术中状态寄存器保持、多奇存器、动态电压频率变换等高级低功耗技术,支持模块低功耗模型。1套13数字电路物理实现工具(可接受进口产品)提供完整布局布线实现,支持业界领先的Nano绕线引擎,支持最新的Gigaopt优化引擎,支持signoff级别时序分析和信号完整性分析。1套14集成电路参数提取软件(可接受进口产品)纳米设计的精确三维寄生参数提取工具,可以在门级和晶体管级电路提取精确的寄生电阻、电容等无源寄生器件的参数。支持45nm以下的工艺所出现的特殊效应,主要是针对DFM流程的寄生参数的提取,针对CMP和Litho对物理设计的影响提供整体的解决方案。1套15集成电路设计评估软件(可接受进口产品)可根据指定芯片制造工艺,IP组成模块,在获得可交付的完整RTL之前,就能精确估计芯片的面积、静态功耗和动态功耗以及芯片性能。支持芯片早期FloorPlan评估,可以任意调整IP、IO等模块的位置与方向,评估他们对芯片的面积、功耗、性能等的影响。1套16数字集成电路企业级验证管理器(可接受进口产品)通过对所有相关设计人员的活动进行管理来达到验证过程在模块级、系统级和项目级的自动化。可以自动进行海量仿真,对仿真结果和覆盖率进行有效的分析,最终达到项目验证的收敛。可根据仿真结果,给出准确的报告。1套17全定制集成电路版图编辑器(可接受进口产品)支持器件级、单元级、模块级和芯片级的模拟、数字、射频和混合信号的定制设计,与Virtuoso定制设计平台可无缝集成和支持OpenAccess数据库,可以确保设计目标的最快实现和物理版图的最有效实现。基于层次化的设计环境并通过一系列可调复合设置来加速定制版图的实现。支持可变参数PCELL版图单元,支持脚本语言SKILL。层次化的多窗口编辑环境,灵活的PCELL,可定制的编辑环境及即时DRC驱动的版图编辑环境。1套18大学计划(可接受进口产品)使用权不少于3年。该大学计划须涵盖数字集成电路,模拟集成电路,数模混合集成电路,射频集成电路以及系统板级的设计所需要的设计工具,包括仿真,综合,时序,形式验证,测试,参数抽取,版图实现,物理验证等所必须的工具,同时也包含全定制集成电路所需要的电路图编辑器,物理版图编辑器等,还需要包含集成电路板的设计工具。30套注:以上加“”部分为★条款内容,如不满足,按无效投标处理。二、服务要求技术指标中第1-15项软件包含一年维护费,第16、17项软件含永久许可、一年维护费以及不少于30天的免费现场培训。三、其他要求无四、投标保证金1、投标保证金数额:人民币肆万伍仟壹佰圆整(¥45100.00)。2、投标保证金交纳采用下列形式之一:电汇、银行本票、银行汇票、现金、投标担保函。投标保证金为电汇形式的,汇款单上须注明采购项目编号、包号。若交款人名称与投标人名称不一致,投标人须出具加盖公章的书面材料,退款时,款项退至投标人帐户。收款单位:山东省省级机关政府采购中心开户银行:建行济南市高新支行黄金时代分理处银行帐号:37001618819059099999采用投标担保函形式交纳的,按山东省财政厅《关于印发(山东省政府采购信用担保试点方案)的通知》(鲁财采[2011]49号)规定执行。A3包、集成电路软件升级一、技术指标要求集成电路软件升级项目:序货物名称技术参数要求数量
号1专业级原理图设计工具(可接受进口产品)能够进行PGA-PCB一体化设计与验证,提供贯穿PCB设计流程的统一的规则管理工具;具备原理输入功能;具备自动检测功能;具有在线DRC和ERC检查功能;具备原理图错误检查及快速错误定位功能;支持原理图设计规则检查,支持物理和电气规则检查且能够与原理图交互工作;可对原理图中常见的错误和无效的电气连接进行检查,并可由用户定制错误信息;支持与PCB设计工具和信号完整性仿真与分析工具的紧密集成;支持与PCB设计之间的正反标注、同步操作;支与PCB编辑工具交叉选择功能;支持输出动态PDF;支持原理图阶段可定义PCB设计规则;具备和物资信息关联功能;具备通过电子表格输入原理图功能;支持PCB-FPGA一体化设计,能够解决FPGA和PCB工程师遇到的各种协同设计问题1套2原理图设计工具(可接受进口产品)能够进行PGA-PCB一体化设计与验证,提供贯穿PCB设计流程的统一的规则管理工具;具备原理输入功能;具备自动检测功能;具有在线DRC和ERC检查功能;具备原理图错误检查及快速错误定位功能;支持原理图设计规则检查,支持物理和电气规则检查且能够与原理图交互工作;可对原理图中常见的错误和无效的电气连接进行检查,并可由用户定制错误信息;支持与PCB设计工具和信号完整性仿真与分析工具的紧密集成;支持与PCB设计之间的正反标注、同步操作;支持与PCB编辑工具交叉选择功能;支持PCB-FPGA一体化设计,能够解决FPGA和PCB工程师遇到的各种协同设计问题。5套3专业级PCB设计工具(可接受进口产品)能够对焊盘和符号进行编辑;支持盲埋孔设计;支持274X、274D格式的GERBER文件输出;支持交互式布线与走线编辑;1套
支持差分、等延时、等长、串扰、阻抗控制、总线布线等高速布线;支持自动化的高速线网延迟匹配功能;支持实时的铜铂处理;具有无层数限制的无网格自动布局/布线器功能;具备自动布线可以随时停止,手工干预后,可以在调整后的基础上继续自动布线具备高性能的自动布线功能;具有实时45度布线功;具有性能优异的手动拉线功能,便于工程师手工调整PCB走线。4PCB设计工具(可接受进口产品)能够对焊盘和符号进行编辑;支持盲埋孔设计;支持274X、274D格式的GERBER文件输出;支持交互式布线与走线编辑;支持实时的铜铂处理;具有无层数限制的无网格自动布局/布线器功能;具有实时45度布线功;具有性能优异的手动拉线功能,便于工程师手工调整PCB走线。1套5建库及库管理工具(可接受进口产品)能够直接编辑封装库、符号库、仿真模型库、焊盘库、器件库、重用模块库;能够提供专用的中心库管理工具。为开发和管理一体化板级系统设计平台提供一个中心位置。确保设计库的一致性和集成性管理。1套6PCB-FPGA一体化设计工具(可接受进口产品)支持PCB-FPGA一体化设计,能够解决FPGA和PCB工程师遇到的各种协同设计问题;支持图形化显示FPGA器件的物理管脚位置以及可供使用的资源信息;支持直接拖放定义管脚位置,并通过拖放操作进行管脚定义和分配;支持自动生成FPGA设计工具所需的布局布线约束文件。1套7机电一体化建模仿真工具(可接受进口产品)支持机电一体化设计,能够解决工程师遇到的各种协同设计问题;支持支持业界标准的VHDL-AMS、SPICE,C语言;支持提供机电系统设计与分析的虚拟平台、支持为复杂设计提供参数扫描,灵敏度最坏情况以及蒙特卡洛分析。1套
8PCB生产制造关联模块(可接受进口产品)可生成基于多种PCB的拼板生成,拼板极数据库的生产数据输出;可生成便于查找的PDF输出;具备铜平衡功能;支持GerBer,钻孔等数据的导入检查;支持生产输出验证(MOV),通过和设计数据的比较,快速并方便地识别过期的生产数据。1套9电磁兼容专家检查系统工具(可接受进口产品)支持完整的板级EMC分析工具;支持自动扫描整个PCB设计或者特定区域的潜在EMC问题;支持用户通过开放的API进行定制;支持定义各种复杂的DRC,包括EMI和信号完整性、电源完整性等;支持与主流PCB设计工具集成。1套10FPGA设计创建于管理工具(可接受进口产品)支持HDL与图形方式混合的层次化设计,支持框图、流程图、状态机、真值表、基于接口设计(IBD)、表格式输入输出和HDL文本等设计输入描述方式;支持Verilog、VHDL、SystemVerilog等标准设计语言;支持Top-Down和Bottom-Up的设计方法,支持团队设计;支持静态检查,能导入VHDL和Verilog或者两者混合的HDL的源代码设计,并自动分析设计的层次化结构,自动检测设计顶层模块,对任何缺少的文件进行标注;支持设计规则检查,需内置多种规则集,如Xilinx规则,Altera规则,设计可重用方法学规则(RMM3.0),工具可对代码进行分析,指出代码中存在的问题,并指导用户改正;可以直接应用标准IP核或器件厂商产生的内核;可以提供完善的版本管理功能,支持RCS、CVS等。1套11高性能FPGA仿真器(可接受进口产品)具备业界领先的RTL与门级仿真性能;支持全部标准语言:SystemVerilog、SystemC、VHDL、Verilog、PSL和C/C++;具备强大的仿真功能和直观易用的图形用户界面,以加速验证分析;具备集成的Performanceanalyzer以帮助分析性能瓶颈,加速仿真速度;具备加强的代码覆盖率功能Codecoverage,能报告出每个分支的执行情况,进而提高测试的完整性;1套
具备先进的SignalSpy功能,可以方便地访问VHDL或者VHDL和Verilog混合设计中的下层模块的信号。12高性能FPGA综合工具(可接受进口产品)该工具为高性能,独立于器件供应商的RTL代码综合工具;具备RTL和原理图浏览功能,支持交互式静态时序分析;支持借助集成的高级时序算法提高设计性能;支持业界标准设计约束格式(SDC)和主流FPGA器件供应商的IP核;支持工具条引导功能,以及引导设计人员步步兀成综合、分析和布局布线;全面的支持SystemVerilog、Vhdl和Verilog语言;具有针对器件供应商的布局布线器接口;支持物理意识的综合,提供综合效果;支持增量式综合技术,提高综合效率;支持资源管理器技术,有效提高芯片利用效率,降低设计成本;支持在设计的RTL、原理图、物理版图之间进行交叉探测与分析。1套13芯片设计规则检查工具(可接受进口产品)支持设计规则的并行检查;支持modelDRC检查;支持任意角度的检查以满足复杂模拟设计的需要;支持天线效应检查:网络面积比值以最可靠也是最容易理解的方法提供识别最复杂天线的检查能力;具有自动密度填充机制,以迅速解决平坦化违反问题,并允许用户通过命令在低密度区域上自动添加指定长度、宽度以及间距的金属化矩形;具有自动识别阵列结构(金属填充,连接,过孑L,槽口等)并且将GDSII中的多边形布局信息修改成阵列索引有效减少数据量。支持层次化的检查:可以提高效率,又可以避免错误的重复输出。采用层次化技术,不仅可以大大提高验证速度,加快改错,还可以降低对硬件资源的需求。支持规则分组:在规则文件中通常会对相应的检查分组,可以任意指定需要检查的规则或组,忽略不必要的检查。1套14层次化芯片设计规则检查工具支持设计规则的并行检查;支持modelDRC检查;1套
(可接受进口产品)支持任意角度的检查以满足复杂模拟设计的需要;支持天线效应检查:网络面积比值以最可靠也是最容易理解的方法提供识别最复杂天线的检查能力;具有自动密度填充机制,以迅速解决平坦化违反问题,并允许用户通过命令在低密度区域上自动添加指定长度、宽度以及间距的金属化矩形;具有自动识别阵列结构(金属填充,连接,过孑L,槽口等)并且将GDSII中的多边形布局信息修改成阵列索引有效减少数据量。支持层次化的检查:可以提高效率,又可以避免错误的重复输出。采用层次化技术,不仅可以大大提高验证速度,加快改错,还可以降低对硬件资源的需求。支持规则分组:在规则文件中通常会对相应的检查分组,可以任意指定需要检查的规则或组,忽略不必要的检查。15芯片电路图与版图对比工具(可接受进口产品)★LVS可实现分步骤的验证:从GDS中得到1套版图的网表,进行版图网表和源网表的比较;除了能够完成LVS功能外,还要能够实现原理图同原理图,版图同版图之间的特殊比较;支持短路检查可以精确定位于节点和路径,而并非粗略的全屏幕报错,能解决让后端验证工程师们最头痛的电源地等全局节点的短路问题。;用户可以使用可靠而高性能的参数提取能力来提取标准或者复杂的基于均衡的任何的物理数据的用户自定义参数。支持自动门识别,标准器件减少,以及其它选项简化规则的编写。支持器件M参数的提取和比较确保模拟电路严格的误差。用户定义的器件减少算法提供最佳的用户控制。通过标准支持的SPICE输入Verilog翻译工具实现简捷的输入。支持层次化的验证:采用层次化的验证方法,不仅可以大大提高效率,更可以将错误直接定位在子单元中,缩小错误的范围,更容易查错。16层次化芯片电路图与版图对比工具(可接受进口产品)LVS可实现分步骤的验证:从GDS中得到版图的网表,进行版图网表和源网表的比较;除了能够完成LVS功能外,还要能够实现原1套
理图同原理图,版图同版图之间的特殊比较;支持短路检查可以精确定位于节点和路径,而并非粗略的全屏幕报错,能解决让后端验证工程师们最头痛的电源地等全局节点的短路问题。;用户可以使用可靠而高性能的参数提取能力来提取标准或者复杂的基于均衡的任何的物理数据的用户自定义参数。支持自动门识别,标准器件减少,以及其它选项简化规则的编写。支持器件M参数的提取和比较确保模拟电路严格的误差。用户定义的器件减少算法提供最佳的用户控制。通过标准支持的SPICE输入Verilog翻译工具实现简捷的输入。支持层次化的验证:采用层次化的验证方法,不仅可以大大提高效率,更可以将错误直接定位在子单元中,缩小错误的范围,更容易查错。17GDS版图快速读取工具(可接受进口产品)具备版图编辑功能;支持超高速读入大容量GDS数据能力。1套18芯片RVE环境(可接受进口产品)支持同常见的版图环境实现自动整合;支持根据检查或者单元对DRC的结果进行分类;支持将DRC错误标注为已经修复或者放弃等待后续运行以节省调试时间;支持DRC的结果可以输出回设计数据库中;支持在版图、原理图、原始设计网表、版图网表以及LVS结果文件之间交互探测;具备快速而直观的层次化SPICE浏览器实现原始设计网表和版图网表的直观的显示。具备直观的图形化接口;支持主流的版图工具交互式地整合实现验证所需信息的自动传递。1套19芯片接口环境(可接受进口产品)支持同常见的版图环境实现自动整合;支持根据检查或者单元对DRC的结果进行分类;支持将DRC错误标注为已经修复或者放弃等待后续运行以节省调试时间;支持DRC的结果可以输出回设计数据库中;支持在版图、原理图、原始设计网表、版图网表以及LVS结果文件之间交互探测;具备快速而直观的层次化SPICE浏览器实现1套
原始设计网表和版图网表的直观的显示。具备直观的图形化接口;支持主流的版图工具交互式地整合实现验证所需信息的自动传递。20寄生参数提取工具(可接受进口产品)支持层次化全芯片的参数提取;支持与LVS共享层次化数据结构;可以进行晶体管级、门级、层次化及数模混合的抽取,进行R、C、R+C或R+C+CC的抽取;支持生成多种格式的输出,SPICE、DSPF、SPEF、CalibreView等;支持对先进的工艺进行精确的建模,进行3D抽取;支持与Layout工具紧密地集成在一起,可以直接用图形化的界面在layout中进行寄生参数的抽取。可以将抽取得到的寄生电阻、电容反标到layout及schematic中。1套21寄生参数规则生成工具(可接受进口产品)工艺条件提取准换寄生参数规则,必须是Foundry业内公认的内部版图验证标准(Sign-off工具),还必须支持foundry已经加密过的DRC、LVS等验证规则文件。1套22芯片数模混合仿真工具(可接受进口产品)具备全面的系统级仿真解决方案的能力;并且可以支持VHDL-AMS,Verilog-A,Verilog-AMS,SPICE,Verilog,VHDL,C/C++、SystemC,SystemVerilog多种语言;具备常见混合信号设计模块的行为级模型库,其中的模型支持面向实际模块细化设计的参数和行为校准功能,可以实现基于模块实现过程中提取精确的行为级模型,实现快速高精度的仿真和验证;单一平台支持支持自顶向下以及自底向上的设计流程:对于包含全部设计的单一数据执行一个统一仿真的周期,能够解决仿真器的瓶颈。支持所有设计流程并能够对设计组之间不同设计方法学保持兼容。单一内核无缝地进行混合仿真;具备常见的行为级模型库:模型库包含基本的行为级模型源代码,而且能够被用作示例和参考。包含PLL,A/D,Demodulators,DSModulators,filters,Modulators,Amp,D/A等基本模块的行为级模型库。1套23芯片测试综合工具(可接受进口产品)支持多种扫描结构的插入,包括全扫描结构,多种可选的部分扫描结构和自动测试点的插入;支持智能化的、层次化的测试逻辑的自动化插1套
入;支持通过密集的基于仿真的测试规则检查来确保高效率的可测性分析;该工具对于百万门级及以上规模的设计,均可实现快速的扫描链生成;该工具可生成后续ATPG工具要求的全部SETUP等设置文件;支持按照预定义的顺序生成扫描链,从而以更少的迭代实现后端时序收敛;具有集成化的可测性问题的图形化调试工具;支持版图层次上的扫描链单元的次序控制,以提高测试逻辑插入过程中的时序有效性。24ATPG测试向量生成工具(可接受进口产品)支持对全扫描设计和规整的部分扫描设计自动生成高性能、高质量的测试向量;具有集成化的可测性问题的图形化调试工具,能直接将violation信息相关的可测性问题图形化地显示出来,而不需要特殊的电路图符号支持;支持多种故障模型:stuck-at、toggle,transition、criticalpath和IDDQ,而且不需要多个licensefeature去支持不同故障模型的向量产生;支持多种扫描类型:多扫描时钟电路,门控时钟电路和部分规整的非扫描电路结构;支持多种测试向量类型:Basic,clock-sequential,RAM-Sequential,clockPO,Multi-load;支持密集的基于仿真的测试设计规则检查,保证高质量的测试向量生成;支持at-speed测试用的路径延迟测试向量生成;可以针对不同的ASIC工艺与测试仪来生成测试向量,支持诸如WGL、STIL、TITDL等多种测试仪向量格式。1套25大学计划(可接受进口产品)使用权不少于3年。包含版图设计工具、版图设计规则检查工具、层次化版图设计规则检查、交互式DRC和LVS工具、物理验证结果观察调试工具、版图与原理图一致性检查工具、层次化版图与原理图一致性检查工具、大数据量版图观察、调试工具、寄生参数提取工具、参数提取规则文件创建工具、混合信号混合语言数模混合仿真工具等。IC测试、设计验证软件包,包含了存储器测50套试工具、边界扫描设计工具、可测性分析工具、测试向量生成工具、跨时钟域分析工具、形式化验证工具、软硬件协同验证工具、逻辑等效性检查工具、机电一体化仿真设计工具、FPGA设计输入管理工具、FPGA物理综合工具、VHDL/Verilog混合语言仿真器等。PCB设计验证软件包。包含原理图设计工具,中心库管理工具,PCB设计工具,FPGA与PCB一体化设计工具,PCB三维浏览工具,EDIF网表转换接口,射频设计选项,PCB可测试性设计选项,设计重用选项,数模混合信号仿真,信号完整性仿真,电源完整性仿真,板级热分析仿真,电磁专家系统,三维电磁场仿真引擎等。注:以上加“”部分为★条款内容,如不满足,按无效投标处理。二、服务要求包含一年维护费以及不少于30天的免费现场培训。三、其他要求无四、投标保证金1、投标保证金数额:人民币壹万陆仟捌佰圆整(¥16800.00)。2、投标保证金交纳采用下列形式之一:电汇、银行本票、银行汇票、现金、投标担保函。投标保证金为电汇形式的,汇款单上须注明采购项目编号、包号。若交款人名称与投标人名称不一致,投标人须出具加盖公章的书面材料,退款时,款项退至投标人帐户。收款单位:山东省省级机关政府采购中心开户银行:建行济南市高新支行黄金时代分理处银行帐号:37001618819059099999采用投标担保函形式交纳的,按山东省财政厅《关于印发(山东省政府采购信用担保试点方案)的通知》(鲁财采[2011]49号)规定执行。A4包、集成电路软件升级一、技术指标要求
集成电路软件升级项目:序号货物名称技术参数要求数量1高速度、大容量快速晶体管级仿真器软件包(可接受进口产品)★1.仿真电路类型包括定制电路,模拟电路,1套存储器和数模混合电路。具备大容量,高速度特点。能够仿真纯spice仿真器无法应对的电路规模和速度要求。准确的时序分析准确的,层次化的功耗分析,层次化的功耗报告晶体管级快速仿真器对于模拟电路仿真可在保持高仿真速度的前提下,达到纯Spice仿真精度独特算法对于多重复单元类型电路大幅提升仿真速度输入支持:HSPICE,Spectre和Eldo网表格式与HSPICE一致的仿真模型Spectre和Eldo模型支持Verilog-A模拟行为模型支持SPF,DPF和SPEF后仿反标支持VCD和VEC激励输入格式支持TCL脚本输出支持:WDF,WDB,FSDB和多种波形输出数据格式支持层次化的电路后仿真可以扩展和数字仿真器结合,构成数模混合协同仿真平台,支持多线程仿真。注:以上加“”部分为★条款内容,如不满足,按无效投标处理。二、服务要求含永久许可、一年维护费以及不少于30天的免费现场培训。三、其他要求无四、投标保证金1、投标保证金数额:人民币贰万叁仟圆整(¥23000.00)。2、投标保证金交纳采用下列形式之一:电汇、银行本票、银行汇票、现金、投标担保函。投标保证金为电汇形式的,汇款单上须注明采购项目编号、包号。若交款人名称与投标人名称不一致,投标人须出具加盖公章的书面材料,退款时,款项退至投标人帐户。收款单位:山东省省级机关政府采购中心开户银行:建行济南市高新支行黄金时代分理处银行帐号:37001618819059099999采用投标担保函形式交纳的,按山东省财政厅《关于印发(山东省政府采购信用担保试点方案)的通知》(鲁财采[2011]49号)规定执行。A5包、数字媒体升级一、技术指标要求数字媒体完善升级:序号货物名称技术参数要求数量1.主流三维动画、特效制作软件系统(服务器版)(可接受进口产品)要求软件能够跨平台,在windows,linux,MacOS等平台下运行。软件要基于节点设计,能很容易的通过节点封装成资产或者工具并且被再次利用。软件在运行的任何时候都可以返回到之前的状态作出更改,即使在制作的后期,任何更改都能得到及时的反馈。软件要有底层的访问能力,能够获得场景的底层信息。提供添加自定义工具功能。软件在建模方式上要保留所有的工作流程,能随时修改上游参数,能自动生成具有不同特征的同类模型,包含体积这种数据类型,能通过节点链接直接控制体积形3套
态。软件要支持关键帧动画、路径动画、程序动画。能够不借助任何插件就可以通过音频,MIDI文件,或外部控制器来驱动动画。软件能够通过节点来生成、修改动画曲线,并可直接影响指定物体。提供完整的角色动画工具,包括骨骼,正向与反向动力学解算器,自定义控制器,蒙皮,线性变形,融合变形,并能开发自定义变形工具。提供自动绑定工具,自动完成全部角色,以及角色某部分的绑定工作。提供专业肌肉变形工具,具有高度灵活性,能够适应任何角色需求。要有灯光工具,能够通过及时创建灯光材质来开发自定义的灯光类型,内置常用的点光,聚光灯,平行光,面光源,体积光,环境光,能够支持光线追踪跟带透明的深度阴影。软件要内置可编程渲染器,能够通过可视化的编程方法开发自定义材质,也能够通过编写代码开发自定义材质;要提供扫描线,光线追踪,物理等多种渲染引擎;能够通过程序的方法在渲染过程中生成物体,支持三维的运动模糊,景深,真实的阴影,次表面散射。软件不借助任何插件就可以外挂renderman,3delight,mentalray等渲染器,并且能够通过内置的编程语言外挂任何第三方渲染器。要求具有基于节点的多通道合成系统模块并且能够借助该系统创建程序纹理跟材质无缝链接。要有高适应性的、高可控性、规则驱动的粒子系统,要能够跟该软件的其他模块进行交互,通过节点链接,表达式,内置的程序语言来开发力场,控制器,发射器等自定义工具。要有完整的动力学系统,包括火,烟,流体,刚体,柔体,毛发,绳索,布料,模型等解算器,个解算器之间可以相互作用,解算数据完全开放,能够添加自定义数据跟解算器,解算的结果可以很容易的再利用,参与动画渲染等。能将流体等类
型的解算分发到渲染农场进行解算。18.软件要具有高可编程性。内置多种编程语言。脚本语言要能够用于添加删除链接节点,修改场景,创建复杂场景,优化场景。表达式用于动画,获取动力学解算数据等。要求提供VEX编程语言,并可用于修改几何体、创建修改动画曲线、开发表面材质、开发灯光材质、控制粒子、修改毛发形态、开发程序纹理生成器、开发滤镜等,并要求提供可视化方法,通过节点的链接来实现相同的结果。要提供应用程序接口(C++API)和对Python语言的完全支持。19.能够用于电影工业的特效制作与合成。2.主流三维动画、特效制作软件系统(工作站版)(可接受进口产品)要求软件能够跨平台,能够在windows,linux,MacOS等平台下运行。软件要基于节点设计,能很容易的通过节点封装成资产或者工具并且被再次利用。软件在运行的任何时候都可以返回到之前的状态作出更改,即使在制作的后期,任何更改都能得到及时的反馈。软件要有底层的访问能力,能够获得场景的底层信息。提供添加自定义工具功能。程序在建模方式上要保留所有的工作流程,能随时修改上游参数。软件要支持关键帧动画、路径动画、程序动画。能够不借助任何插件就可以通过音频,MIDI文件,或外部控制器来驱动动画。软件能够通过节点来生成、修改动画曲线,并可直接影响指定物体。提供完整的角色动画工具,包括骨骼,正向与反向动力学解算器,自定义控制器,蒙皮,线性变形,融合变形,并能开发自定义变形工具。提供自动绑定工具,自动完成全部角色,以及角色某部分的绑定工作。提供专业肌肉变形工具,具有高度灵活性,能够适应任何角色需求。要有灯光工具,能够通过及时创建灯光材质来开发自定义的灯光类型,内置常用的点光,聚光灯,平行光,面光源,体积光,环境光,能够支持光线追踪跟带透明的深度阴影。7套
软件要内置可编程渲染器,能够通过可视化的编程方法开发自定义材质,也能够通过编写代码开发自定义材质;要提供扫描线,光线追踪,物理等多种渲染引擎;能够通过程序的方法在渲染过程中生成物体,支持三维的运动模糊,景深,真实的阴影,次表面散射。软件不借助任何插件就可以外挂renderman,3delight,mentalray等渲染器,并且能够通过内置的编程语言外挂任何第三方渲染器。要求具有基于节点的多通道合成系统模块并且能够借助该系统创建程序纹理跟材质无缝链接。软件要具有高可编程性。内置多种编程语言。脚本语言要能够用于添加删除链接节点,修改场景,创建复杂场景,优化场景。表达式用于动画,获取动力学解算数据等。要求提供VEX编程语言,并可用于修改几何体、创建修改动画曲线、开发表面材质、开发灯光材质、控制粒子、修改毛发形态、开发程序纹理生成器、开发滤镜等,并要求提供可视化方法,通过节点的链接来实现相同的结果。要提供应用程序接口(C++API)和对Python语言的完全支持。17.能够用于电影工业的特效制作与合成。18.与主流三维动画、特效制作软件系统(服务器版)配套使用。3.数字电影机用液压云台(含三角架)(可接受进口产品)双轴平衡系统设计,米用无级连续可调阻尼和平衡装置。液压系统使用密封多平面、可变的交叉楔盘(sheardiscs)技术,提供最顺畅均衡的液体流动。水平和俯仰阻尼设置无级连续可调重复,且带有数值标记刻度,便于保持一致性。在调节时无噪音、无震颤。云台平衡力能在整个俯仰范围内使摄影机停留在任何设定的位置上。该平衡能够为很低的重力中心设置调节到零。★约60公斤时,重力中心高度小于10cm;1台约47公斤时,重力中心高度16cm;约39公斤时,重力中心高度21cm;手柄-0°&30°仰俯倾斜度土90°;平台:欧科诺快接板,120mm欧标快接板,Arriflex楔形连接板。
云台材质:钢制。根据云台与手柄尺寸制作★高脚架一个,承重N140kg;重量(扩展器)13.3kg;最大高度N175cm,最小高度N85cm球形碗15cm,折叠长度N100cm,折叠宽度N28cm,底三角一个;脚架材质:铝合金。中低可调脚架一个,承重140kg,重量(扩展器)8.4kg最大高度大于87.9cm,最小高度10.2cm球形碗150mm,折叠长度60cm,折叠宽度28.2cm,底三角一个;脚架材质:铝合金。原厂高脚架、低脚架圆柱形箱各一个。4.外拍监视器(可接受进口产品)电源:AC220V、DC12V,配外挂电池一组。面板尺寸:N17〃分辨率:N1,280x768像素(WXGA),•视频输入:SDI:BNCx3(换出接口x1)•DVI-D(HDCP):DVI-Dx1;外部直流电源输入:XLR,4针;SDI嵌入音频:HD-SDI:SMPTE299M标准,48kHz,8CH;附带外拍箱体,符合外拍标准。1台5.•••目镜.(可接受进口产品).•••••支持720P增强彩色图像GUI色彩分辨率:N30比特RGB,可扩展到36比特;色度:Rec.709;动态范围:1000:1;显示模式:最大60帧;显示刷新率:最大60帧;分辨率:1280x784全彩;目镜调节范围:-4.0—+2.0;集成目镜加热器;功率:W12W;使用环境:-10摄氏度一+40摄氏度。1个6.电池(可接受进口产品)REDone原厂配件;电压14.8V;容量:140wh;连接方式:索尼V型挂板。4块7.SSD卡改造(可接受进口产品)REDone原厂配件;REDone用SSD模块;SSD存储介质;SSD专用高速读卡器。1块
8.演播室高清摄像机(可接受进口产品)产品类型:DVCAM;传感器:N1/2英寸3CMOS;最大像素:N207万;水平解像度:N1000线;液晶屏尺寸:N3.5英寸;液晶屏描述:N90万像素;取景器描述:N110万彩色取景器;最低照度:0.05lx;HDMI接口:HD/SD-SDI接口,HDMI接口;存储介质:可使用ExpressCard/34标准SxS存储卡通过适配器可使用记忆棒/SDHC记录;动态影像:兼容记录DVCAM格式;最长15秒预记录功能;升降格等多种特技及图像调整功能。2台9.电池、充电器(各1个)(可接受进口产品)通用摄像机电池,电压14.8V,容量N140Wh;配合演播室高清摄像机使用。2套10.三脚架(含脚轮)(可接受进口产品)专业云台;液压阻尼系统;摄像机固定方式:快拆式固定板;底座(爪球):直径75mm;承重范围:5-8kg;俯仰范围:+90度/-80度;拨动开关式云台锁紧系统;水平气泡;配单手柄、单级铝三脚架;最大高度:N1.4m最小高度:W0.8m;配合演播室高清摄像机使用。2套11.17英寸高清监视器(可接受进口产品)可视角度170°HX170°V色彩16.7M分辨率N1920X1200亮度N450cd/m2适宜温度0°Cto70°C输入信号2HD/SD-SDI,1复合,1复合-Y/C-YPbPr,1VGA-DVI-HDMI,4路音频输出信号1HD/SD-SDI,2路音频2路HD/SD-SDI输入带环通1路可设置的复合、Y/C、高标清分量输入1路VGA、DVI、HDMI输入4路音频输入音频解嵌功能各种Marker,H/VDelay,Blue,Mono,3台
Overscan控制8音频表、UMD、TC显示内置扬声器、音频输出双色Tally支持所有视频信号格式的波形显示12.演播室声学装修(可接受进口产品)虚拟演播室顶面、地面、墙面和台口方向做声学处理,达到演播室声音要求包括用非线编录制虚拟演播室的信号线(现场勘查出方案,交钥匙工程)1宗13.工作站(可接受进口产品)机架式机箱,标准3U高度/2颗Intel®Xeon®E5-2609处理器16GB内存,N8个内存插槽,支持DDR3ECC内存以及DDR31333全缓冲内存/2块1TSATA7200转硬盘,N3SATA接口,支持Raid0,1,5/NVIDIAQuadro40002.0GB/DVD+-RW/集成千兆以太网/集成声卡/N3个PCIex16,N2个PCI/USB键盘、鼠标/专业图形22寸LED背光液晶/Windows系统下配原厂数据、系统备份与恢复软件,实现一键恢复,恢复时并能保留未备份数据;可以将数据备份到多种外部设备;提供单个文件或文件夹恢复功能;提供计划备份功能;提供原厂质保函,三年质保,免费上门服务。25台14.调色显示器(可接受进口产品)专业调色用显示器;显示:LED背光24”;显示器面板:S-IPS广视角面板屏幕比例:16:10(宽屏)分辨率:N1920x1200动态对比度:1000:1黑白响应时间:W12ms灰阶响应时间:W6ms30比特的可编程色彩空间。3台15.手绘屏(可接受进口产品)专业的24英寸高清液晶屏具有2,048级压力感应,笔与屏幕40度倾斜角度的控制可视角度:N178°视差:W2.6mm支持HDCP亮度:N190cd/m2;分辨率:N1920x1200;色彩饱和度:N92%AdobeRGB;精确模拟各种传统画笔、笔刷与马克笔的笔触表现;采用无线无源笔技术;提供不同材质的笔尖,以实现不同的手感;2套能实现和Adobe®,Autodesk®,及Corel®等公司软件的无缝连接注:以上加“”部分为★条款内容,如不满足,按无效投标处理。二、服务要求图形工作站要求原厂三年的免费质保。三、其他要求现场勘查时间:2012年12月18号上午9:30,地点:济南市高新区新泺大街1768号,联系人电话:66680019四、投标保证金1、投标保证金数额:人民币贰万贰仟圆整(¥22000.00)。2、投标保证金交纳采用下列形式之一:电汇、银行本票、银行汇票、现金、投标担保函。投标保证金为电汇形式的,汇款单上须注明采购项目编号、包号。若交款人名称与投标人名称不一致,投标人须出具加盖公章的书面材料,退款时,款项退至投标人帐户。收款单位:山东省省级机关政府采购中心开户银行:建行济南市高新支行黄金时代分理处银行帐号:37001618819059099999采用投标担保函形式交纳的,按山东省财政厅《关于印发(山东省政府采购信用担保试点方案)的通知》(鲁财采[2011]49号)规定执行。A6包、数字媒体测试系统一、技术指标要求数字媒体测试系统:序号货物名称技术参数要求数量1万兆以太网卡(可接受进口产品)输出:CX4万兆接口一个接入:PCI-E接口2块2光纤SFP接口模块(可接受进口产品)SFP单模模块,含光纤跳线。20个
3光纤网络布线工程(可接受进口产品)布线施工:5楼到1楼部署16芯以上单模光纤;增加2个8对以上光纤终端盒;包含使用到的尾纤等附件;包含熔点等施工工序(勘察现场出方案,交钥匙工程)。1宗4SDI-HDMI转接盒(可接受进口产品)支持SDI-HDMI信号转换;支持HDMI嵌入音频;配备AES/EBU和模拟音频;冗余SDI输入;硬件下变换器;支持新的3Gb/sSDI技术;USB接口。2个5万兆交换机(可接受进口产品)同时具备XFP和SFP光交换模块,光口N8个;能够实现链路聚合RJ-45口N12个实配10GSFP端口N2个,可扩展10GSFP端口N2个。1台6专业级音频解码器(可接受进口产品)支持5.1声道的原声解码器输入:数字输入1:4*AES25针D型母接口提供4路AES/EBU输入输入阻抗:110Q,平衡;数字输入2、3:1*AES阳性BNC接头,浮动非平衡;输入阻抗:75Q数字输入4:光纤接口模拟输入1:8声道25针D型母接口,平衡,10K差分输入阻抗参考电平:300mV。模拟输入2:2声道,RCA接头,21K输入阻抗,输入电平可调麦克风输入XLR接口,10K差分输入阻抗,可使用12V幻象电源,增益可调。音频输出主音频输出:8声道25针D型公接口,平衡,浮动,模拟,100Q差分输出阻抗1台
负载阻抗N600Q;辅助输出:2声道,非平衡模拟,100。输出阻抗,RCA接口参考电平:200mV始终输出4*AES输入的7/8声道。听力受损模式输出:单声道,非平衡模拟,100。的输出阻抗,RCA接口左、中、右声道的混合信号,并对中声道加权;输出电平:200mV;可用于标准影院。7音频均衡器(可接受进口产品)用于前置的三路声音信号的均衡调整。一个双通道、一个单通道31段1/3倍频程图示均衡器增益/衰减值可以选择为+/-6dB或+/-15dB输入增益控制要求41挡的步进式旋转电
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 设备现场维修管理制度
- 设备缺陷登记管理制度
- 设想几种班级管理制度
- 设计服务收费管理制度
- 设计部门人事管理制度
- 诊所租赁设备管理制度
- 试验检测合同管理制度
- 财务针对部门管理制度
- 财政专用资金管理制度
- 货物专用运输管理制度
- 2025年凉山昭觉县委社会工作部选聘社区工作者题库带答案分析
- 2024北京高考一分一段表
- 公寓中介渠道管理制度
- PICC尖端心腔内心电图定位技术
- 出租房合同责任免除协议书
- 中国科技课件
- 2025年希腊语A2等级考试官方试卷
- 地理-2025年中考终极押题猜想(全国卷)
- 2024年广东省新会市事业单位公开招聘辅警考试题带答案分析
- 广安2025年上半年广安市岳池县“小平故里英才”引进急需紧缺专业人才笔试历年参考题库附带答案详解
- 肺性脑病的护理
评论
0/150
提交评论