数字电路与逻辑设计试卷(有答案)_第1页
数字电路与逻辑设计试卷(有答案)_第2页
数字电路与逻辑设计试卷(有答案)_第3页
数字电路与逻辑设计试卷(有答案)_第4页
数字电路与逻辑设计试卷(有答案)_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

经典word整理文档,仅参考,双击此处可删除页眉页脚。本资料属于网络整理,如有侵权,请联系删除,谢谢!.数字电路与逻辑设计(A班级学号姓名成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要()二进制数。A.6B.7C.8D.92.余3码10001000对应的2421码为(A.01010101B.10000101C.101110113.补码1.1000的真值是(A.+1.0111B.-1.01114.标准或-与式是由()构成的逻辑表达式。D.11101011C.-0.1001D.-0.1000D.或项相与A.与项相或B.最小项相或C.最大项相与FACCDEE5.根据反演规则,的反函数为(F[ACC(DE)]EFACC(DE)EA.C.B.F(ACCDE)EFCC(DE)ED.6.下列四种类型的逻辑门中,可以用()实现三种基本运算。A.与门C.非门7.将D触发器改造成T触发器,图1所示电路中的虚线框内应是(B.或门D.与非门图1A.或非门B.与非门C.异或门D.同或门8.实现两个四位二进制数相乘的组合电路,应有()个输出函数。A.8B.9C.10D.119.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(A.JK=00B.JK=01C.JK=10D.JK=11)个异或门。A.2B.3C.4D.5∨并在划线处改正。每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。()..F(A,B,C)M(1,3,4,6,7),则F(A,B,C)。()m(0,2,5)2.逻辑函数)4.并行加法器采用先行进位(并行进位)的目的是简化电路结构。()5.图2所示是一个具有两条反馈回路的电平异步时序逻辑电路。()图2三.多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分)1.小数“0”的反码形式有(A.0.0……0;B.1.0……0;D.1.1……1C.0.1……1;2.逻辑函数F=A⊕B和G=A⊙B满足关系(GFGFG1FGA.B.C.D.G(A,C)则F和G相“与”的结果3.若逻辑函数F(A,C)是(mmABA.B.1C.D.AB23x和zzA.x和y同为高电平;B.x为高电平,y为低电平;C.x为低电平,y为高电平;D.x和y同为低电平.5.组合逻辑电路的输出与输入的关系可用()描述。A.真值表B.流程表D.状态图C.逻辑表达式四.函数化简题(10分)F(A,B,C)ABACBCAB1.用代数法求函数分)2.用卡诺图化简逻辑函数F(A,B,C,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8,10,13)分)..3图3分)图3要求:1.填写表1所示真值表;表1ABCD00000001001000110100010101100111WXYZABCD100010011010101111001101111011112.利用图4所示卡诺图,求出输出函数最简与-或表达式;图43.画出用PLA实现给定功能的阵列逻辑图。..4.若采用PROM实现给定功能,要求PROM的容量为多大?六、分析与设计(15分)某同步时序逻辑电路如图5所示。图5(1)写出该电路激励函数和输出函数;(2)填写表2所示次态真值表;表2输出Z(3)填写表3所示电路状态表;表3输出Z21011011..(4)设各触发器的初态均为0,试画出图6中Q、Q和Z的输出波形。21图6(5)改用T触发器作为存储元件,填写图7中激励函数T、T卡诺图,求出最21简表达式。图7七.分析与设计(15分)1122222112Zxxy212要求:图81.根据给出的激励函数和输出函数表达式,填写表4所示流程表;表4yy2110001..11102.判断以下结论是否正确,并说明理由。①该电路中存在非临界竞争;②该电路中存在临界竞争;3.将所得流程表4中的00和01互换,填写出新的流程表5,试问新流程表对应的电路是否存在非临界竞争或临界竞争?表5xx=00xx=01xx=11xx=1021212100011110八.分析与设计(15分)某组合逻辑电路的芯片引脚图如图9所示。..图91.分析图9所示电路,写出输出函数F、F的逻辑表达式,并说明该电路12功能。2.假定用四路数据选择器实现图9所示电路的逻辑功能,请确定图10所示逻辑电路中各数据输入端的值,完善逻辑电路。图3.假定用EPROM实现图9所示电路的逻辑功能,请画出阵列逻辑图。..A1;;;;;;;A;;。2则F(A,B,C)M(1,3,4,6,7),。)图22。四.函数化简题(10分)1.代数化简(4分)F(A,B,C)ABACBCABABACB(CA)ABACBACAACBAB2.卡诺图化简(共6分)..FAC最简“与-或”表达式为:(3分)F(AC)(BC)最简“或-与”表达式为:五.设计(共15分)(3分)1.填写表1分)表1ABCD00000001001000110100010101100111WXYZdddddddddddd00000001001000110100ABCD10001001101010111100110111101111WXYZ01010110011110001001dddddddddddd分)..WABBCDXBDBCDYCDZD3.画出用PLA分)4.若采用PROM实现给定功能,要求PROM分)24(bit)4六、分析与设计(15分)(1)分)JKX,JQ,KQ,ZQQ11(2)分)212121..输出X00001111Z0100010020001101100011011010110010101100101101010011010100010001001110111分)输出X=101110111Z01002101101110(4)设各触发器的初态均为0,根据给定波形画出Q、Q和Z的输出波形。21(3分)..(5)改用T触发器作为存储元件,填写激励函数T、T卡诺图,求出最简表12分)TQQQQQQ2212121TXQXQ最简表达式为:1111七.分析与设计(15分)1.根据给出的激励函数和输出函数表达式,填流程表;(5分)xx=1012110001111000/001/001/011/111/100/010/010/010/000/011/011/000/000/001/02.判断以下结论是否正确,并说明理分)①该电路中存在非临界竞争;00变为01或者处在稳定总态11变为01时,均引起两个状态变量同时改变,会发生反馈回路间的竞争,但由于所到达的列只有一个稳定总态,所以属于非临界竞争。②该电路中存在临界竞争;11变为10时,引起两个状态..变量同时改变,会发生反馈回路间的竞争,且由于所到达的列有两个稳定总态,所以属于非临界竞争。3.将所得流程表3中的00和01互换,填写出新的流程表,试问新流程表对应的电路是否存在非临界竞争或临界竞争?(4分)新的流程表如下:YYZxx=10210001111001/001/011/011/001/001/001/000/000/000/011/111/110/001/010/010/0新流程表对应的电路不存在非临界竞争

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论