版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
6章复位和启6.1MCU6-1复位描上电复上电复位外部引脚复位低电平检测(LVD)COP看门狗复系统复低漏唤醒(LLWU)复多用途时钟发生器时钟丢失(LOC)软件复锁定复位EzPort复MDM-DAP系统复调试复JTAG复nTRST复器(SRSH和SRSL)“模块控制器”MCUEZP_CS(默认6.2复中断。参见“各独立外设”章节获取信息6.2.1上电复位POR压阈值(VLVDL。POR复位后SRSLPORLVD6.2.2MCU复位是一种可以使回到初始状态的方法。系统复位开始设置全·从中断向量表0偏移起始·从中断向量表4偏移起始·LR片上外设模块和非模拟IO引脚最初都被置为。复位之后模拟引脚被默复位时,JTAGTDI上拉TCK下拉TMSTDO注意到nTRST初始被配置为的,然而一旦被配置为JTAG功能时,它nTRST外部引脚复位RESET是一个引脚。该引脚开漏和内部上拉。RESET将从任何模RESET引脚在所有的模式中都支持数字过滤。对于LLS和VLLSx模式,LLWULPO1kHz的数值过滤器。过滤操作详见“LLWU”RESET引脚过滤的有两个可选的时钟——1KHzLPORESET引脚过滤在SIM逻辑中实现,每个时钟源包含单独的过滤器。Stop和VLPS这里有一些定义的模式详见SIM模块的SOPT6寄存器描述。和PORLVDVLLSOFF。LPO32这样,从高到低或从低到高的转换需要5个周期。当LPO过滤时,LPO过滤器的初始化值是OFF(逻辑1。OFF(。当总线SOPT6[RSTFLTSEL[4:0]]控制。低电平检测(LVD)当给提供可变电压,的低电平检测系统可以保护内存和控制CU(PR((((VVDH(LVDLC1[]位即可选择不同的检查电压。D系统在正常运行、等待和D系统在LxLLx和LLx模式下总是保持。详细信息参考电源管理控制器(C)章节。LVD复位时,LVDMCULVD低LVDPOR时SRSL[LVD]COP看门狗。如果没有定时刷新,看门狗将产生一个系统复位。COP复位导致LLWU16个外部引脚、RESET7个内部外设。LLWU可LLSVLLSxMCU。LLWULLSVLLSx电源模式下有效。这两个模式中,通过RESET引脚退出LLS模式、通过唤醒或复位VLLSSRSL[WAKEUP]位在上一次的系统复位RESET引脚触发MCU退出LLS或VLLS模式,同时SRSL[PIN]亦被置位。详见“模式控制器”章节。系统复位后,LLWU会保持标识上一次的唤醒源的标志直到用户清除它们。LLWU中引脚唤醒和错误条件标志会自动被清除,外设模块中的模块唤醒标MCG包含一个时钟监视器。当满足以下条件时,时钟监视器复位软件复位NVIC应用中断和复位控制寄存器的SYSRESETREQ位置位时会产生一个软件复位(ARM’sNVICVECTKEY位域说明。置位SYSRESETREQ可产生软件复位请求。除了调试模块,软件复位能重设系SRSH[SW]位被置位。锁定复位LOCKUP会立即表明严重错误的内核软件错误。锁定复位是内核被锁的结EzPortEzPort信号,EzPort模块支持系统复位请求。EzPortEzPort接口在复位(RESET)命令执行之后产生系统复位请求。flash器在外部编,此种复位方法允许从flash器在启动。可以通过EZP_CS引脚来设置EzPort是否使能。MDM-APMDM-AP控制寄存器中的系统复位请求位能初始化系统。通过JTAG通过设置MDM-AP控制寄存器中的内核保持复位位会保持内核处于复位状JTAGHIGHZCLAMPIR代码时,JTAG模块的复位源无效。JTAG复位导致SRSH[JTAG]位置位。nTRST当触发时,nTRST引脚JTAG逻辑复位。触发nTRST引脚允许调试器nTRST引脚不能系统复位通过设置SWJ-DPCTRL/STAT寄存器的CDBGRSTREQ位来复位调试模块。然而,使用CDBGRSTREQ不能复位所有调试相关的寄存器。CDBGRSTREQSWJ-MDM-APMDM控制和状态寄存器MCM(ETB几乎全满逻辑CDBGRSTREQCM4(内核调试寄存器:DHCSR,DCRSR,DCRDR,启动模启动flashflash的初始序列来在复位,EzPort选择(EZP_CS)引脚的状态决定的功能模式。芯片可以处于单(默认)和串行flash编程(EzPort)模式。当处于单EzPort选择 描0编程模式1单模式(默认FOPT在启动时间的操作。这个寄存器包含从flash配置域的NVM选项字节载入的只flashFOPT值。详见“flash”章节。MCU使用FTFL_FOPT寄存器位在复位时配置6-3.Flash选项寄存器(FTFL_FOPT)位定位域值定7-保保留10EzPort操作。运行到正常的CPU执行阶段,复位期间EZP_CS信号状态被忽略。如果EZP_CS/NMI引脚用于NMI能,本选项将避免复位至EzPort模式1EzPort操作使能。复位期间的EZP_CS引脚状态决定是否进00低功耗启动SIM_CLKDIV1寄存器的OUTDIVx值在退出复位时,内核和系统分频器(OUTDIV1)和总线时钟分频器(OUTDIV2)值0x7(除以Flash时钟分频器(OUTDIV4)FlexBus时钟分频器(OUTDIV3)值是0xF(除以16)1正常启动:SIM_CLKDIV1寄存器的OUTDIVx值在退出复位时,自内核和系统分频器(OUTDIV1)和总线时钟分频器(OUTDIV2)值0x0(除以Flash时钟分频器(OUTDIV4)FlexBus时钟分频器(OUTDIV3)值是0x1(除以2)在上电时片上稳压器会保持处于POR状态直到输入电压高于POR系统复位保持在内部逻辑, MCG需要的时钟使能(内核时钟、系统时钟、flash时钟和任何没有时钟门控flash控制器从复位和开始初始化操RESET引脚输出不大于128总线时钟RESET引脚被释放时内部逻辑的系统复位仍被保持直到flash控制器结束初始化操作。当内部复位被释放时,如果EZP_CS在为低,则EzPort模式将代替正常的CPU执行模式。通过编程设置FTFL_FOPT[EZPORT_DIS],可以EzPort模式注意如果通过LLWU_P3唤醒(PTA4/FTM0_CH1/NMI/EZP_CS)从VLLS1,2或者3恢复,则要使用LLWU的上升沿唤醒或者 EzPort模式来当flash初始化完成,RESET引脚将被监视。如果RESET持续触发(RESET引脚的一个短暂上升沿或者外部驱动为低RESET引脚的电平为高,系统将退出复位状态。在复位结束时,如果FTFL_FOPT[LPBOOT]配置为低功耗启动时,时钟当系统出复时,理器始化栈,序计器()和接(LR表0移 S(SP_main表4
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 外出团建活动合同范本
- 培训机构之间合同范本
- 国考协议班签多久合同
- 外包喷漆合同范本模板
- 商业厨具采购合同范本
- 土地发包出租合同范本
- 固体废料销售合同范本
- 国际贸易佣金合同范本
- 土地租凭开发合同范本
- 大型工程建设合同范本
- 中国肺血栓栓塞症诊治、预防和管理指南(2025版)
- 中华诗词大赛1-3年级题库(含答案)
- 三大音乐教学法之实践比较
- Q∕SY 1124.9-2012 石油企业现场安全检查规范 第9部分:天然气净化厂
- 《设计概论》教学大纲(中英文)
- 乙烯基酯防腐蚀树脂砂浆整体地面施工方案
- 华为的人才战略(课堂PPT)
- 麦田杂草基础知识介绍
- 新控规用地分类表
- 因式分解法解一元二次方程典型例题(共9页)
- 带蒂皮瓣的历史与展望.ppt
评论
0/150
提交评论