计算机组成原理实验总线基本实验_第1页
计算机组成原理实验总线基本实验_第2页
计算机组成原理实验总线基本实验_第3页
计算机组成原理实验总线基本实验_第4页
计算机组成原理实验总线基本实验_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理实验总线基本实验计算机组成原理实验总线基本实验实验四总线基本实验一.实验目的:1)理解总线的观点及其特性。2)掌握总线传输控制特性。二.实验设施:TDN-CM+或TDN-CM++教学实验系统一台。三.实验原理:实验所用总线传输实验框图如图5.4-1所示,它将几种不同的设施挂至总线上,有存储器、输入设施、输出设施、存放器。这些设施都需要有三态输出控制,按照传输要求适合有序的控制它们,便可实验总线信息传输。图5.4-1总线传输实验框图实验要求根据挂在总线上的几个基本零件,设计一个简单的流程:○1输入设施将一个数打入R0存放器。○2输入设施将另一个数打入地点存放器。○3将R0存放器中的数写入到目前地点的存储器中。○4将目前地点的存储器中的数用LED数码管显示。四.实验步骤:(1)按照图5.4-2实验接线图进行连线。图5.4-2实验接线图2)详细操作步奏图示如下:首先应封闭所有三态门(SW-B=1,CS=1,R0-B=1,LED-B=1),并将关系的信号置为:LDAR=0,LDR0=0,W/R(RAM)=1,W/R(LED)=1。然后参照如下操作流程,先给数据开关置数,翻开数据输入三态门,拨动LDR0控制信号做0→1→0动作,使产生一个上涨沿将数据打入到R0中;然后持续给数据开关置数,拨动LDAR控制信号做0→1→0动作,使产生一个上涨沿将数据打入到AR中;封闭数据开关三态门,翻开R0存放器输出控制,使存储器处于写状态W/R=0、CS=0)将R0中的数写到存储器中;封闭存储器片选,封闭R0存放器输出,使存储器处于读状态(W/R=1、CS=0),翻开LED片选,拨动LED

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论