数字电子电路第四章_第1页
数字电子电路第四章_第2页
数字电子电路第四章_第3页
数字电子电路第四章_第4页
数字电子电路第四章_第5页
已阅读5页,还剩1页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

5.3组合逻辑电路的冒险现象一、什么是冒险,产生原因1.冒险现象:在输入信号变化瞬间,在输出端产生一些(本没有的)尖峰脉冲,这种现象叫冒险现象2.产生原因:(1)由于输入信号变换时,不能同时完成。(2)门电路有延迟时间,延迟时间不相等。AFA1≥1FAA二、静态冒险功能冒险:由于路径不同而产生的冒险逻辑冒险:由于门的延迟时间不同而产生的冒险.三、判断冒险的方法1.功能冒险判别111011110011111111abcd0000011110判断方法:若圈中全为0,或全为1,则无功能冒险。若圈中有0,有1,则就产生功能冒险。把逻辑式写成卡诺图,象卡诺图化简一样,只能圈2i个格。条件:当输入信号有两个或两个以上路径时,才产生功能冒险。输入信号中有一个变量信号发生变化(0100→0101),只有一个路径,不会产生功能冒险。.2.逻辑冒险判别(1)当变量同时以原变量和反变量的形式出现在函数式中时,该变量就具备了竞争的条件(2)消去式中的其它变量而仅留下被研究的变量,若得到下列两种形式,则说明存在冒险现象:F=A·A“1”型冒险F=A+A“0”型冒险.解:变量A、C均具备竞争条件判别变量A:这说明在B=C=0的条件下,A变化时,将产生“0”型冒险。判别变量C:这说明C变化时,将不会逻辑产生冒险。例如:判断函数F=AC+AB+AC是否存在冒险现象?AB=00时F=C01F=C10F=1

11F=1BC=00时F=A+A

01F=A10F=A11F=A.四、消除冒险现象的方法1.增加多余项3.加取样脉冲此方法只能消除逻辑冒险,而不能消除功能冒险。F=AC+AB+AC+BC因为BC=00时F=1与门、与非门:加正脉冲,让输入信号变化完成后门再打开。或门、或非门:加负脉冲。2.加滤波电容.图5-3-7采用取样方法消除冒险

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论